[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN101201515B - 液晶显示元件及像素结构 - Google Patents

液晶显示元件及像素结构 Download PDF

Info

Publication number
CN101201515B
CN101201515B CN2007101600027A CN200710160002A CN101201515B CN 101201515 B CN101201515 B CN 101201515B CN 2007101600027 A CN2007101600027 A CN 2007101600027A CN 200710160002 A CN200710160002 A CN 200710160002A CN 101201515 B CN101201515 B CN 101201515B
Authority
CN
China
Prior art keywords
pixel electrode
time
signal line
data signal
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2007101600027A
Other languages
English (en)
Other versions
CN101201515A (zh
Inventor
苏亭伟
廖培钧
侯鸿龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Priority to CN2007101600027A priority Critical patent/CN101201515B/zh
Publication of CN101201515A publication Critical patent/CN101201515A/zh
Application granted granted Critical
Publication of CN101201515B publication Critical patent/CN101201515B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal (AREA)

Abstract

本发明关于一种液晶显示元件及像素结构,所述的液晶显示元件包括:第一次像素电极和第二次像素电极,分别位于相邻的第一、第二次像素区中,且第一第二次像素电极分别具有至少两个显示域,所述的至少两个显示区域呈左右排列;第一数据信号线和第二数据信号线,第一数据信号线配置于第一和第二次像素电极的两显示域的交界下方,第二数据信号线配置于第一和第二次像素电极的边缘下方;栅极信号线,位于第一和第二次像素区之间;和第一晶体管和第二晶体管,第一次像素电极通过第一晶体管受栅极信号线和第一数据信号线的控制,第二次像素电极通过第二晶体管受栅极信号线和第二数据信号线的控制。本发明降低了像素的垂直串音,又可维持住像素的穿透率。

Description

液晶显示元件及像素结构
技术领域
本发明是有关于一种液晶显示元件及像素结构,且特别是关于一种可降低垂直串音效应,并具有高穿透力的液晶显示元件的像素结构。
背景技术
由于可携式产品(portable product)如个人数字助理(PDA)、移动电话(cellular phone)、投影机乃至于大尺寸的投影电视的消费市场成长快速,液晶显示元件(Liqiuid Crystal Display,LCD)的需求量也越来越大。越来越多消费者要求这些可携式产品的影像显示幕或投影电视能呈现完美的显示效果。而对于制造商而言,如何提升产品良品率,使产品的品质能符合消费者的要求,也是设计显示元件时重要的考虑要素之一。
图1绘示一种传统液晶显示元件像素设计的简单示意图。图1的液晶显示元件像素设计主要是令原本位于像素区域两侧的数据信号线,现在则走在每一像素区域的内侧并位于透明电极(ITO)下方(即落在穿透区内),以达到点转换(dot conversion)的效果。
请参照图1,液晶显示元件10具有复数条栅极信号线(Gate Line)(GLi,GLi+1,GLi+2…,i为正整数)与复数条数据信号线(Data Line)(DLj,DLj+1,DLj+2,DLj+3…,j为正整数)以阵列的形式垂直相交,以定义出复数个像素区,每一像素区包括左次像素区11a和右次像素区11b。而数据信号线则分别落在每一像素区的左次像素区11a和右次像素区11b的内侧,并位于透明电极(ITO)的下方。当液晶显示元件10的所述的这些像素区被驱动时,若数据信号线DLj,DLj+1,DLj+2,DLj+3…(j为正整数)输入的数据电压极性分别为正极性、负极性、正极性、负极性…时,则每一像素区中的左次像素区11a和右次像素区11b则被输入相反极性的电压。
然而,如图1所示的像素设计会有许多缺陷产生。当数据信号线DLj,DLj+1提供信号给位于数据信号线DLj,DLj+1之间和栅极信号线GLi上方的像素区,但并不驱动下方邻近的像素区时,由于数据信号线和透明电极电容耦合的作用,此块原本不受驱动的像素区也会受到邻近像素区驱动的影响,而造成垂直串音(vertical crosstalk)的问题,再者,数据信号线落在穿透区内的像素设计,亦会牺牲开口率,使穿透率下降。
因此,如何制造出高品质的液晶显示元件,包括降低像素的垂直串音,又可维持住像素的穿透率,且也能使制成的显示元件不易有短路问题(例如数据信号线如果太接近,在制程上越容易出现金属线短路),使制造工艺具有高良率,均为研发时需要考虑的重点。
发明内容
有鉴于此,本发明的目的就是在提供一种液晶显示元件,不但可降低像素的垂直串音,又可维持住像素的穿透率及视角对称性,使制成元件具有高品质,其像素设计亦令制造过程中无金属线短路之虞,而使制造工艺具有高良品率。
根据本发明的目的,提出一种液晶显示元件,具有复数条栅极信号线与复数条数据信号线以阵列的形式垂直相交,以定义出复数个像素区,每一像素区包括:
一第一次像素区和一第二次像素区,分别具有一第一次像素电极和一第二次像素电极,且所述的第一次像素电极和所述的第二次像素电极分别具有至少两个显示域(domains),所述的至少两个显示区域呈左右排列;
一第一数据信号线和一第二数据信号线,所述的第一数据信号线配置于所述的第一次像素电极和所述的第二次像素电极的所述的两显示域的交界,所述的第二数据信号线配置于所述的像素区的边缘;
一栅极信号线,位于所述的第二次像素区和所述的第一次像素区之间;
一第一晶体管和一第二晶体管,且所述的第一次像素电极和所述的第二次像素电极分别通过所述的第一晶体管和所述的第二晶体管受所述的第一数据信号线和所述的第二数据信号线的控制。
根据本发明的目的,再提出一种液晶显示元件,具有复数条栅极信号线(Gate Line)与复数条数据信号线(Data Line)以阵列的形式垂直相交,以定义出复数个像素区,每两相邻的像素区组成一像素单元,每一像素单元包括:
一第一像素区,包括:
一第一次像素区和一第二次像素区,分别具有一第一次像素电极和一第二次像素电极,且所述的第一次像素电极和所述的第二次像素电极分别具有至少两个显示域(domains),所述的至少两个显示区域呈左右排列;
一第一数据信号线和一第二数据信号线,所述的第一数据信号线配置于所述的第一次像素电极和所述的第二次像素电极的所述的两显示域的交界,所述的第二数据信号线配置于所述的第一像素区的边缘;
一栅极信号线,位于所述的第二次像素电极和所述的第一次像素电极之间;
一第一晶体管和一第二晶体管,且所述的第一次像素电极和所述的第二次像素电极分别通过所述的第一晶体管和所述的第二晶体管而受所述的第一数据信号线和所述的第二数据信号线的控制;和
一第二像素区,包括:
一第三次像素区和一第四次像素区,分别具有一第三次像素电极和一第四次像素电极,且所述的第三次像素电极和所述的第四次像素电极分别具有位于左右两方的至少两个显示域(domains);
一第三数据信号线和一第四数据信号线,所述的第三数据信号线配置于所述的第三次像素电极和所述的第四次像素电极的所述的两显示域的交界,所述的第四数据信号线配置于所述的第二像素区的边缘;和
一第三晶体管和一第四晶体管,所述的栅极信号线,位于所述的第三次像素电极和所述的第四次像素电极之间,且所述的第四次像素电极和所述的第三次像素电极分别通过所述的第三晶体管和所述的第四晶体管而受所述的第三数据信号线和所述的第四数据信号线的控制。
根据本发明的目的,又提出一种液晶显示像素结构,包括:
一第一次像素电极和一第二次像素电极,分别位于相邻的一第一次像素区和一第二次像素区中,所述的第一次像素电极和所述的第二次像素电极分别具有至少两个显示域(domains),所述的至少两个显示区域呈左右排列;
一第一数据信号线和一第二数据信号线,所述的第一数据信号线配置于所述的第一次像素电极和所述的第二次像素电极的所述的两个显示域的交界下方,所述的第二数据信号线配置于所述的第一次像素电极和所述的第二次像素电极的边缘下方;
一栅极信号线,位于所述的第二次像素区和所述的第一次像素区之间;和
一第一晶体管和一第二晶体管,所述的第一次像素电极通过所述的第一晶体管受所述的栅极信号线和所述的第一数据信号线的控制,且所述的第二次像素电极通过所述的第二晶体管受所述的栅极信号线和所述的第二数据信号线的控制。
本发明提供的液晶显示元件,能降低像素的垂直串音,又可维持住像素的穿透率,使制造工艺具有高良品率。
为让本发明的上述目的、特征、和优点能更明显易懂,下文特举较佳实施例,并配合附图,作详细说明如下。
附图说明
图1为一种传统液晶显示元件像素设计的简单示意图。
图2为依照本发明第一实施例的单一像素区的结构示意图。
图3为依照本发明第二实施例的单一像素单元的示意图。
图4为依照本发明的一种液晶显示元件的像素结构的示意图。
附图标号
10、20、30、50:液晶显示元件
11a:元件10的左次像素区
11b:元件10的右次像素区
21、41:第一次像素区
22、42:第二次像素区
43:第三次像素区
44:第四次像素区
T1:第一晶体管
T2:第二晶体管
T3:第三晶体管
T4:第四晶体管
51:数据信号线驱动电路
53:电压产生器
55:栅极信号线驱动电路
57:信号控制器
GLi、GLi+1、GLi+2、G1、G2、…Gn:栅极信号线
DLj、DLj+1、DLj+2、DLj+3、D1、D2、D3、D4…D2m:数据信号线
具体实施方式
本发明提出一种可降低垂直串音效应的液晶显示元件的像素结构,利用在单一像素区中区分成上下两个次像素区,且在两次像素区分别形成位于左侧和右侧的显示域(domain),而位于透明电极(ITO)下方的一条数据信号线则配置在左侧显示域和右侧显示域交界的位置。
进一步的说,本发明的一实施方式中,单一像素区可分为至少一第一次像素区和一第二次像素区。在第一次像素区和第二次像素区中分别具有一第一次像素电极和一第二次像素电极,且所述的第一次像素电极和所述的第二次像素电极分别具有位于左右两方的至少两个显示域(domains)。其中所有显示域中的液晶倾倒方向及程度都不相同(即单一像素区中至少具有四个液晶倾倒方向不同的显示域)。而每一像素区中的第一数据信号线配置于所述的第一次像素电极和所述的第二次像素电极的所述的两显示域的交界,第二数据信号线配置于所述的像素区的边缘。至于与第一、第二数据信号线垂直相交的栅极信号线,则位于第一次像素区和第二次像素区之间,并具有一第一晶体管和一第二晶体管。其中,第一次像素电极和第二次像素电极分别通过第一晶体管和第二晶体管受第一数据信号线和第二数据信号线的控制。
以下以第一实施例和第二实施例做本发明的详细说明,且两实施例的单一像素区中均具有八个液晶倾倒方向不同的显示域做为本发明的说明(但本发明并不以此为限);其中,第一实施例用以叙述单一像素区的结构,第二实施例用以叙述本发明其中一种像素驱动的方式。然而,所述的这些实施例仅为说明之用,并非用以限制本发明欲保护的范围。另外,图中省略不必要的元件,以清楚显示本发明的技术特点。
第一实施例:
图2为依照本发明第一实施例的单一像素区的结构示意图。如图2所示,液晶显示元件20的每一像素区包括第一数据信号线D1、第二数据信号线D2和与其垂直相交的栅极信号线G1。每一像素区包括第一次像素区21和第二次像素区22,且第一次像素电极和第二次像素电极分别位于相邻的第一次像素区21和第二次像素区22。第一次像素区21的第一次像素电极和第二次像素区22的第二次像素电极,分别与四个显示域对应。在此实施例中,第一次像素区21的面积大于第二次像素区22的面积。
其中,第一数据信号线D1配置于第一次像素电极和第二次像素电极的左右显示域的交界,而第二数据信号线D2则配置于第一次像素电极和第二次像素电极的边缘下方。
其中,栅极信号线G1则位于第二次像素区22和第一次像素区21之间,并具有一第一晶体管T1和一第二晶体管T2。其中第一次像素电极和第二次像素电极分别通过第一晶体管T1和第二晶体管T2受第一数据信号线D1和第二数据信号线D2的控制。
请参照图2,第一次像素区21中,第一次像素电极的第一显示域A1-1和第三显示域A1-3位于第一数据信号线D1的左边,第二显示域A1-2和第四显示域A1-4位于第一数据信号线D1的右边。且第一数据信号线D1配置于第一显示域A1-1和第二显示域A1-2的交界,亦配置于第三显示域A1-3和第四显示域A1-4的交界。
同样的,第二次像素区22中,第一次像素电极的第一显示域A2-1和第三显示域A2-3位于第一数据信号线D1的左边,第二显示域A2-2和第四显示域A2-4位于第一数据信号线D1的右边。且第一数据信号线D1配置于第一显示域A2-1和第二显示域A2-2的交界,亦配置于第三显示域A2-3和第四显示域A2-4的交界。
再者,第一次像素电极和第二次像素电极的八个显示域的液晶分子倾倒方向均与第一数据信号线D1呈一夹角,例如是45度夹角。
当图2的单一像素区被驱动时,第一次像素电极的第一显示域A1-1、第二显示域A1-2、第三显示域A1-3、第四显示域A1-4通过第一晶体管T1而受第一数据信号线D1的控制。而第二次像素电极的第一显示域A2-1、第二显示域A2-2、第三显示域A2-3、第四显示域A2-4通过第二晶体管T2而受第二数据信号线D2的控制。
另外,当显示元件被驱动时,单一像素区的第一次像素电极和第二次像素电极例如是分别以相反极性的第一电压(例如-极性)和第二电压(例如+极性)驱动,因此第一次像素区21的四个显示域会与第二次像素区22的四个显示域呈相反极性。而于实际应用时,可令第二电压大于第一电压。
根据本发明的第一实施例,第一数据信号线D1虽然位于像素穿透区的中央,但是正好是在各个显示域的交界处(原本就是像素设计中透光效率很差的地方),并不会对像素整体的穿透率以及显示域面积的对称性造成太大影响。再者,第二数据信号线D2位于隔壁像素穿透区的边缘,也不会对隔壁像素的穿透率以及显示域面积的对称性造成太大影响。
在实际应用时,当面板在显示均匀信号时,可令像素电极所覆盖的第一数据信号线D1和第二数据信号线D2承载极性相反但是震幅相同的信号,因此与像素电极之间的电容耦合会相互抵销,而可避免垂直串音的出现。再者,像素设计中的第一数据信号线D1和第二数据信号线D2仍维持一定距离,在制作过程中并无相邻数据线短路之虞。
第二实施例:
第二实施例中,令相邻两像素区为一单位而组成一像素单元。驱动显示元件时,可视为对所述的这些像素单元进行操作。以下即对于一个像素单元的结构和操作方式做详细说明。需注意的是,第二实施例仅用以说明本发明像素驱动的其中一种操作方式,但本发明并不以此方式为限。
图3为依照本发明第二实施例的单一像素单元的示意图。其中,一个像素单元由两个相邻两像素区所组成。如图3所示,液晶显示元件30的每一像素单元包括第一像素区31和第二像素区32。而第一像素区31包括第一次像素区41和第二次像素区42,第二像素区32则包括第三次像素区43和第四次像素区44。
于实际应用时,第一像素区31的第一次像素区41的面积大于第二次像素区42的面积,第二像素区32的第三次像素区43的面积大于第四次像素区44的面积。而第一像素区31的第一次像素区41的面积等于第二像素区32的第三次像素区43的面积;第一像素区31的第二次像素区42的面积等于第二像素区32的第四次像素区44的面积。
第一像素区31的结构:
在第一像素区31中,具有第一次像素区41和第二次像素区42,分别具有一第一次像素电极和一第二次像素电极。第一次像素区41的第一次像素电极和第二次像素区42的第二次像素电极,分别与四个显示域对应。第一像素区31中,第一数据信号线D1、第二数据信号线D2与栅极信号线G1垂直相交。其中,第一数据信号线D1配置于第一次像素电极和第二次像素电极的左右显示域的交界,而第二数据信号线D2则配置于第一次像素电极和第二次像素电极的边缘下方。
其中,第一像素区31中的第一次像素区41具有四个显示域,分别为:位于第一数据信号线D1的左边的第一显示域A1-1和第三显示域A1-3,以及位于第一数据信号线D1的右边的第二显示域A1-2和第四显示域A1-4。且第一数据信号线D1配置于第一显示域A1-1和第二显示域A1-2的交界,亦配置于第三显示域A1-3和第四显示域A1-4的交界。
同样的,第一像素区31中的第二次像素区42中,第二次像素电极具有四个显示域,分别为:位于第一数据信号线D1的左边的第一显示域A2-1和第三显示域A2-3,位于第一数据信号线D1的右边的第二显示域A2-2和第四显示域A2-4。且第一数据信号线D1配置于第一显示域A2-1和第二显示域A2-2的交界,亦配置于第三显示域A2-3和第四显示域A2-4的交界。
另外,对于第一像素区31而言,栅极信号线G1位于第一次像素区41和第二次像素区42之间,并具有一第一晶体管T1和一第二晶体管T2。其中第一次像素电极的四个显示域和第二次像素电极的四个显示域,分别通过第一晶体管T1和第二晶体管T2受第一数据信号线D1和第二数据信号线D2的控制。
再者,第一次像素电极和第二次像素电极的八个显示域的液晶分子倾倒方向均与第一数据信号线D1呈一夹角,例如是45度夹角。
第二像素区32的结构:
在第二像素区32中,具有第三次像素区43和第四次像素区44,分别具有一第三次像素电极和一第四次像素电极。第三次像素区43的第三次像素电极和第四次像素区44的第四次像素电极,亦分别与四个显示域对应。第二像素区32的第三数据信号线D3、第四数据信号线D4与栅极信号线G1垂直相交。其中,第三数据信号线D3配置于第三次像素电极和第四次像素电极的左右显示域的交界,而第四数据信号线D4则配置于第三次像素电极和第四次像素电极的边缘下方。
其中,第二像素区32中的第三次像素区43具有四个显示域,分别为:位于第三数据信号线D3左边的第一显示域A3-1和第三显示域A3-3,以及位于第三数据信号线D3右边的第二显示域A3-2和第四显示域A3-4。且第三数据信号线D3配置于第一显示域A3-1和第二显示域A3-2的交界,亦配置于第三显示域A3-3和第四显示域A3-4的交界。
同样的,第二像素区32中的第四次像素区44中,第二次像素电极具有四个显示域,分别为:位于第三数据信号线D3的左边的第一显示域A4-1和第三显示域A4-3,位于第三数据信号线D3的右边的第二显示域A4-2和第四显示域A4-4。且第三数据信号线D3配置于第一显示域A4-1和第二显示域A4-2的交界,亦配置于第三显示域A4-3和第四显示域A4-4的交界。
另外,对于第二像素区32而言,栅极信号线G1位于第三次像素区43和第四次像素区44之间,并具有一第三晶体管T3和一第四晶体管T4。其中第四次像素电极的四个显示域和第三次像素电极的四个显示域,分别通过第三晶体管T3和第四晶体管T4受第三数据信号线D3和第四数据信号线D4的控制。
再者,第三次像素电极和第四次像素电极的八个显示域的液晶分子倾倒方向均与第三数据信号线D3呈一夹角,例如是45度夹角。
像素单元的驱动方式:
在此叙述本发明实施例的其中一种像素驱动方式,但本发明并不以此为限,此领域具有通常知识者均可在本发明的技术范围内依实际应用状况做些许调整和变化。
请同时参照图3和图4。图4为依照本发明的一种液晶显示元件的像素结构的示意图。液晶显示元件50具有复数条栅极信号线G1、G2、…Gn(n为正整数)与复数条数据信号线D1、D2、…D2m(m为正整数)以阵列的形式垂直相交,以定义出复数个像素区。每两相邻的像素区组成一像素单元。换句话说,图4中1个方块代表1个像素区,两个相邻的像素区则构成了相当于图3所示的一像素单元,而整个显示元件包括了复数个重复的像素单元。
另外,数据信号线D1、D2、D3、D4…D2m与数据信号线驱动电路(DataDriver)51耦接,而数据信号线驱动电路51则与电压产生器(VoltageGenerator)53电性连接。栅极信号线G1、G2、…Gn与栅极信号线驱动电路(GateDriver)55耦接。且数据信号线驱动电路51和栅极信号线驱动电路55分别与信号控制器57电性连接。
当显示元件被驱动时,第一像素区31中位于上半部的第一次像素区41的四个显示域(A1-1、A1-2、A1-3、A1-4)通过第一晶体管T1而受第一数据信号线D1的控制;位于下半部的第二次像素区42的四个显示域(A2-1、A2-2、A2-3、A2-4)通过第二晶体管T2而受第二数据信号线D2的控制。至于第二像素区32中位于上半部的第三次像素区43的四个显示域(A3-1、A3-2、A3-3、A3-4)通过第四晶体管T4而受第四数据信号线D4的控制;位于下半部的第四次像素区44的四个显示域(A4-1、A4-2、A4-3、A4-4)通过第三晶体管T3而受第三数据信号线D3的控制。
另外,当显示元件被驱动时,如图3所示的像素单元,其第一像素区31的第一次像素电极(位于第一次像素区41)和第二次像素电极(位于第二次像素区42)分别以第一数据信号线D1提供的一第一电压和第二数据信号线D2提供的一第二电压驱动。
而第一次像素电极和第二次像素电极例如是分别以相反极性的第一电压(例如-极性)和第二电压(例如+极性)驱动,因此第一次像素区41的四个显示域(为-极性)会与第二次像素区42(为+极性)的四个显示域呈相反极性。实际应用时,可令第二电压大于第一电压。
至于第二像素区32的第三次像素电极(位于第三次像素区43)和第四次像素电极(位于第四次像素区44)分别以第四数据信号线D4提供的一第四电压和第三数据信号线D3提供的一第三电压而驱动。实际应用时,可令第三电压大于第四电压。
而第三次像素电极和第四次像素电极例如是分别以相反极性的第三电压(例如-极性)和第四电压(例如+极性)驱动,因此第三次像素区43的四个显示域(为+极性)会与第四次像素区44的四个显示域(为-极性)呈相反极性。实际应用时,可令第二电压大于第一电压。
综上,根据本发明第二实施例的说明,数据信号线D1、D3、…D2m-1位于像素穿透区的中央,但是正好是在各个显示域的交界处(原本就是像素设计中透光效率很差的地方),并不会对像素整体的穿透率以及显示域面积的对称性造成太大影响。再者,数据信号线D2、D4、…D2m位于相邻两像素穿透区的边界,也不会对像素穿透率以及显示域面积的对称性造成太大影响。
另外,在实际应用时,可令面板在显示均匀信号时,像素电极所覆盖的第一数据信号线D1和第二数据信号线D2承载极性相反但是震幅相同的信号
(同理,第三数据信号线D3和第四数据信号线D4承载极性相反但是震幅相同的信号),因此与像素电极之间的电容耦合会相互抵销,而可避免垂直串音的出现。再者,于像素单元中,第一数据信号线D1和第二数据信号线D2之间,以及第三数据信号线D3和第四数据信号线D4之间,均维持一定距离,因此在制作过程中并无相邻数据线短路之虞,不会降低显示元件的良品率。
综上所述,虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何掌握此技术者,在不脱离本发明的精神和范围内,可作各种的更动与润饰,因此本发明的保护范围当以权利要求书所界定的为准。

Claims (25)

1.一种液晶显示元件,其特征在于,所述的液晶显示元件具有复数条栅极信号线与复数条数据信号线以阵列的形式垂直相交,以定义出复数个像素区,每一像素区包括:
一第一次像素区和一第二次像素区,分别具有一第一次像素电极和一第二次像素电极,且所述的第一次像素电极和所述的第二次像素电极分别具有至少两个显示域,所述的至少两个显示区域呈左右排列;
一第一数据信号线和一第二数据信号线,所述的第一数据信号线配置于所述的第一次像素电极和所述的第二次像素电极的所述的两显示域的交界,所述的第二数据信号线配置于所述的像素区的边缘;
一栅极信号线,位于所述的第二次像素区和所述的第一次像素区之间;和
一第一晶体管和一第二晶体管,且所述的第一次像素电极和所述的第二次像素电极分别通过所述的第一晶体管和所述的第二晶体管受所述的第一数据信号线和所述的第二数据信号线的控制。
2.如权利要求1所述的显示元件,其特征在于,所述的第一次像素电极的所述的两显示域与所述的第二次像素电极的所述的两显示域的液晶分子其倾倒方向与所述的第一数据信号线呈45度夹角。
3.如权利要求1所述的显示元件,其特征在于,所述的第一次像素电极和所述的第二次像素电极被输入相反极性的电压。
4.如权利要求1所述的显示元件,其特征在于,所述的第一次像素电极和所述的第二次像素电极分别以不同的一第一电压和一第二电压驱动,且所述的第二电压大于所述的第一电压。
5.如权利要求1所述的显示元件,其特征在于,所述的第一次像素电极和所述的第二次像素电极分别具有四个显示域。
6.如权利要求5所述的显示元件,其特征在于,所述的第一次像素电极的一第一显示域和一第三显示域位于所述的第一数据信号线的左边,其一第二显示域和一第四显示域位于所述的第一数据信号线的右边,且第一数据信号线配置于所述的第一显示域和所述的第二显示域的交界,亦配置于所述的第三显示域和所述的第四显示域的交界。
7.如权利要求6所述的显示元件,其特征在于,所述的第二次像素电极的一第一显示域和一第三显示域位于所述的第一数据信号线的左边,其一第二显示域和一第四显示域位于所述的第一数据信号线的右边,且第一数据信号线配置于所述的第一显示域和所述的第二显示域的交界,亦配置于所述的第三显示域和所述的第四显示域的交界。
8.如权利要求6所述的显示元件,其特征在于,所述的第一次像素电极与所示第二次像素电极被输入相反极性的电压,所述第一次像素电极的四个显示域与所述的第二次像素电极的四个显示域呈相反极性。
9.如权利要求6所述的显示元件,其特征在于,所述的第一次像素电极的四个显示域的总面积大于所述的第二次像素电极的四个显示域的总面积。
10.如权利要求6所述的显示元件,其特征在于,所述的第一次像素电极和所述的第二次像素电极的四个显示域分别以一第一电压和一第二电压驱动,且所述的第二电压大于所述的第一电压。
11.一种液晶显示元件,其特征在于,所述的显示元件具有复数条栅极信号线与复数条数据信号线以阵列的形式垂直相交,以定义出复数个像素区,每两相邻的像素区组成一像素单元,每一像素单元包括:
一第一像素区,所述的第一像素区包括:
一第一次像素区和一第二次像素区,所述的第一次像素区和第二次像素区分别具有一第一次像素电极和一第二次像素电极,且所述的第一次像素电极和所述的第二次像素电极分别具有至少两个显示域,所述的至少两个显示区域呈左右排列;
一第一数据信号线和一第二数据信号线,所述的第一数据信号线配置于所述的第一次像素电极和所述的第二次像素电极的所述的两显示域的交界,所述的第二数据信号线配置于所述的第一像素区的边缘;
一栅极信号线,位于所述的第二次像素电极和所述的第一次像素电极之间;和
一第一晶体管和一第二晶体管,且所述的第一次像素电极和所述的第二次像素电极分别通过所述的第一晶体管和所述的第二晶体管而受所述的第一数据信号线和所述的第二数据信号线的控制;和
一第二像素区,所述的第二像素区包括:
一第三次像素区和一第四次像素区,所述的第三次像素区和第四次像素区分别具有一第三次像素电极和一第四次像素电极,且所述的第三次像素电极和所述的第四次像素电极分别具有位于左右两方的至少两个显示域;
一第三数据信号线和一第四数据信号线,所述的第三数据信号线配置于所述的第三次像素电极和所述的第四次像素电极的所述的两显示域的交界,所述的第四数据信号线配置于所述的第二像素区的边缘;和
一第三晶体管和一第四晶体管,所述的栅极信号线,位于所述的第三次像素电极和所述的第四次像素电极之间,且所述的第四次像素电极和所述的第三次像素电极分别通过所述的第三晶体管和所述的第四晶体管而受所述的第三数据信号线和所述的第四数据信号线的控制。
12.如权利要求11所述的显示元件,其特征在于,所述的第一、二、三、四次像素电极的所述的两显示域的液晶分子其倾倒方向分别与所述的第一数据信号线呈45度夹角。
13.如权利要求11所述的显示元件,其特征在于,所述的第一像素区的所述的第一次像素电极和所述的第二次像素电极被输入相反极性的电压。
14.如权利要求11所述的显示元件,其特征在于,所述的第二像素区的所述的第三次像素电极和所述的第四次像素电极被输入相反极性的电压。
15.如权利要求11所述的显示元件,其特征在于,所述的第一像素区的所述的第一次像素电极和所述的第二次像素电极分别以不同的一第一电压和一第二电压驱动,且所述的第二电压大于所述的第一电压。
16.如权利要求15所述的显示元件,其特征在于,所述的第二像素区的所述的第三次像素电极和所述的第四次像素电极分别以所述的第四数据信号线提供的一第四电压和所述的第三数据信号线提供的一第三电压而驱动,且所述的第三电压大于所述的第四电压。
17.如权利要求11所述的显示元件,其特征在于,所述的第一像素区的所述的第一、二次像素电极以及所述的第二像素区的所述的第三、四次像素电极各具有四个显示域。
18.如权利要求17所述的显示元件,其特征在于,所述的第一像素区的所述的第一次像素电极包括:
一第一显示域和一第三显示域,位于所述的第一数据信号线的左边;和
一第二显示域和一第四显示域位于所述的第一数据信号线的右边,且所述的第一数据信号线配置于所述的第一显示域和所述的第二显示域的交界,亦配置于所述的第三显示域和所述的第四显示域的交界,所述的第一次像素电极的所述的第一、二、三、四显示域通过所述的第一晶体管而受所述的第一数据信号线的控制。
19.如权利要求17所述的显示元件,其特征在于,所述的第一像素区的所述的第二次像素电极包括:
一第一显示域和一第三显示域,位于所述的第一数据信号线的左边,其一第二显示域和一第四显示域位于所述的第一数据信号线的右边,且所述的第一数据信号线配置于所述的第一显示域和所述的第二显示域的交界,亦配置于所述的第三显示域和所述的第四显示域的交界。
20.如权利要求17所述的显示元件,其特征在于,所述的第二像素区的所述的第三次像素电极包括:
一第一显示域和一第三显示域,位于所述的第三数据信号线的左边,其一第二显示域和一第四显示域位于所述的第三数据信号线的右边,且所述的第三数据信号线配置于所述的第一显示域和所述的第二显示域的交界,亦配置于所述的第三显示域和所述的第四显示域的交界,所述的第三次像素电极的所述的第一、二、三、四显示域通过所述的第四晶体管而受所述的第四数据信号线的控制。
21.如权利要求17所述的显示元件,其特征在于,所述的第二像素区的所述的第四次像素电极包括:
一第一显示域和一第三显示域,位于所述的第三数据信号线的左边,其一第二显示域和一第四显示域位于所述的第三数据信号线的右边,且所述的第三数据信号线配置于所述的第一显示域和所述的第二显示域的交界,亦配置于所述的第三显示域和所述的第四显示域的交界,所述的第四次像素电极的所述的第一、二、三、四显示域通过所述的第三晶体管而受所述的第三数据信号线的控制。
22.如权利要求17所述的显示元件,其特征在于,所述的第一次像素电极和所述的第二次像素电极中的所述的这些显示域的液晶分子倾倒方向均与所述的第一数据信号线呈45度夹角,而所述的第三次像素电极和所述的第四次像素电极中的所述的这些显示域的液晶分子倾倒方向均与所述的第三数据信号线呈45度夹角。
23.如权利要求17所述的显示元件,其特征在于,所述的第一次像素电极与所示第二次像素电极被输入相反极性的电压,所述第一次像素电极的四个显示域与所述的第二次像素电极的四个显示域呈相反极性,所述的第三次像素电极与所示第四次像素电极亦被输入相反极性的电压,所述第三次像素电极的四个显示域与所述的第四次像素电极的四个显示域呈相反极性,而所述的第一次像素电极与所述第四次像素电极被输入相同极性的电压,所述第一次像素电极的四个显示域与所述的第四次像素电极的四个显示域呈相同极性。
24.如权利要求17所述的显示元件,其特征在于,所述的第一像素区的所述的第一次像素电极和所述的第二次像素电极的四个显示域分别以一第一电压和一第二电压驱动,且所述的第二电压大于所述的第一电压,所述的第二像素区的所述的第三次像素电极和所述的第四次像素电极的四个显示域,分别以所述的第四数据信号线提供的一第四电压和所述的第三数据信号线提供的一第三电压驱动,且所述的第三电压大于所述的第四电压。
25.一种液晶显示像素结构,其特征在于,所述的液晶显示像素结构包括:
一第一次像素电极和一第二次像素电极,分别位于相邻的一第一次像素区和一第二次像素区中,所述的第一次像素电极和所述的第二次像素电极分别具有至少两个显示域,所述的至少两个显示区域呈左右排列;
一第一数据信号线和一第二数据信号线,所述的第一数据信号线配置于所述的第一次像素电极和所述的第二次像素电极的所述的两个显示域的交界下方,所述的第二数据信号线配置于所述的第一次像素电极和所述的第二次像素电极的边缘下方;
一栅极信号线,位于所述的第二次像素区和所述的第一次像素区之间;和
一第一晶体管和一第二晶体管,所述的第一次像素电极通过所述的第一晶体管受所述的栅极信号线和所述的第一数据信号线的控制,且所述的第二次像素电极通过所述的第二晶体管受所述的栅极信号线和所述的第二数据信号线的控制。
CN2007101600027A 2007-12-20 2007-12-20 液晶显示元件及像素结构 Active CN101201515B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2007101600027A CN101201515B (zh) 2007-12-20 2007-12-20 液晶显示元件及像素结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2007101600027A CN101201515B (zh) 2007-12-20 2007-12-20 液晶显示元件及像素结构

Publications (2)

Publication Number Publication Date
CN101201515A CN101201515A (zh) 2008-06-18
CN101201515B true CN101201515B (zh) 2010-08-04

Family

ID=39516751

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101600027A Active CN101201515B (zh) 2007-12-20 2007-12-20 液晶显示元件及像素结构

Country Status (1)

Country Link
CN (1) CN101201515B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103558692A (zh) * 2013-10-12 2014-02-05 深圳市华星光电技术有限公司 一种偏光式三维显示面板及其像素单元
CN204406004U (zh) 2015-03-06 2015-06-17 京东方科技集团股份有限公司 阵列基板和显示装置
CN104880875B (zh) * 2015-06-02 2019-08-30 深圳市华星光电技术有限公司 一种阵列基板和液晶显示面板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1694152A (zh) * 2004-04-30 2005-11-09 富士通显示技术株式会社 具有改善的视角特性的液晶显示器
CN101063783A (zh) * 2006-04-27 2007-10-31 佳能株式会社 反射型液晶显示装置以及用于反射型液晶显示器的基板

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1694152A (zh) * 2004-04-30 2005-11-09 富士通显示技术株式会社 具有改善的视角特性的液晶显示器
CN101063783A (zh) * 2006-04-27 2007-10-31 佳能株式会社 反射型液晶显示装置以及用于反射型液晶显示器的基板

Also Published As

Publication number Publication date
CN101201515A (zh) 2008-06-18

Similar Documents

Publication Publication Date Title
CN104536229B (zh) 一种阵列基板及显示面板
CN102707525B (zh) 一种阵列基板、液晶显示面板和液晶显示装置
CN102236231A (zh) 半源驱动显示面板
US8305539B2 (en) Liquid crystal display element and pixel structure
CN102810304B (zh) 一种像素单元、像素结构、显示装置及像素驱动方法
CN102819157B (zh) 液晶显示面板及显示装置
US20160233234A1 (en) Array substrate and display device
CN104090438A (zh) 阵列基板、显示装置及其驱动方法
CN103529614B (zh) 阵列基板、显示装置及其驱动方法
CN105629611A (zh) 一种阵列基板、显示装置及其驱动方法
CN108508666A (zh) 阵列基板、液晶显示装置及视角切换方法
WO2022247272A1 (zh) 显示面板和显示装置
CN100416352C (zh) 液晶显示板及其驱动方法
CN103197480A (zh) 阵列基板及其制作方法、显示面板
CN102955310A (zh) 一种像素驱动结构、驱动方法及显示装置
CN102830561A (zh) Tft阵列基板、液晶显示器及其驱动方法
CN105869597A (zh) 像素结构及相应的液晶显示面板
CN105572984A (zh) 一种液晶显示模组及液晶显示器
CN104199207A (zh) 一种液晶显示面板及阵列基板
CN103235431A (zh) 液晶显示面板及其驱动方法
CN101201515B (zh) 液晶显示元件及像素结构
CN105930000A (zh) 内嵌式触控阵列基板及其驱动方法、显示装置
CN104766588B (zh) 一种显示面板的驱动方法、显示装置
CN103913913B (zh) 一种阵列基板及其制备方法、显示面板和显示装置
CN203117621U (zh) 阵列基板及显示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant