CN108536271B - 一种降低功耗的方法、装置及存储介质 - Google Patents
一种降低功耗的方法、装置及存储介质 Download PDFInfo
- Publication number
- CN108536271B CN108536271B CN201810276332.0A CN201810276332A CN108536271B CN 108536271 B CN108536271 B CN 108536271B CN 201810276332 A CN201810276332 A CN 201810276332A CN 108536271 B CN108536271 B CN 108536271B
- Authority
- CN
- China
- Prior art keywords
- ddr
- data
- target
- stored
- terminal device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 29
- 230000005971 DNA damage repair Effects 0.000 claims abstract description 48
- 108010043648 Discoidin Domain Receptors Proteins 0.000 claims abstract description 43
- 102000002706 Discoidin Domain Receptors Human genes 0.000 claims abstract description 43
- 238000012545 processing Methods 0.000 claims description 24
- 230000002093 peripheral effect Effects 0.000 claims description 15
- 230000015654 memory Effects 0.000 claims description 11
- 230000001360 synchronised effect Effects 0.000 claims description 11
- 239000010410 layer Substances 0.000 claims description 10
- 239000012792 core layer Substances 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 14
- 101710131668 Epithelial discoidin domain-containing receptor 1 Proteins 0.000 description 7
- 102100036725 Epithelial discoidin domain-containing receptor 1 Human genes 0.000 description 7
- 238000004590 computer program Methods 0.000 description 7
- 230000006870 function Effects 0.000 description 6
- 238000012986 modification Methods 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 101100498818 Arabidopsis thaliana DDR4 gene Proteins 0.000 description 1
- 101100498819 Caenorhabditis elegans ddr-1 gene Proteins 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 238000007726 management method Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
- 230000001502 supplementing effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3237—Power saving characterised by the action undertaken by disabling clock generation or distribution
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Power Sources (AREA)
Abstract
本申请实施例涉及电子技术领域,尤其涉及一种降低功耗的方法、装置及存储介质,用于降低终端设备在待机时的功耗。本申请实施例中,本申请实施例中,由于在待机状态下可以停止根据系统的时钟信号对N个双倍速率同步动态随机存储器DDR进行供电,随后可以将N个DDR中除目标DDR之外的其他DDR中属于预设类别的数据存储至目标DDR中。由于终端设备在待机时只需要对目标DDR进行供电,而不是对全部的DDR进行供电,所以可以降低终端设备在待机时的功耗。
Description
技术领域
本申请实施例涉及电子技术领域,尤其涉及一种降低功耗的方法、装置及存储介质。
背景技术
随着移动通信技术的飞速发展,终端设备可以存在多种电源模式,举个例子,智能电视的电源模式有开机、直流待机、挂机到内存(Suspend To RAM,STR)待机和直流关机四种模式。这四种电源模式下,开机的功耗大于直流待机的功耗,直流待机的功耗大于STR待机的功耗,STR待机的功耗大于关机的功耗。
随着智能电视的系统复杂程度的上升,智能电视从直流关机到开机所需的时长可以达到20秒,而终端设备从STR待机到开机所需的时长大约为4秒,虽然智能电视在STR待机状态下开机时节省了时间,然而,随着智能电视在STR待机状态下时间的增加,功耗也越来越大。
综上,亟需一种降低功耗的方法,用于降低终端设备在待机时的功耗。
发明内容
本申请实施例提供一种降低功耗的方法、装置及存储介质,用于降低终端设备在待机时的功耗。
第一方面,本申请实施例提供一种降低功耗的方法,该方法中,在待机状态下停止根据系统的时钟信号对N个双倍速率同步动态随机存储器DDR进行供电,N为大于1的整数;从所述N个DDR中确定出M个DDR为目标DDR,所述M为小于所述N的整数;将剩余的N-M个DDR中存储的属于预设类别的数据存储至所述目标DDR中,根据所述目标DDR对应的时钟信号对所述目标DDR供电。
第二方面,本申请实施例提供一种降低功耗的装置,包括处理单元,用于在待机状态下停止根据系统的时钟信号对N个双倍速率同步动态随机存储器DDR进行供电,N为大于1的整数;从所述N个DDR中确定出M个DDR为目标DDR,所述M为小于所述N的整数;存储单元,用于将剩余的N-M个DDR中存储的属于预设类别的数据存储至所述目标DDR中;所述处理单元,还用于根据所述目标DDR对应的时钟信号对所述目标DDR供电。
第三方面,本申请实施例提供一种计算机存储介质,计算机存储介质中存储有指令,当其在计算机上运行时,使得计算机执行第一方面或第一方面的任意可能的实现方式中的方法。
第四方面,本申请实施例提供一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行第一方面或第一方面的任意可能的实现方式中的方法。
本申请实施例中,由于在待机状态下可以停止根据系统的时钟信号对N个双倍速率同步动态随机存储器DDR进行供电,随后可以将N个DDR中除目标DDR之外的其他DDR中属于预设类别的数据存储至目标DDR中。由于终端设备在待机时只需要对目标DDR进行供电,而不是对全部的DDR进行供电,所以可以降低终端设备在待机时的功耗。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供一种适用的系统架构示意图;
图2为本申请实施例提供一种降低功耗的方法的流程示意图;
图3为本申请实施例提供一种DDR连接示意图;
图4为本申请实施例提供一种降低功耗的方法的流程示意图;
图5为本申请实施例提供一种降低功耗的方法的流程示意图;
图6为本申请实施例提供一种降低功耗的装置的结构示意图。
具体实施方式
为了使本申请的目的、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
图1示例性示出了本申请实施例适用的一种系统架构图,如图1所示,包括终端设备10、终端设备10内部的中央处理器(Central Processing Unit,CPU)101、嵌入式多媒体卡(Embedded Multi Media Card,EMMC)102和双倍速率同步动态随机存储器(Double DataRate Synchronous Dynamic Random Access Memory,DDR SDRAM)103。本申请实施例中,双倍速率同步动态随机存储器103可以被简称为DDR。
本申请实施例中,EMMC 102和DDR103可以在不同的电源模式下存储当前运行的数据。第一种,终端设备10可以在交流关机的电源模式下将当前运行的数据保存在EMMC102中,当终端设备重新开机时,CPU101可以从EMMC102中获取数据。第二种,终端设备10可以在STR待机的电源模式下将当前运行的数据保存在DDR103中,当终端设备重新开机时,CPU101可以从DDR103中获取该数据。
本申请实施例中,终端设备可以是智能电视、手机、平板电脑、数码相机等嵌入式设备。
图2示例性示出了本申请实施例适用的一种降低功耗的方法的流程示意图,如图2所示,包括:
步骤201,终端设备在待机状态下停止根据系统的时钟信号对N个双倍速率同步动态随机存储器DDR进行供电,N为大于1的整数;
步骤202,终端设备从N个DDR中确定出M个DDR为目标DDR,M为小于N的整数;
步骤203,终端设备将剩余的N-M个DDR中存储的属于预设类别的数据存储至目标DDR中,根据目标DDR对应的时钟信号对目标DDR供电。
现有技术中,由于终端设备待机时需要对所有DDR进行供电,随着终端设备中DDR数量的增加,功耗也在增加。本申请实施例中,由于在待机状态下可以停止根据系统的时钟信号对N个双倍速率同步动态随机存储器DDR进行供电,随后可以将N个DDR中除目标DDR之外的其他DDR中属于预设类别的数据存储至目标DDR中。由于终端设备在待机时只需要对目标DDR进行供电,而不是对全部的DDR进行供电,所以可以降低终端设备在待机时的功耗。
本申请实施例中,可以将剩余的N-M个DDR称为非目标DDR。
本申请实施例中,步骤201中的待机命令中的待机可以包括STR待机,STR待机是指在终端设备待机时将数据保存在DDR中,开机的时候可以不通过复杂的系统检测,而从DDR中读取数据使得终端设备进入待机前的状态,进而大大减少了启动时间。步骤202中,属于预设类别的数据可以是随后对终端设备的开机起重要作用的数据,比如源码或者库所占用的内存数据。不属于预设类别的数据可以是对终端设备从待机到开机状态没有影响的数据,比如文件缓存,视频缓存等等。
本申请实施例中,DDR可以在时钟的上升沿和下降沿进行数据传输,所有的数据传输所用到的信号要通过时钟来同步。由于DDR是一种动态随机存储器,基本存储单元是MOS管的栅极电容,电容保持电荷的时间有限,为了及时补充漏掉的电荷,必须定时给栅极电容补充电荷,这个补充电荷的操作称为刷新操作,其实就是轮流为每个单元充一次电。终端设备的刷新操作可以分为两种:自动刷新(Auto Refresh,AR)与自刷新(Self Refresh,SR)。
一种可选的实施方式中,步骤201之前,即终端设备接收到待机命令之前,终端设备是在AR模式下工作,即可以根据系统的时钟信号为DDR供电。终端设备接收到待机命令时,停止AR模式,终端设备将时钟使能(Clock Enable,CKE)置于无效状态,进行SR模式,此时,终端设备可以根据目标DDR内部的时钟信号进行SR操作,也就是只为目标DDR进行供电,不再为除目标DDR之外的其他DDR供电。
一种可选的实施方式中,终端设备中的DDR的个数可以根据存储的数据量决定,每个DDR的容量可以相同或者不同,每个DDR可以由不同的DDR控制器进行控制,图3示例性示出了本申请实施例适用的一种DDR连接示意图,如图3所示,终端设备中存在6个DDR,这6个DDR都是通过一个芯片上的不同DDR控制器控制。如图3所示,DDR控制器A可以控制DDR1和DDR2,DDR控制器B可以控制DDR3和DDR4,DDR控制器C可以控制DDR5和DDR6。可选的,每个DDR可以用来存储不同类别的数据,包括属于预设类型别的数据和不属于预设类别的数据。
一种可选的实施方式中,在步骤201之前,终端设备可以接收遥控器或者其它设备发送的待机命令,终端设备接收待机命令后可以进入待机状态,终端设备的安卓系统层可以进入挂机状态,具体地,终端设备可以将系统层的服务全部暂停,比如,可以将终端设备正在播放的视频暂停。可选的,终端设备停止自动刷新,不再根据系统的时钟信号为终端设备中的N个DDR供电。
在终端设备的安卓系统层进入挂机状态之后,一种可选的实施方式中,针对N个DDR中每个DDR,若该DDR中有存储路径为外设设备的数据,则将存储路径为外设设备的数据同步至该外设设备。举个例子,如果终端设备此时连接一个移动硬盘,用户在移动硬盘中打开一个文本并且在该文本上做修改。用户以为是直接在移动硬盘的文本上做修改,然而,终端设备实际是将该文本缓存在该终端设备上,每隔预设时长将该修改后的文本同步至移动硬盘上。在终端设备接收到待机命令之后,可以立刻将修改后但未进行同步的文本同步至移动硬盘中。
如此,可以保证修改后的文本及时保存在外设设备中,以防出现下面两种情况:第一种,修改后的文本为不属于预设类别的数据,且缓存在非目标DDR之中,一旦终端设备不再为非目标DDR供电,修改后的文本将直接消失,外设设备中保存的还是上一次同步的文本。第二种,修改后的文本为不属于预设类别的数据,且缓存在目标DDR之中,然而,终端设备可以删除目标DDR中不属于预设类别的数据,为非目标DDR中的属于预设类别的数据腾出存储空间,如此,修改后的文本仍然会消失。
一种可选的实施方式中,可以在终端设备将存储路径为外设设备的数据同步至该外设设备后,使得终端设备的内核层进入挂机状态,此时,终端设备和连接的外设设备(移动硬盘,无线模块或者其它终端设备等等)断开联系,也不再为外设设备供电。
步骤202中,终端设备可以根据以下三种方式从N个DDR中确定出目标DDR的标号和目标DDR的数量:
第一种,终端设备可以在一段时间内根据属于预设类别的数据的数据量将某个DDR或者某几个DDR设置为目标DDR,比如直接将图3所示的DDR1和DDR2设置为目标DDR。
第二种,终端设备每次在确定目标DDR时,可以统计N个DDR中属于预设类别的数据的数据量的总和,将N个DDR按照容量由大到小进行排序,将满足属于预设类别的数据的数据量,且大容量的M个DDR确定为目标DDR,M为不大于N的正整数。
第三种,终端设备统计N个DDR中每个DDR中的属于预设类别的数据的数据量,将存储属于预设类别的数据的数据量较多的M个DDR确认为目标DDR,如此,终端设备迁移非目标DDR中的属于预设类别的数据时,工作量比较少。
终端设备如何确定DDR中存储的数据是否属于预设类别的数据,一种可选的实施方式中,终端设备可以获取DDR中存储的数据对应的属性信息,若根据数据对应的属性信息确定该数据属于预设类别的数据,则可以将数据存储至目标DDR,属性信息可以是数据包的包头中携带的标识符。
一种可选的实施方式中,终端设备在接收到待机命令时进入待机状态之后,将非目标DDR中存储的属于预设类别的数据存储至目标DDR之前,还包括:终端设备删除目标DDR中存储的不属于预设类型的数据,终端设备可以将目标DDR中存储的属于预设类型的数据整理至目标DDR中一段连续的存储区域中,并对整理后的目标DDR中属于预设类型的数据进行压缩。以下介绍可选的多种实施方式:
第一种可选的实施方式中,终端设备可以不删除目标DDR中的不属于预设类别的数据,直接将非目标DDR中属于预设类别的的数据存储在目标DDR中,但由于目标DDR中的原始数据可能存储在目标DDR中的不连续的存储区域,因此,非目标DDR中的预设类别的数据是穿插存储在目标DDR中。举个例子,图3中的目标DDR为DDR1,DDR1中的原始数据是存储在0-100MB,124-256MB,300-500MB这些存储区域内的,当终端设备将DDR2中的预设类别的数据存储在DDR1中时,可以将部分数据存储在DDR1的存储区域100-124MB,另外部分数据存储在DDR1的存储区域256-300MB。目标DDR中的原始数据包括属于预设类别的数据和不属于预设类别的数据。
第二种可选的实施方式中,终端设备可以删除目标DDR中的不属于预设类别的数据,并将目标DDR中存储的属于预设类别的数据整理至该目标DDR中一段连续的存储区域中,将非目标DDR中属于预设类别的数据存储至目标DDR中另一段连续的存储区域中,比如,假设图3中的DDR1为目标DDR,可以将DDR1中不属于预设类别的数据删除,并将属于预设类别的数据归置到第一段连续的存储区域中,比如0-200MB。可选的,终端设备可以将DDR2中属于预设类别的数据存储到第二端连续的存储区域中,比如300-368MB,类似地,终端设备可以将DDR3中属于预设类别的数据存储到第三端连续的存储区域中,将DDR4中属于预设类别的数据存储到第四端连续的存储区域中,将DDR5中属于预设类别的数据存储到第五端连续的存储区域中,将DDR6中属于预设类别的数据存储到第六端连续的存储区域中。
第三种可选的实施方式中,由于目标DDR中属于预设类别的数据的数据量过大,终端设备可以在删除目标DDR中的不属于预设类别的数据之后,将属于预设类别的数据整理至该目标DDR中一段连续的存储区域,并对整理后的目标DDR中属于预设类型的数据进行压缩,将非目标DDR中属于预设类别的数据存储至目标DDR中另一段连续的存储区域中。
第四种可选的实施方式中,终端设备可以在删除目标DDR中的不属于预设类别的数据之后,对目标DDR中属于预设类别的数据进行压缩,并将压缩后的属于预设类别的数据整理至该目标DDR中一段连续的存储区域中,随后终端设备可以将每一个非目标DDR中的属于预设类别的数据单独压缩后,存储进目标DDR中。
为了有效管理待保存的数据,确保能在系统开机时能够正确的回复数据,终端设备可以将属于预设类别的数据按照一定格式保存在目标DDR中,这可以称为内存数据镜像(image)。镜像由两部分组成,镜像头和镜像数据,具体如下:
struct str_image_header
{
unsigned int first_image_address;//第一个有效数据页的地址
unsigned int flags;//镜像格式标志
char sig[10];//镜像魔术字
u32ddr_controller_id;//镜像所在DDR控制器编号
u32crc32;//镜像校验值
}__packed;
struct str_image_page_data
{
struct page page;//物理页
u32ddr_controller_id;//数据页所在DDR控制器编号
u32crc32;//数据页校验值
struct list_head pages;//物理页链表,所有保存的物理页都在这个双向链表中
}__packed;
一种可选的实施方式中,终端设备可以先将属于预设类别的数据按照一定格式保存在目标DDR中,随后对该属于预设类别的数据进行压缩,压缩比约为3:1.
当非目标DDR属于预设类别的数据存储在目标DDR后,一种可选的实施方式中,终端设备根据目标DDR内部的时钟信号对目标DDR进行供电。此时,终端设备中的RAM微处理器将控制权交给电源管理微处理器,等待开机命令。
图4示例性示出了本申请实施例适用的一种降低功耗的方法的流程示意图,如图4所示,包括:
步骤401,终端设备接收待机命令;
步骤402,终端设备的安卓系统层进入挂机状态;
步骤403,针对N个DDR中每个DDR,若该DDR中有存储路径为外设设备的数据,则终端设备将存储路径为外设设备的数据同步至该外设设备;
步骤404,终端设备的内核层进入挂机状态;
步骤405,终端设备从N个DDR中确定出目标DDR;
步骤406,终端设备将目标DDR中存储的不属于预设类型的数据删除;
步骤407,终端设备将目标DDR中存储的数据整理至目标DDR中一段连续的存储区域中;
步骤408,终端设备将非目标DDR中属于预设类别的数据以一定格式存储进目标DDR中;
步骤409,终端设备对目标DDR中存储的属于预设类别的数据进行压缩;
步骤410,终端设备根据目标DDR内部的时钟信号对目标DDR进行供电。
步骤202或者步骤410后,一种可选的实施方式中,终端设备会周期性检测是否接收到开机命令,若终端设备接收到开机命令,则根据系统的时钟信号对N个DDR中的每个DDR供电,并将N-M个DDR中存储的属于预设类别的数据按照原存储方式从目标DDR中转存至所述N-M个DDR。
一种可选的实施方式中,终端设备在接收到开机命令后,可以判断是在什么模式下开机,若是在待机模式下开机,则终端设备可以停止目标DDR的自刷新模式的供电,即根据内部的时钟信号供电,然后根据系统的时钟信号对所有DDR进行供电,终端设备的内核层开始工作,若终端设备压缩过存储在目标DDR中的数据,则将数据进行解压缩,将目标DDR中存储的非目标DDR中的属于预设类别的数据迁移到原来的非目标DDR中。
图5示例性示出了本申请实施例适用的一种降低功耗的方法的流程示意图,如图5所示,包括:
步骤501,终端设备接收开机命令;
步骤502,终端设备确定是在待机模式下进行开机;
步骤503,终端设备根据系统的时钟信号对N个DDR中的每个DDR供电;
步骤504,终端设备的内核层进入进入工作状态;
步骤505,终端设备将目标DDR中存储的非目标DDR中的属于预设类别的数据迁移到原非目标DDR中。
基于以上实施例及相同构思,图6示出了本申请实施例提供的一种降低功耗的装置的结构示意图;如图6所示,降低功耗的装置600可以包括处理单元601和存储单元602。
本申请实施例中提供一种降低功耗的装置,该装置中包括处理单元,用于在待机状态下停止根据系统的时钟信号对N个双倍速率同步动态随机存储器DDR进行供电,N为大于1的整数;从所述N个DDR中确定出M个DDR为目标DDR,所述M为小于所述N的整数;存储单元,用于将剩余的N-M个DDR中存储的属于预设类别的数据存储至所述目标DDR中;所述处理单元,还用于根据所述目标DDR对应的时钟信号对所述目标DDR供电。
本申请实施例中,由于在待机状态下可以停止根据系统的时钟信号对N个双倍速率同步动态随机存储器DDR进行供电,随后可以将N个DDR中除目标DDR之外的其他DDR中属于预设类别的数据存储至目标DDR中。如此待机时只需要对目标DDR进行供电,而不是对全部的DDR进行供电,所以可以降低终端设备在待机时的功耗。
一种可选的实施方式中,所述处理单元,还用于若接收到开机命令,则根据系统的时钟信号对所述N个DDR供电,所述存储单元,还用于:将所述N-M个DDR中存储的属于预设类别的数据按照原存储方式从所述目标DDR中转存至所述N-M个DDR。
一种可选的实施方式中,所述处理单元,还用于删除所述目标DDR中存储的不属于所述预设类型的数据。
一种可选的实施方式中,所述处理单元,还用于:将所述目标DDR中存储的属于预设类型的数据整理至所述目标DDR中一段连续的存储区域中;对整理后的所述目标DDR中属于预设类型的数据进行压缩。
一种可选的实施方式中,所述处理单元,还用于获取所述N-M个DDR中存储的数据对应的属性信息;所述存储单元,具体用于:若通过所述处理单元根据所述数据对应的属性信息确定所述数据属于预设类别的数据,则将所述数据存储至所述目标DDR。
本申请实施例提供的降低功耗的装置具体阐述可参考上述实施例提供的降低功耗的方法,在这里不再赘述。
需要说明的是,本申请实施例中对单元的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。在本申请实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现、当使用软件程序实现时,可以全部或部分地以计算机程序产品的形式实现。计算机程序产品包括一个或多个指令。在计算机上加载和执行计算机程序指令时,全部或部分地产生按照本申请实施例的流程或功能。计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。指令可以存储在计算机存储介质中,或者从一个计算机存储介质向另一个计算机存储介质传输,例如,指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。计算机存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。可用介质可以是磁性介质,(例如,软盘、硬盘、磁带、磁光盘(MO)等)、光介质(例如,CD、DVD、BD、HVD等)、或者半导体介质(例如ROM、EPROM、EEPROM、非易失性存储器(NAND FLASH)、固态硬盘(Solid State Disk,SSD))等。
本领域内的技术人员应明白,本申请实施例可提供为方法、系统、或计算机程序产品。因此,本申请实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请实施例是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
显然,本领域的技术人员可以对本申请实施例进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请实施例的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。
Claims (10)
1.一种降低功耗的方法,其特征在于,包括:
终端设备接收待机命令;
所述终端设备的安卓系统层进入挂机状态;
针对N个双倍速率同步动态随机存储器DDR中每个DDR,若所述DDR中有存储路径为外设设备的数据,则所述终端设备将存储路径为外设设备的数据同步至所述外设设备;
所述终端设备的内核层进入挂机状态;在待机状态下停止根据系统的时钟信号对所述N个DDR进行供电,N为大于1的整数;
从所述N个DDR中确定出M个DDR为目标DDR,所述M为小于所述N的整数;
将剩余的N-M个DDR中存储的属于所述预设类别的数据存储至所述目标DDR中,根据所述目标DDR对应的时钟信号对所述目标DDR供电;所述预设类别的数据为对之后的开机起作用的数据。
2.如权利要求1所述的方法,其特征在于,所述根据所述目标DDR对应的时钟信号对所述目标DDR供电之后,还包括:
若接收到开机命令,则根据系统的时钟信号对所述N个DDR供电;
将所述N-M个DDR中存储的属于预设类别的数据按照原存储方式从所述目标DDR中转存至所述N-M个DDR。
3.如权利要求1或2所述的方法,其特征在于,所述将剩余的N-M个DDR中存储的属于预设类别的数据存储至所述目标DDR中之前,还包括:
删除所述目标DDR中存储的不属于所述预设类型的数据。
4.如权利要求1或2所述的方法,其特征在于,所述将剩余的N-M个DDR中存储的属于预设类别的数据存储至所述目标DDR中之前,还包括:
将所述目标DDR中存储的属于预设类型的数据整理至所述目标DDR中一段连续的存储区域中;
对整理后的所述目标DDR中属于预设类型的数据进行压缩。
5.一种降低功耗的装置,其特征在于,包括:
处理单元,用于:
使终端设备接收待机命令;
使所述终端设备的安卓系统层进入挂机状态;
针对N个双倍速率同步动态随机存储器DDR中每个DDR,若所述DDR中有存储路径为外设设备的数据,则将存储路径为外设设备的数据同步至所述外设设备;
使所述终端设备的内核层进入挂机状态;
在待机状态下停止根据系统的时钟信号对所述N个DDR进行供电,N为大于1的整数;从所述N个DDR中确定出M个DDR为目标DDR,所述M为小于所述N的整数;
存储单元,用于将剩余的N-M个DDR中存储的属于预设类别的数据存储至所述目标DDR中;所述预设类别的数据为对之后的开机起作用的数据;
所述处理单元,还用于根据所述目标DDR对应的时钟信号对所述目标DDR供电。
6.如权利要求5所述的装置,其特征在于,
所述处理单元,还用于:
若接收到开机命令,则根据系统的时钟信号对所述N个DDR供电;
所述存储单元,还用于:
将所述N-M个DDR中存储的属于预设类别的数据按照原存储方式从所述目标DDR中转存至所述N-M个DDR。
7.如权利要求5或6所述的装置,其特征在于,所述处理单元,还用于:
删除所述目标DDR中存储的不属于所述预设类型的数据。
8.如权利要求5或6所述的装置,其特征在于,所述处理单元,还用于:
将所述目标DDR中存储的属于预设类型的数据整理至所述目标DDR中一段连续的存储区域中;
对整理后的所述目标DDR中属于预设类型的数据进行压缩。
9.如权利要求5所述的装置,其特征在于,
所述处理单元,还用于:
获取所述N-M个DDR中存储的数据对应的属性信息;
所述存储单元,具体用于:若通过所述处理单元根据所述数据对应的属性信息确定所述数据属于预设类别的数据,则将所述数据存储至所述目标DDR。
10.一种计算机可读存储介质,其特征在于,所述存储介质存储有指令,当所述指令在计算机上运行时,使得计算机执行权利要求1至4中任一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810276332.0A CN108536271B (zh) | 2018-03-30 | 2018-03-30 | 一种降低功耗的方法、装置及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810276332.0A CN108536271B (zh) | 2018-03-30 | 2018-03-30 | 一种降低功耗的方法、装置及存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108536271A CN108536271A (zh) | 2018-09-14 |
CN108536271B true CN108536271B (zh) | 2021-07-06 |
Family
ID=63481951
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810276332.0A Active CN108536271B (zh) | 2018-03-30 | 2018-03-30 | 一种降低功耗的方法、装置及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108536271B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109388494A (zh) * | 2018-10-29 | 2019-02-26 | 济南浪潮高新科技投资发展有限公司 | 一种多核心网络控制器动态能耗调节的方法 |
CN112748792A (zh) * | 2019-10-31 | 2021-05-04 | 福州瑞芯微电子股份有限公司 | 降低动态随机存储器的功耗的方法、系统、介质及装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101425330A (zh) * | 2007-10-31 | 2009-05-06 | 中国科学院空间科学与应用研究中心 | 一种同步动态存储器的刷新控制模块 |
CN104885034A (zh) * | 2012-12-22 | 2015-09-02 | 高通股份有限公司 | 经由使用非易失性存储器来降低易失性存储器的功耗 |
CN105808300A (zh) * | 2016-03-09 | 2016-07-27 | 广东欧珀移动通信有限公司 | 一种终端的开机方法和装置 |
CN105843363A (zh) * | 2016-03-24 | 2016-08-10 | 福州瑞芯微电子股份有限公司 | 一种芯片低功耗优化方法和装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101916138A (zh) * | 2010-08-06 | 2010-12-15 | 北京中星微电子有限公司 | 中央处理器工作状态和睡眠状态切换的方法和装置 |
WO2012163019A1 (zh) * | 2011-10-25 | 2012-12-06 | 华为技术有限公司 | 降低数据类芯片外挂ddr功耗的方法及数据类芯片系统 |
US9507408B2 (en) * | 2012-09-27 | 2016-11-29 | Intel Corporation | Power gating for termination power supplies |
CN108052197A (zh) * | 2014-01-27 | 2018-05-18 | 联想(北京)有限公司 | 一种信息处理方法以及电子设备 |
US9632562B2 (en) * | 2014-11-20 | 2017-04-25 | Qualcomm Incorporated | Systems and methods for reducing volatile memory standby power in a portable computing device |
CN104484030A (zh) * | 2014-12-22 | 2015-04-01 | 广东欧珀移动通信有限公司 | 智能终端降功耗的方法与装置 |
CN105116985B (zh) * | 2015-08-04 | 2017-12-12 | Tcl移动通信科技(宁波)有限公司 | 一种ddr时钟频率控制方法及系统 |
CN107132904B (zh) * | 2016-02-29 | 2020-12-15 | 华为技术有限公司 | 一种ddr系统的控制系统及控制方法 |
US10347306B2 (en) * | 2016-06-21 | 2019-07-09 | Samsung Electronics Co., Ltd. | Self-optimized power management for DDR-compatible memory systems |
CN106155949A (zh) * | 2016-06-30 | 2016-11-23 | 联想(北京)有限公司 | 一种控制方法及装置 |
-
2018
- 2018-03-30 CN CN201810276332.0A patent/CN108536271B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101425330A (zh) * | 2007-10-31 | 2009-05-06 | 中国科学院空间科学与应用研究中心 | 一种同步动态存储器的刷新控制模块 |
CN104885034A (zh) * | 2012-12-22 | 2015-09-02 | 高通股份有限公司 | 经由使用非易失性存储器来降低易失性存储器的功耗 |
CN105808300A (zh) * | 2016-03-09 | 2016-07-27 | 广东欧珀移动通信有限公司 | 一种终端的开机方法和装置 |
CN105843363A (zh) * | 2016-03-24 | 2016-08-10 | 福州瑞芯微电子股份有限公司 | 一种芯片低功耗优化方法和装置 |
Also Published As
Publication number | Publication date |
---|---|
CN108536271A (zh) | 2018-09-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9632562B2 (en) | Systems and methods for reducing volatile memory standby power in a portable computing device | |
US9317299B2 (en) | Method and device for cold starting android mobile terminal | |
US9223707B2 (en) | Mobile memory cache read optimization | |
CN104885034A (zh) | 经由使用非易失性存储器来降低易失性存储器的功耗 | |
US20150248741A1 (en) | System and method for providing power-saving static image display refresh in a dram memory system | |
US10878880B2 (en) | Selective volatile memory refresh via memory-side data valid indication | |
US20140310552A1 (en) | Reduced-power sleep state s3 | |
CN110583018B (zh) | 用于片上系统中的智能数据/帧压缩的系统和方法 | |
CN105706168B (zh) | 用于经由数据掩蔽来降低存储器i/o功率的系统、方法和计算机可读介质 | |
US10175995B1 (en) | Device hibernation control | |
CN108040292A (zh) | 电视待机开机方法、电视及计算机可读存储介质 | |
US10268486B1 (en) | Expedited resume process from hibernation | |
CN103197934A (zh) | 多媒体装置的启动方法及多媒体装置 | |
CN106775609A (zh) | 用于减少休眠及恢复时间的系统及方法 | |
CN108536271B (zh) | 一种降低功耗的方法、装置及存储介质 | |
US9495173B2 (en) | Systems and methods for managing data in a device for hibernation states | |
CN113590501A (zh) | 一种数据存储方法及相关设备 | |
CN106575273A (zh) | 用于扩展片上系统的存储器的系统和方法 | |
CN114579055B (zh) | 磁盘存储方法、装置、设备及介质 | |
KR20130073697A (ko) | 메모리 정리를 실행하는 전자 기기 및 그 방법 | |
CN109032843B (zh) | 一种基于stt-mram加速固态存储器件启动的方法 | |
US20130166852A1 (en) | Method for hibernation mechanism and computer system therefor | |
CN109814804A (zh) | 一种降低分布式存储系统能耗的方法和装置 | |
CN110673956A (zh) | 回收线程创建方法、装置、计算机设备以及存储介质 | |
CN116126127A (zh) | 一种供电方法、硬盘及计算设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information | ||
CB02 | Change of applicant information |
Address after: 266555 No. 151, Zhuzhou Road, Laoshan District, Shandong, Qingdao Applicant after: Hisense Visual Technology Co., Ltd. Address before: 266100 Zhuzhou Road, Laoshan District, Shandong, No. 151, No. Applicant before: QINGDAO HISENSE ELECTRONICS Co.,Ltd. |
|
GR01 | Patent grant | ||
GR01 | Patent grant |