一种同步序列的发送方法、同步检测方法及装置
技术领域
本发明涉及通信技术领域,特别是指一种同步序列的发送方法、同步检测方法及装置。
背景技术
在5G系统中,由于要支持多波束系统,同步序列具有较长的周期,为了降低同步检测的延迟,需要同步检测尽可能提高一次检测的精度;为此,同步序列应尽可能长,从频域看,同步序列的带宽应尽量宽。在5G通信中,用户的系统带宽会从180k到80M,在同一频段中,不同的用户会有不同的工作带宽。为了保证一次检测的性能,以及支持不同带宽的用户,需要同步序列能够工作在不同带宽下,即在频域,对同步序列进行截取,同步序列仍能具有较好的自相关、互相关特性。
此外,当用户在高速移动时,为了保证同步检测精度,同步信号应具有较高的载波间隔,但在总带宽不变的情况下,较高的载波间隔降低了同步序列的长度。因此,需要设计同步序列支持不同的载波间隔。
而现有LTE的同步序列不支持带宽截取后仍用作同步序列,也不支持不同载波间隔的同步序列。
发明内容
本发明的目的在于提供一种同步序列的发送方法、同步检测方法及装置,解决了现有技术的同步序列的序列长度和带宽宽度互相限制,导致检测精度低的问题。
为了达到上述目的,本发明实施例提供一种同步序列的发送方法,包括:
设置具有良好的自相关特性的目标同步序列;其中,在所述目标同步序列的时域或者频域上截取到的至少一段序列为子同步序列,所述子同步序列具有良好的自相关特性且所述子同步序列之间具有良好的互相关特性;
将所述目标同步序列发送给终端。
其中,所述设置具有良好的自相关特性的目标同步序列的步骤,包括:
获取一具有良好的自相关特性的参考同步序列;
按照预设规则对所述参考同步序列的多个序列点进行重排,得到具有良好的自相关特性的目标同步序列。
其中,若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,
所述按照预设规则对所述参考同步序列的多个序列点进行重排,得到目标同步序列的步骤,包括:
分别等间隔的抽取所述参考同步序列的序列点,将抽取出的序列点连续放置得到目标同步序列。
其中,所述分别等间隔的抽取所述参考同步序列的序列点,将抽取出的序列点连续放置得到目标同步序列的步骤,包括:
分别抽取所述参考同步序列的偶数序列点和奇数序列点;
将所述偶数序列点划分为多个第一短序列,并将所述奇数序列点划分为多个第二短序列;其中,所述第一短序列中包含多个连续的偶数序列点,所述第二短序列中包含多个连续的奇数序列点;
将所述多个第一短序列和所述多个第二短序列按照预设顺序排列,得到目标同步序列。
其中,所述将所述多个第一短序列和所述多个第二短序列按照预设顺序排列,得到目标同步序列的步骤,包括:
将所述第一短序列和所述第二短序列交替放置,得到目标同步序列。
其中,若所述参考同步序列的序列长度除以4得到的结果为偶数时,则所述多个第一短序列为ZC序列;若所述参考同步序列的序列长度除以4得到的结果为奇数时,则所述多个第二短序列为ZC序列。
其中,若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,
所述按照预设规则对所述参考同步序列的多个序列点进行重排,得到具有良好的自相关特性的目标同步序列的步骤,包括:
分别截取所述参考同步序列的偶数序列点和奇数序列点;
将所述参考同步序列的偶数序列点放置于所述参考同步序列的奇数序列点之前,得到具有良好的自相关特性的目标同步序列;或者将所述参考同步序列的奇数序列点放置于所述参考同步序列的偶数序列点之前,得到具有良好的自相关特性的目标同步序列。
其中,当所述目标同步序列的前半段为参考同步序列的偶数序列点,所述目标同步序列的后半段为参考同步序列的奇数序列点时,
若所述ZC序列的序列长度除以4得到的结果为偶数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列和/或所述目标同步序列的第二个四分之一段的序列,且所述子同步序列为ZC序列;
若所述ZC序列的序列长度除以4得到的结果为奇数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第三个四分之一段的序列和/或所述目标同步序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
其中,当所述目标同步序列的前半段为参考同步序列的奇数序列点,所述目标同步序列的后半段为参考同步序列的偶数序列点时,
若所述ZC序列的序列长度除以4得到的结果为奇数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列和/或所述目标同步序列的第二个四分之一段的序列,且所述子同步序列为ZC序列;
若所述ZC序列的序列长度除以4得到的结果为偶数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第三个四分之一段的序列和/或所述目标同步序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
其中,若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为奇数且序列长度等于N的平方时,
所述按照预设规则对所述参考同步序列的多个序列点进行重排,得到具有良好的自相关特性的目标同步序列的步骤,包括:
从所述参考同步序列的第0个序列点开始,在连续的每N个序列点中抽取一个目标序列点;
将抽取的所述目标序列点连续放置于所述参考同步序列的预设位置,得到具有良好的自相关特性的目标同步序列;其中,N为大于或者等于3的整数。
其中,所述预设位置为从N的整数倍开始的位置。
其中,若所述ZC序列的序列长度是X的整数倍,则在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的X分之一段的序列,且所述子同步序列为ZC序列;其中,X为大于或者等于2的整数。
其中,若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,
所述按照预设规则对所述参考同步序列的多个序列点进行重排,得到具有良好的自相关特性的目标同步序列的步骤,包括:
分别截取所述参考同步序列的偶数序列点和奇数序列点;
将所述参考同步序列的偶数序列点放置于所述参考同步序列的奇数序列点之前,得到重排序列;或者将所述参考同步序列的奇数序列点放置于所述参考同步序列的偶数序列点之前,得到重排序列;
将所述重排序列分别映射到频域的各个子载波上,并经过逆傅里叶变换之后得到具有良好的自相关特性的目标同步序列。
其中,所述在所述目标同步序列的频域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列、所述目标同步序列的第二个四分之一段的序列、所述目标同步序列的第三个四分之一段的序列和/或所述目标序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
本发明实施例还提供一种同步检测方法,包括:
接收基站发送的具有良好的自相关特性的目标同步序列;
根据所述目标同步序列进行同步检测。
其中,所述根据所述目标同步序列进行同步检测的步骤,包括:
在所述目标同步序列的时域或者频域上截取一段序列作为子同步序列,所述子同步序列具有良好的自相关特性;
根据所述子同步序列进行同步检测。
其中,若所述目标同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,
在所述目标同步序列的时域或者频域上截取到的同步序列为所述目标同步序列包含的一个或多个第一短序列和/或一个或多个第二短序列;其中,所述第一短序列中包含多个序列点,所述第二短序列中包含多个序列点。
其中,所述根据所述目标同步序列进行同步检测的步骤,包括:
利用预设同步序列对所述目标同步序列进行相关处理;
根据相关处理得到的相关峰的个数,确定基站发送目标同步序列的子载波间隔;
根据所述子载波间隔和截取到的同步序列进行同步检测。
其中,若所述目标同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,
在所述目标同步序列的时域或者频域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列、所述目标同步序列的第二个四分之一段的序列、所述目标同步序列的第三个四分之一段的序列或者所述目标同步序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
其中,若所述目标同步序列为ZC序列,且所述ZC序列的序列长度为奇数且序列长度等于N的平方时,
在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的X分之一段的序列,且所述子同步序列为ZC序列;其中,所述ZC序列的序列长度是X的整数倍,X为大于或者等于2的整数。
其中,所述根据所述子同步序列进行同步检测的步骤,包括:
对所述子同步序列求p次幂,得到待检测序列;其中,p为大于或者等于2的整数;
根据所述待检测序列进行同步检测。
本发明实施例还提供一种同步序列的发送装置,包括:
序列设置模块,用于设置具有良好的自相关特性的目标同步序列;其中,在所述目标同步序列的时域或者频域上截取到的至少一段序列为子同步序列,所述子同步序列具有良好的自相关特性且所述子同步序列之间具有良好的互相关特性;
序列发送模块,用于将所述目标同步序列发送给终端。
其中,所述序列设置模块包括:
参考获取模块,用于获取一具有良好的自相关特性的参考同步序列;
重排模块,用于按照预设规则对所述参考同步序列的多个序列点进行重排,得到具有良好的自相关特性的目标同步序列。
其中,所述重排模块包括:
第一截取子模块,用于若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,分别截取所述参考同步序列的偶数序列点和奇数序列点;
第一重排子模块,用于将所述参考同步序列的偶数序列点放置于所述参考同步序列的奇数序列点之前,得到具有良好的自相关特性的目标同步序列;或者将所述参考同步序列的奇数序列点放置于所述参考同步序列的偶数序列点之前,得到具有良好的自相关特性的目标同步序列。
其中,当所述目标同步序列的前半段为参考同步序列的偶数序列点,所述目标同步序列的后半段为参考同步序列的奇数序列点时,
若所述ZC序列的序列长度除以4得到的结果为偶数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列和/或所述目标同步序列的第二个四分之一段的序列,且所述子同步序列为ZC序列;
若所述ZC序列的序列长度除以4得到的结果为奇数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第三个四分之一段的序列和/或所述目标同步序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
其中,当所述目标同步序列的前半段为参考同步序列的奇数序列点,所述目标同步序列的后半段为参考同步序列的偶数序列点时,
若所述ZC序列的序列长度除以4得到的结果为奇数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列和/或所述目标同步序列的第二个四分之一段的序列,且所述子同步序列为ZC序列;
若所述ZC序列的序列长度除以4得到的结果为偶数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第三个四分之一段的序列和/或所述目标同步序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
其中,所述重排模块包括:
第一重排子模块,用于若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,分别等间隔的抽取所述参考同步序列的序列点,将抽取出的序列点连续放置得到目标同步序列。
其中,所述第一重排子模块包括:
第一抽取单元,用于分别抽取所述参考同步序列的偶数序列点和奇数序列点;
第一划分单元,用于将所述偶数序列点划分为多个第一短序列,并将所述奇数序列点划分为多个第二短序列;其中,所述第一短序列中包含多个连续的偶数序列点,所述第二短序列中包含多个连续的奇数序列点;
重排单元,用于将所述多个第一短序列和所述多个第二短序列按照预设顺序排列,得到目标同步序列。
其中,所述重排单元包括:
重排子单元,用于将所述第一短序列和所述第二短序列交替放置,得到目标同步序列。
其中,若所述参考同步序列的序列长度除以4得到的结果为偶数时,则所述多个第一短序列为ZC序列;若所述参考同步序列的序列长度除以4得到的结果为奇数时,则所述多个第二短序列为ZC序列。
其中,所述重排模块包括:
抽取子模块,用于若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为奇数且序列长度等于N的平方时,从所述参考同步序列的第0个序列点开始,在连续的每N个序列点中抽取一个目标序列点;
第二重排子模块,用于将抽取的所述目标序列点连续放置于所述参考同步序列的预设位置,得到具有良好的自相关特性的目标同步序列;其中,N为大于或者等于3的整数。
其中,所述预设位置为从N的整数倍开始的位置。
其中,若所述ZC序列的序列长度是X的整数倍,则在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的X分之一段的序列,且所述子同步序列为ZC序列;其中,X为大于或者等于2的整数。
其中,所述重排模块包括:
第二截取子模块,用于若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,分别截取所述参考同步序列的偶数序列点和奇数序列点;
第三重排子模块,用于将所述参考同步序列的偶数序列点放置于所述参考同步序列的奇数序列点之前,得到重排序列;或者将所述参考同步序列的奇数序列点放置于所述参考同步序列的偶数序列点之前,得到重排序列;
频域映射子模块,用于将所述重排序列分别映射到频域的各个子载波上,并经过逆傅里叶变换之后得到具有良好的自相关特性的目标同步序列。
其中,所述在所述目标同步序列的频域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列、所述目标同步序列的第二个四分之一段的序列、所述目标同步序列的第三个四分之一段的序列和/或所述目标序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
本发明实施例还提供一种同步检测装置,包括:
序列接收模块,用于接收基站发送的具有良好的自相关特性的目标同步序列;
检测模块,用于根据所述目标同步序列进行同步检测。
其中,所述检测模块包括:
截取子模块,用于在所述目标同步序列的时域或者频域上截取一段序列作为子同步序列,所述子同步序列具有良好的自相关特性;
检测子模块,用于根据所述子同步序列进行同步检测。
其中,若所述目标同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,
在所述目标同步序列的时域或者频域上截取到的同步序列为所述目标同步序列包含的一个或多个第一短序列和/或一个或多个第二短序列;其中,所述第一短序列中包含多个序列点,所述第二短序列中包含多个序列点。
其中,所述检测模块包括:
相关处理子模块,用于利用预设同步序列对所述目标同步序列进行相关处理;
间隔确定子模块,用于根据相关处理得到的相关峰的个数,确定基站发送目标同步序列的子载波间隔;
同步检测子模块,用于根据所述子载波间隔和截取到的同步序列进行同步检测。
其中,若所述目标同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,
在所述目标同步序列的时域或者频域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列、所述目标同步序列的第二个四分之一段的序列、所述目标同步序列的第三个四分之一段的序列或者所述目标同步序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
其中,若所述目标同步序列为ZC序列,且所述ZC序列的序列长度为奇数且序列长度等于N的平方时,
在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的X分之一段的序列,且所述子同步序列为ZC序列;其中,所述ZC序列的序列长度是X的整数倍,X为大于或者等于2的整数。
其中,所述检测子模块包括:
预处理模块,用于对所述子同步序列求p次幂,得到待检测序列;其中,p为大于或者等于2的整数;
检测单元,用于根据所述待检测序列进行同步检测。
本发明的上述技术方案至少具有如下有益效果:
本发明实施例的同步序列的发送方法、同步检测方法及装置中,基站侧预先设置具有良好的自相关特性的目标同步序列,在该目标同步序列时域上或者频域上截取得到的序列仍可用作同步序列,且截取得到的子同步序列具有良好的自相关特性和良好的互相关特性;则针对不同带宽的终端或者不同载波间隔的终端,基站侧发送相同的目标同步序列之后,终端可根据自身需求截取相应的子同步序列来进行同步检测,不仅保证了同步检测精度,且提高了目标同步序列的应用范围。
附图说明
图1表示本发明的第一实施例提供的同步序列的发送方法的步骤流程图;
图2表示本发明的第二实施例提供的同步检测方法的步骤流程图;
图3表示本发明的第三实施例提供的同步序列的发送装置的结构示意图;
图4表示本发明的第四实施例提供的同步序列的发送装置以及第六实施例提供的同步检测装置的结构示意图;
图5表示本发明的第五实施例提供的同步检测装置的结构示意图。
具体实施方式
为使本发明要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
第一实施例
如图1所示,本发明的第一实施例提供一种同步序列的发送方法,包括:
步骤11,设置具有良好的自相关特性的目标同步序列;其中,在所述目标同步序列的时域或者频域上截取到的至少一段序列为子同步序列,所述子同步序列具有良好的自相关特性且所述子同步序列之间具有良好的互相关特性;
步骤12,将所述目标同步序列发送给终端。
本发明的第一实施例应用于基站侧,基站侧设置目标同步序列,该目标同步序列具有良好的子相关特性和互相关特性。且若在目标同步序列的时域或者频域上按照预设规则截取得到的一段序列或多段序列也可用作同步序列,称为子同步序列,该子同步序列也具有良好的自相关特性和互相关特性。
具体的,针对不同带宽的终端或者不同载波间隔的终端,基站侧发送相同的目标同步序列之后,终端可根据自身需求截取相应的子同步序列来进行同步检测。
进一步的,本发明的第一实施例中步骤11包括:
步骤111,获取一具有良好的自相关特性的参考同步序列;
步骤112,按照预设规则对所述参考同步序列的多个序列点进行重排,得到具有良好的自相关特性的目标同步序列。
具体的,该预设规则可根据参考同步序列的特性来具体设置;具体的,若目标同步序列为对载波间隔不敏感的同步序列,则在目标同步序列的时域上截取到的至少一段序列为子同步序列;而若目标同步序列为对带宽不敏感的同步序列,则在目标同步序列的频域上截取到的至少一段序列为子同步序列。
下面分别对时域上的子同步序列以及频域上的子同步序列进行分别说明:首先,针对在所述目标同步序列的时域上截取到的序列为子同步序列的情况进行描述:
具体分为两种情况:第一种所述参考同步序列为ZC序列,且所述ZC序列的序列长度为偶数,第二种所述参考同步序列为ZC序列,且所述ZC序列的序列长度为奇数且序列长度等于N的平方;其中,ZC序列Zadoff-Chu序列,中文名称为:广义啁啾样序列。
第一种情况时,若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,步骤112包括:
步骤1123,分别等间隔的抽取所述参考同步序列的序列点,将抽取出的序列点连续放置得到具有良好的自相关特性的目标同步序列。
进一步的步骤1123包括:
步骤11231,分别抽取所述参考同步序列的偶数序列点和奇数序列点;
步骤11232,将所述偶数序列点划分为多个第一短序列,并将所述奇数序列点划分为多个第二短序列;其中,所述第一短序列中包含多个连续的偶数序列点,所述第二短序列中包含多个连续的奇数序列点;
步骤11233,将所述多个第一短序列和所述多个第二短序列按照预设顺序排列,得到具有良好的自相关特性的目标同步序列。
且步骤11233包括:
将所述第一短序列和所述第二短序列交替放置,得到具有良好的自相关特性的目标同步序列。
例如,当参考同步序列的序列长度为4的整数倍时,步骤11232具体为:将所述偶数序列点划分为2个第一短序列,分别为短序列1和短序列2;将所述奇数序列点划分为2个第二短序列,分别为短序列3和短序列4。其中,短序列1为参考同步序列的偶数序列点前半段,短序列2为参考同步序列的偶数序列点后半段;短序列3为参考同步序列的奇数序列点前半段,短序列4为参考同步序列的奇数序列点后半段。
将所述第一短序列和所述第二短序列交替放置具体指在重排后的目标序列中,在短序列1和2之间为短序列3或4,在短序列3和4之间为短序列1或2;例如:目标同步序列为[短序列1,短序列3,短序列2,短序列4],或[短序列1,短序列4,短序列2,短序列3],或[短序列2,短序列3,短序列1,短序列4],[短序列2,短序列4,短序列1,短序列3],同理也可以将奇数点构成的短序列放置在第一个短序列位置,这里就不一一列举。
需要说明的是,将第一短序列和第二短序列交替放置的方法仅为本申请的一较佳实施例,其他放置顺序同样适用于本申请。例如多个第一短序列连续放置,之后再连续多个第二短序列;或者,多个第二短序列连续放置,之后再连续放置多个第一短序列。简言之,将所述参考同步序列的偶数序列点放置于所述参考同步序列的奇数序列点之前,得到具有良好的自相关特性的目标同步序列;或者将所述参考同步序列的奇数序列点放置于所述参考同步序列的偶数序列点之前,得到具有良好的自相关特性的目标同步序列。
进一步的,本发明的上述实施例中若所述参考同步序列的序列长度除以4得到的结果为偶数时,则所述多个第一短序列为ZC序列;若所述参考同步序列的序列长度除以4得到的结果为奇数时,则所述多个第二短序列为ZC序列。
具体的,即当所述参考同步序列长度为的偶数,如果参考同步序列的四分之一长为偶数,则短序列1和短序列2为ZC序列;如果参考同步序列的四分之一长为奇数,则短序列3和短序列4为ZC序列。
若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,步骤112还包括:
步骤1121,分别截取所述参考同步序列的偶数序列点和奇数序列点;
步骤1122,将所述参考同步序列的偶数序列点放置于所述参考同步序列的奇数序列点之前,得到具有良好的自相关特性的目标同步序列;或者将所述参考同步序列的奇数序列点放置于所述参考同步序列的偶数序列点之前,得到具有良好的自相关特性的目标同步序列。
例如,参考同步序列包括{序列点1、序列点2、序列点3、序列点4、序列点5、序列点6、序列点7、序列点8},则目标同步序列为{序列点2、序列点4、序列点6、序列点8、序列点1、序列点3、序列点5、序列点7};或者目标同步序列为{序列点1、序列点3、序列点5、序列点7、序列点2、序列点4、序列点6、序列点8}。
进一步的,当所述目标同步序列的前半段为参考同步序列的偶数序列点,所述目标同步序列的后半段为参考同步序列的奇数序列点时,即目标同步序列为{序列点2、序列点4、序列点6、序列点8、序列点1、序列点3、序列点5、序列点7}时;
若所述ZC序列的序列长度除以4得到的结果为偶数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列和/或所述目标同步序列的第二个四分之一段的序列,且所述子同步序列为ZC序列;即子同步序列为{序列点2、序列点4}或者,子同步序列为{序列点6、序列点8}。
若所述ZC序列的序列长度除以4得到的结果为奇数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第三个四分之一段的序列和/或所述目标同步序列的第四个四分之一段的序列,且所述子同步序列为ZC序列;不一一举例。
或者,当所述目标同步序列的前半段为参考同步序列的奇数序列点,所述目标同步序列的后半段为参考同步序列的偶数序列点时,即目标同步序列为{序列点1、序列点3、序列点5、序列点7、序列点2、序列点4、序列点6、序列点8}时;
若所述ZC序列的序列长度除以4得到的结果为奇数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列和/或所述目标同步序列的第二个四分之一段的序列,且所述子同步序列为ZC序列;不一一举例。
若所述ZC序列的序列长度除以4得到的结果为偶数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第三个四分之一段的序列和/或所述目标同步序列的第四个四分之一段的序列,且所述子同步序列为ZC序列;即子同步序列为{序列点2、序列点4}或者,子同步序列为{序列点6、序列点8}。
具体证明如下:
设偶ZC序列为:
该序列具有如下特性:
当Nzc/4仍是偶数时,z(n)的前一半的偶数点仍然是一个ZC序列。
证明:令n=2m,m=0,1,…,Nzc/4,有下式:
则当Nzc/4仍是偶数时,z1(m)是一个ZC序列。
当Nzc/4仍是偶数时,z(n)的后一半的偶数点仍然是一个ZC序列。
证明:令n=2m,m=0,1,…,Nzc/4,有下式:
当Nzc/4仍是偶数时,z2(m)是一个ZC序列。
当Nzc/4是奇数时,z(n)的前一半的奇数点仍然是一个ZC序列。
证明:令n=2m,m=0,1,…,Nzc/4,有下式:
当N
zc/4是奇数时,z
3(m)是一个ZC序列,其中
当Nzc/4是奇数时,z(n)的后一半的奇数点仍然是一个ZC序列。
证明:令n=2m,m=0,1,…,Nzc/4,有下式:
当N
zc/4是奇数时,z
4(m)是一个ZC序列,其中
第二种情况:若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为奇数且序列长度等于N的平方时,步骤112包括:
步骤1123,从所述参考同步序列的第0个序列点开始,在连续的每N个序列点中抽取一个目标序列点;
步骤1124,将抽取的所述目标序列点连续放置于所述参考同步序列的预设位置,得到具有良好的自相关特性的目标同步序列;其中,N为大于或者等于3的整数。
且所述预设位置为从N的整数倍开始的位置。
例如,参考同步序列包括{序列点1、序列点2、序列点3、序列点4、序列点5、序列点6、序列点7、序列点8、序列点9},设N等于3;则目标同步序列为{序列点1、序列点4、序列点7、序列点2、序列点5、序列点8、序列点3、序列点6、序列点9}。
进一步的,若所述ZC序列的序列长度是X的整数倍,则在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的X分之一段的序列,且所述子同步序列为ZC序列;其中,X为大于或者等于2的整数。
例如,设X等于3,目标同步序列为{序列点1、序列点3、序列点4、序列点6、序列点2、序列点7、序列点8、序列点9、序列点5},则目标同步序列的序列长度为9,则9为3的整数倍,故子同步序列为目标同步序列的3分之一段的序列,即{序列点1、序列点3、序列点4}、或者{序列点6、序列点2、序列点7}、或者{序列点8、序列点9、序列点5}。
进一步的,针对在所述目标同步序列的频域上截取到的序列为子同步序列的情况进行描述,该种情况下,所述参考同步序列为ZC序列,且所述ZC序列的序列长度为偶数,步骤112包括:
步骤1125,分别截取所述参考同步序列的偶数序列点和奇数序列点;
步骤1126,将所述参考同步序列的偶数序列点放置于所述参考同步序列的奇数序列点之前,得到重排序列;或者将所述参考同步序列的奇数序列点放置于所述参考同步序列的偶数序列点之前,得到重排序列;
步骤1127,将所述重排序列分别映射到频域的各个子载波上,并经过逆傅里叶变换之后得到具有良好的自相关特性的目标同步序列。
具体的,所述在所述目标同步序列的频域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列、所述目标同步序列的第二个四分之一段的序列、所述目标同步序列的第三个四分之一段的序列和/或所述目标序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
同样的可根据偶ZC序列的公式证明各个载波上的子ZC序列也可用作同步序列,即具有良好的自相关特性和互相关特性。在此不具体描述。
综上,本发明的第一实施例中,基站侧预先设置具有良好的自相关特性的目标同步序列,该目标同步序列对载波间隔和系统带宽不敏感,可以满足不同系统带宽和载波间隔用户的需求;具体的,在该目标同步序列时域上或者频域上截取得到的序列仍可用作同步序列,且截取得到的子同步序列具有良好的自相关特性和良好的互相关特性;则针对不同带宽的终端或者不同载波间隔的终端,基站侧发送相同的目标同步序列之后,终端可根据自身需求截取相应的子同步序列来进行同步检测,不仅保证了同步检测精度,且提高了目标同步序列的应用范围。
第二实施例
如图2所示,本发明的第二实施例提供一种同步检测方法,包括:
步骤21,接收基站发送的具有良好的自相关特性的目标同步序列;
步骤22,根据所述目标同步序列进行同步检测。
本发明的第二实施例应用于终端侧,即终端侧接收基站发送的目标同步序列,并根据自身需求以及接收到的目标同步序列进行同步检测,实现同步定时。
具体的,本发明的第二实施例中步骤22包括:
步骤221,在所述目标同步序列的时域或者频域上截取一段序列作为子同步序列,所述子同步序列具有良好的自相关特性;该目标同步序列对载波间隔和系统带宽不敏感,可以满足不同系统带宽和载波间隔用户的需求;简言之,终端在该目标同步序列的频域或时域进行截取后得到的子序列仍可用作同步序列。
步骤222,根据所述子同步序列进行同步检测。
若所述目标同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,
在所述目标同步序列的时域或者频域上截取到的子同步序列为所述目标同步序列包含的一个或多个第一短序列和/或一个或多个第二短序列;其中,所述第一短序列中包含多个序列点,所述第二短序列中包含多个序列点。
需要说明的是,具体的第一短序列包括几个序列点以及第二短序列包含几个序列点还需根据参考同步序列的序列长度是几的整数倍来确定,在此不作具体限定。
具体的,若所述目标同步序列为ZC序列,且所述ZC序列的序列长度为偶数,且ZC序列的序列长度为4的整数倍时,
在所述目标同步序列的时域或者频域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列、所述目标同步序列的第二个四分之一段的序列、所述目标同步序列的第三个四分之一段的序列或者所述目标同步序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
需要说明的是,具体的第几个四分之一段的序列能够作为子同步序列还需根据目标同步序列的序列长度除以4的结果是奇数还是偶数,以及目标同步序列的特性来确定。具体的,目标同步序列的特性可由基站侧来指示,在此不作具体限定。
相应的,步骤22包括:
步骤223,利用预设同步序列对所述目标同步序列进行相关处理;
步骤224,根据相关处理得到的相关峰的个数,确定基站发送目标同步序列的子载波间隔;
步骤225,根据所述子载波间隔和所述子同步序列进行同步检测。
具体的,当接收端不知道基站(即发射端)采用的子载波间隔时,可根据对同步序列进行相关得到的相关峰的个数判断子载波间隔。
以目标同步序列为[短序列1,短序列3,短序列2,短序列4]举例说明。当子载波间隔为15k Hz时,发送目标同步序列为[短序列1,短序列3,短序列2,短序列4],当子载波间隔为30k Hz时,发送的目标同步序列为[短序列1,短序列3],当子载波间隔为60k Hz时,发送的目标同步序列为[短序列1]。
接收端用户进行检测时,根据相关峰的个数可以判断发送端子载波间隔。比如发送端子载波间隔为15kHz,用户采用60k Hz的预设同步序列[短序列1]作为本地序列进行相关,会检测到两个峰;如果发送端子载波间隔为60kHz,用户采用60k Hz的预设同步序列[短序列1]进行相关,会检测到1个峰;如果发送端子载波间隔为30kHz,用户采用60k Hz的预设同步序列[短序列1]进行相关,用户也只检测到1个峰,但如果用户采用[短序列3]进行相关,用户也会检测出一个峰值,但对于发送端子载波间隔为30kHz情况,采用短序列3,不会有峰值,由此就可判断发送端子载波间隔,从而进一步进行同步检测。
或者,若所述目标同步序列为ZC序列,且所述ZC序列的序列长度为奇数且序列长度等于N的平方时,
在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的X分之一段的序列,且所述子同步序列为ZC序列;其中,所述ZC序列的序列长度是X的整数倍,X为大于或者等于2的整数。例如序列长度为15,X为3,则子同步序列为目标同步序列的任意3分之一的序列。
具体的,本发明的上述实施例中,终端根据所述子同步序列进行同步检测的步骤,包括:
对所述子同步序列求p次幂,得到待检测序列;即对子同步序列进行预处理;其中,p为大于或者等于2的整数;
根据所述待检测序列进行同步检测;即对预处理后的信号进行同步检测。
较佳的,接收处理包括预处理和同步检测两部分,同步检测为现有算法,这里不做描述。对目标同步序列进行检测时采用如下预处理算法:设接收到信号为y(n)n=0,1,2,3……,令:y
1(2m)=y(4m),y
1(2m+1)=0;y
2(2m+1)=y(4m+3),y
2(2m)=0;
其中,r(m)是用来进行同步相关检测的。
综上,本发明的第二实施例中,终端侧接收目标同步序列之后,根据自身需求截取相应的子同步序列来进行同步检测,不仅保证了同步检测精度,且提高了目标同步序列的应用范围;具体的,该目标同步序列对载波间隔和系统带宽不敏感,可以满足不同系统带宽和载波间隔用户的需求。
第三实施例
如图3所示,本发明的第三实施例提供一种同步序列的发送装置,包括:
序列设置模块31,用于设置具有良好的自相关特性的目标同步序列;其中,在所述目标同步序列的时域或者频域上截取到的至少一段序列为子同步序列,所述子同步序列具有良好的自相关特性且所述子同步序列之间具有良好的互相关特性;
序列发送模块32,用于将所述目标同步序列发送给终端。
具体的,本发明的第三实施例中所述序列设置模块包括:
参考获取模块,用于获取一具有良好的自相关特性的参考同步序列;
重排模块,用于按照预设规则对所述参考同步序列的多个序列点进行重排,得到具有良好的自相关特性的目标同步序列。
具体的,本发明的第三实施例中所述重排模块包括:
第一重排子模块,用于若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,分别等间隔的抽取所述参考同步序列的序列点,将抽取出的序列点连续放置得到具有良好的自相关特性的目标同步序列。
具体的,本发明的第三实施例中所述第一重排子模块包括:
第一抽取单元,用于分别抽取所述参考同步序列的偶数序列点和奇数序列点;
第一划分单元,用于将所述偶数序列点划分为多个第一短序列,并将所述奇数序列点划分为多个第二短序列;其中,所述第一短序列中包含多个连续的偶数序列点,所述第二短序列中包含多个连续的奇数序列点;
重排单元,用于将所述多个第一短序列和所述多个第二短序列按照预设顺序排列,得到具有良好的自相关特性的目标同步序列。
具体的,本发明的第三实施例中,所述重排单元包括:
重排子单元,用于将所述第一短序列和所述第二短序列交替放置,得到具有良好的自相关特性的目标同步序列。
具体的,本发明的第三实施例中,若所述参考同步序列的序列长度除以4得到的结果为偶数时,则所述多个第一短序列为ZC序列;若所述参考同步序列的序列长度除以4得到的结果为奇数时,则所述多个第二短序列为ZC序列。
具体的,本发明的第三实施例中所述重排模块包括:
第一截取子模块,用于若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,分别截取所述参考同步序列的偶数序列点和奇数序列点;
第一重排子模块,用于将所述参考同步序列的偶数序列点放置于所述参考同步序列的奇数序列点之前,得到具有良好的自相关特性的目标同步序列;或者将所述参考同步序列的奇数序列点放置于所述参考同步序列的偶数序列点之前,得到具有良好的自相关特性的目标同步序列。
具体的,本发明的第三实施例中当所述目标同步序列的前半段为参考同步序列的偶数序列点,所述目标同步序列的后半段为参考同步序列的奇数序列点时,
若所述ZC序列的序列长度除以4得到的结果为偶数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列和/或所述目标同步序列的第二个四分之一段的序列,且所述子同步序列为ZC序列;
若所述ZC序列的序列长度除以4得到的结果为奇数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第三个四分之一段的序列和/或所述目标同步序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
具体的,本发明的第三实施例中当所述目标同步序列的前半段为参考同步序列的奇数序列点,所述目标同步序列的后半段为参考同步序列的偶数序列点时,
若所述ZC序列的序列长度除以4得到的结果为奇数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列和/或所述目标同步序列的第二个四分之一段的序列,且所述子同步序列为ZC序列;
若所述ZC序列的序列长度除以4得到的结果为偶数时,在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的第三个四分之一段的序列和/或所述目标同步序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
具体的,本发明的第三实施例中所述重排模块包括:
抽取子模块,用于若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为奇数且序列长度等于N的平方时,从所述参考同步序列的第0个序列点开始,在连续的每N个序列点中抽取一个目标序列点;
第二重排子模块,用于将抽取的所述目标序列点连续放置于所述参考同步序列的预设位置,得到具有良好的自相关特性的目标同步序列;其中,N为大于或者等于3的整数。
具体的,本发明的第三实施例中所述预设位置为从N的整数倍开始的位置。
具体的,本发明的第三实施例中若所述ZC序列的序列长度是X的整数倍,则在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的X分之一段的序列,且所述子同步序列为ZC序列;其中,X为大于或者等于2的整数。
其中,所述重排模块包括:
第二截取子模块,用于若所述参考同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,分别截取所述参考同步序列的偶数序列点和奇数序列点;
第三重排子模块,用于将所述参考同步序列的偶数序列点放置于所述参考同步序列的奇数序列点之前,得到重排序列;或者将所述参考同步序列的奇数序列点放置于所述参考同步序列的偶数序列点之前,得到重排序列;
频域映射子模块,用于将所述重排序列分别映射到频域的各个子载波上,并经过逆傅里叶变换之后得到具有良好的自相关特性的目标同步序列。
具体的,本发明的第三实施例中,所述在所述目标同步序列的频域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列、所述目标同步序列的第二个四分之一段的序列、所述目标同步序列的第三个四分之一段的序列和/或所述目标序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
综上,本发明的第三实施例中,基站侧预先设置具有良好的自相关特性的目标同步序列,该目标同步序列对载波间隔和系统带宽不敏感,可以满足不同系统带宽和载波间隔用户的需求;具体的,在该目标同步序列时域上或者频域上截取得到的序列仍可用作同步序列,且截取得到的子同步序列具有良好的自相关特性和良好的互相关特性;则针对不同带宽的终端或者不同载波间隔的终端,基站侧发送相同的目标同步序列之后,终端可根据自身需求截取相应的子同步序列来进行同步检测,不仅保证了同步检测精度,且提高了目标同步序列的应用范围。
需要说明的是,本发明的第三实施例提供的同步序列的发送装置是能够执行上述第一实施例提供的同步序列的发送方法的发送装置,则上述同步序列的发送方法的所有实施例均适用于该发送装置,且均能达到相同或相似的有益效果。
第四实施例
如图4所示,本发明的第四实施例还提供一种同步序列的发送装置,该同步序列的发送装置包括:处理器100;通过总线接口与所述处理器100相连接的存储器120,以及通过总线接口与处理器100相连接的收发机110;所述存储器用于存储所述处理器在执行操作时所使用的程序和数据;通过所述收发机110发送控制命令等;当处理器调用并执行所述存储器中所存储的程序和数据时,实现如下的功能模块:
序列设置模块,用于设置具有良好的自相关特性的目标同步序列;其中,在所述目标同步序列的时域或者频域上截取到的至少一段序列为子同步序列,所述子同步序列具有良好的自相关特性且所述子同步序列之间具有良好的互相关特性;
序列发送模块,用于将所述目标同步序列发送给终端。
其中,在图4中,总线架构可以包括任意数量的互联的总线和桥,具体由处理器100代表的一个或多个处理器和存储器120代表的存储器的各种电路链接在一起。总线架构还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路链接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口提供接口。收发机110可以是多个元件,即包括发送机和收发机,提供用于在传输介质上与各种其他装置通信的单元。处理器100负责管理总线架构和通常的处理,存储器120可以存储处理器100在执行操作时所使用的数据。
处理器100负责管理总线架构和通常的处理,存储器920可以存储处理器100在执行操作时所使用的数据。
需要说明的是,本发明的第四实施例提供的同步序列的发送装置是能够执行上述第一实施例提供的同步序列的发送方法的发送装置,则上述同步序列的发送方法的所有实施例均适用于该发送装置,且均能达到相同或相似的有益效果。
第五实施例
如图5所示,本发明的第五实施例还提供一种同步检测装置,包括:
序列接收模块51,用于接收基站发送的具有良好的自相关特性的目标同步序列;
检测模块52,用于根据所述目标同步序列进行同步检测。
具体的,本发明的第五实施例中所述检测模块包括:
截取子模块,用于在所述目标同步序列的时域或者频域上截取一段序列作为子同步序列,所述子同步序列具有良好的自相关特性;
检测子模块,用于根据所述子同步序列进行同步检测。
具体的,本发明的第五实施例中,若所述目标同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,
在所述目标同步序列的时域或者频域上截取到的子同步序列为所述目标同步序列包含的一个或多个第一短序列和/或一个或多个第二短序列;其中,所述第一短序列中包含多个序列点,所述第二短序列中包含多个序列点。
具体的,本发明的第五实施例中,所述检测模块包括:
相关处理子模块,用于利用预设同步序列对所述目标同步序列进行相关处理;
间隔确定子模块,用于根据相关处理得到的相关峰的个数,确定基站发送目标同步序列的子载波间隔;
同步检测子模块,用于根据所述子载波间隔和所述子同步序列进行同步检测。
具体的,本发明的第五实施例中若所述目标同步序列为ZC序列,且所述ZC序列的序列长度为偶数时,
在所述目标同步序列的时域或者频域上截取到的子同步序列为所述目标同步序列的第一个四分之一段的序列、所述目标同步序列的第二个四分之一段的序列、所述目标同步序列的第三个四分之一段的序列或者所述目标同步序列的第四个四分之一段的序列,且所述子同步序列为ZC序列。
具体的,本发明的第五实施例中若所述目标同步序列为ZC序列,且所述ZC序列的序列长度为奇数且序列长度等于N的平方时,
在所述目标同步序列的时域上截取到的子同步序列为所述目标同步序列的X分之一段的序列,且所述子同步序列为ZC序列;其中,所述ZC序列的序列长度是X的整数倍,X为大于或者等于2的整数。
具体的,本发明的第五实施例中所述检测子模块包括:
预处理模块,用于对所述子同步序列求p次幂,得到待检测序列;p为大于或者等于2的整数;
检测单元,用于根据所述待检测序列进行同步检测。
综上,本发明的第五实施例中,终端侧接收目标同步序列之后,根据自身需求截取相应的子同步序列来进行同步检测,不仅保证了同步检测精度,且提高了目标同步序列的应用范围;具体的,该目标同步序列对载波间隔和系统带宽不敏感,可以满足不同系统带宽和载波间隔用户的需求。
需要说明的是,本发明的第五实施例提供的同步检测装置的能够执行上述第二实施例提供的同步检测方法的同步检测装置,则上述同步检测方法的所有实施例均适用于该同步检测装置,且均能达到相同或相似的有益效果。
第六实施例
如图4所示,本发明的第六实施例还提供一种同步检测装置,该同步检测装置包括:处理器100;通过总线接口与所述处理器100相连接的存储器120,以及通过总线接口与处理器100相连接的收发机110;所述存储器用于存储所述处理器在执行操作时所使用的程序和数据;通过所述收发机110发送控制命令等;当处理器调用并执行所述存储器中所存储的程序和数据时,实现如下的功能模块:
序列接收模块,用于接收基站发送的具有良好的自相关特性的目标同步序列;
检测模块,用于根据所述目标同步序列进行同步检测。
其中,在图4中,总线架构可以包括任意数量的互联的总线和桥,具体由处理器100代表的一个或多个处理器和存储器120代表的存储器的各种电路链接在一起。总线架构还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路链接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口提供接口。收发机110可以是多个元件,即包括发送机和收发机,提供用于在传输介质上与各种其他装置通信的单元。处理器100负责管理总线架构和通常的处理,存储器120可以存储处理器100在执行操作时所使用的数据。
处理器100负责管理总线架构和通常的处理,存储器920可以存储处理器100在执行操作时所使用的数据。
需要说明的是,本发明的第六实施例提供的同步检测装置的能够执行上述第二实施例提供的同步检测方法的同步检测装置,则上述同步检测方法的所有实施例均适用于该同步检测装置,且均能达到相同或相似的有益效果。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。