[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN107027039A - 基于高效视频编码标准的离散余弦变换实现方法 - Google Patents

基于高效视频编码标准的离散余弦变换实现方法 Download PDF

Info

Publication number
CN107027039A
CN107027039A CN201710242830.9A CN201710242830A CN107027039A CN 107027039 A CN107027039 A CN 107027039A CN 201710242830 A CN201710242830 A CN 201710242830A CN 107027039 A CN107027039 A CN 107027039A
Authority
CN
China
Prior art keywords
discrete cosine
matrix
pixel values
matrixes
points
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710242830.9A
Other languages
English (en)
Other versions
CN107027039B (zh
Inventor
何刚
刘长昊
李云松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xidian University
Original Assignee
Xidian University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xidian University filed Critical Xidian University
Priority to CN201710242830.9A priority Critical patent/CN107027039B/zh
Publication of CN107027039A publication Critical patent/CN107027039A/zh
Application granted granted Critical
Publication of CN107027039B publication Critical patent/CN107027039B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/60Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
    • H04N19/625Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding using discrete cosine transform [DCT]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/59Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving spatial sub-sampling or interpolation, e.g. alteration of picture size or resolution

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Discrete Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Complex Calculations (AREA)

Abstract

一种基于高效视频编码标准的离散余弦变换实现方法,具体实现步骤如下:(1)获得图像残差像素;(2)读取残差像素矩阵;(3)读取任意一行像素值;(4)32点蝶形变换;(5)16点蝶形变换;(6)8点蝶形变换;(7)4点离散余弦变换;(8)调整像素值顺序;(9)判断是否最后一行;(10)二维离散余弦变换;(11)判断是否最后一个矩阵;(12)输出码流。本发明能够有效克服现有技术中离散余弦变换实现方法硬件开销较大的问题,减小了编码过程中的硬件开销,使得图像能够得到很好的压缩。

Description

基于高效视频编码标准的离散余弦变换实现方法
技术领域
本发明属于图像编码技术领域,更进一步涉及图像压缩技术领域中的一种基于高效视频编码标准的离散余弦变换实现方法。本发明可用于网络图像处理、卫星图像传输等领域中图像视频的压缩编码。
背景技术
作为新一代的视频编码标准,高效视频编码标准主要针对高清和超高清分辨率视频的压缩进行了改进,相比于之前的H.264/AVC标准,在相同压缩效果的情况下,码流大小仅为前者的一半。高效视频编码标准分为帧内编码和帧间编码两部分,对于帧内编码,它采用的是离散余弦变换来实现视频像素的压缩处理,使图像能量在空间域的分散分布转换为在变换域的相对集中分布,以达到去除空间冗余的目的。由于离散余弦变换计算复杂,在硬件实现过程中需要使用大量的乘法器进行运算,并且需要存储一维变换与二维变换之间的处理结果,因此一般的离散余弦变换方法需要消耗大量的硬件资源,同时增加了编码器运行的硬件功耗。
目前已经有多种离散余弦变换硬件设计结构被提出,例如目前使用很广泛的基于复用结构的方法,此方法利用了离散余弦变换系数矩阵可分解的特点,使得较大尺寸的变换结构可以利用较小尺寸的变换结构来实现,因此节省了单独实现较小尺寸变换结构的硬件开销,但是仍然需要很多的乘法计算,关键路径较长,严重限制了编码器的工作频率,并不能达到对高清超高清视频压缩处理的吞吐率要求。
北京君正集成电路股份有限公司在其申请的专利文献“一种HEVC标准中视频编解码变换方法及装置”(专利申请号:CN 201510226992.4,公开号:CN 106210715A)中构建了一种利用蝶形变换结构实现的DCT变换方法,该方法以蝶形变换原理为基础,使用复用较小尺寸DCT变换结构的方法,实现更大尺寸的DCT变换,此方法节省了所复用较小尺寸变换结构的硬件开销,且可以实现不同尺寸的离散余弦变换,但是该方法仍然存在的不足是:蝶形变换过程中的计算仍然使用乘法器来实现,导致硬件实现开销较大。
复旦大学在其申请的专利文献“一种适用于HEVC标准的基于脏位的两级DCT系数存储方法”(专利申请号:CN 201510787966.9,公开号:CN 105430419A)中公开了一种改进两级DCT系数的存储方法。该方法首先将DCT系数分为符号位、高位数据和低位数据三个部分,然后采用随机存取存储器SRAM作为存储层次中的第一级,再使用寄存器存储层次中的第二级,该方法通过层次化的存储策略减少硬件代价。但是,该方法仍然存在的不足之处是:二级数据的高位数据使用寄存器进行存储,导致此部分的硬件开销比较大。
发明内容
本发明的目的是针对上述现有技术的不足,提出了一种基于高效视频编码标准的离散余弦变换实现方法,采用复用结构、加法位移代替乘法器以及使用随机存取存储器SRAM存储中间数据的方法来减小硬件开销,解决了编码器硬件功耗较大的问题,并提高了编码器的工作频率。
本发明实现的具体步骤如下:
(1)获得待编码图像的残差像素:
按照高效视频编码标准,对输入的一帧待编码图像,进行粗选和预测,得到残差像素;
(2)读取残差像素矩阵:
从待编码图像的残差像素中任意读取一个32×32大小残差像素矩阵;
(3)从残差像素矩阵中任意读取一行全部像素值;
(4)获得32点蝶形变换的处理数据:
将所读取行的全部像素值首尾依次相加,得到32点蝶形变换的前16个处理数据,再将所读取行的全部像素值首尾依次相减,得到32点蝶形变换的后16个处理数据;
(5)获得32点离散余弦变换后16个像素值:
(5a)利用32点离散余弦变换矩阵分解公式,将32点离散余弦变换系数矩阵分解为32点蝶形变换矩阵、32点分解矩阵和32点换序矩阵三个矩阵;
(5b)将后16个处理数据与32点分解矩阵中右下角16×16大小的系数矩阵相乘,得到32点离散余弦变换的后16个像素值;
(6)获得16点蝶形变换的处理数据:
将前16个处理数据首尾依次相加,得到16点蝶形变换的前8个处理数据,再将前16个处理数据首尾依次相减,得到16点蝶形变换的后8个处理数据;
(7)获得16点离散余弦变换后8个像素值:
(7a)利用16点离散余弦变换矩阵分解公式,将16点离散余弦变换系数矩阵分解为16点蝶形变换矩阵、16点分解矩阵和16点换序矩阵三个矩阵;
(7b)将后8个处理数据与16点分解矩阵右下角8×8大小的系数矩阵相乘,得到16点离散余弦变换后的8个像素值;
(8)获得8点蝶形变换的处理数据:
将前8个处理数据首尾依次相加,得到8点蝶形变换前4个处理数据,再将前8个处理数据首尾依次相减,得到8点蝶形变换后4个处理数据;
(9)获得8点离散余弦变换后4个像素值:
(9a)利用8点离散余弦变换矩阵分解公式,将8点离散余弦变换系数矩阵分解为8点蝶形变换矩阵、8点分解矩阵和8点换序矩阵三个矩阵;
(9b)将后4个处理数据与8点分解矩阵右下角4×4大小的系数矩阵相乘,得到8点离散余弦变换的后4个像素值;
(10)将前4个处理数据与4点离散余弦变换矩阵相乘,得到4点离散余弦变换的4个像素值;
(11)调整像素值顺序:
(11a)将4点离散余弦变换得到的4个像素值与8点离散余弦变换得到的后4个像素值合并,再与8点换序矩阵相乘,得到调整后的8点离散余弦变换所有像素值;
(11b)将8点离散余弦变换得到的8个像素值与16点离散余弦变换得到的后8个像素值合并,再与16点换序矩阵相乘,得到调整后的16点离散余弦变换所有像素值;
(11c)将16点离散余弦变换得到的16个像素值与32点离散余弦变换得到的后16个像素值合并,再与32点换序矩阵相乘,得到调整后的32点离散余弦变换所有像素值,并存入静态随机存取存储器SRAM中;
(12)判断是否读完残差像素矩阵中所有的残差像素值,若是,则执行步骤(13),否则,执行步骤(3);
(13)从静态随机存取存储器SRAM中取出所有的残差像素值,进行二维离散余弦变换,将变换后的残差像素矩阵存入寄存器中;
(14)判断是否读完待编码图像中所有的残差像素矩阵,若是,则执行步骤(15),否则,执行步骤(2);
(15)输出编码码流:
将存入寄存器中的所有残差像素矩阵合并,进行量化和熵编码后,输出编码码流。
本发明与现有技术相比具有以下优点:
第一、由于本发明采用矩阵分解以及蝶形变换的方法,将较大尺寸离散余弦变换的结构复用较小尺寸离散余弦变换结构来实现,同时使用加法和位移代替了乘法器的使用,克服了现有技术中大尺寸像素点矩阵离散余弦变换硬件开销较大的问题,使得本发明能够降低图像压缩过程的硬件功耗。
第二、本发明采用静态随机存取存储器SRAM存储一维离散余弦变换的中间值的方法,由于静态随机存取存储器SRAM相比于寄存器具有硬件开销小的特点,更适合大量中间像素值的存储,克服了现有技术中使用寄存器存储中间像素值的存储开销较大的问题,使得本发明能够进一步降低实现帧内编码离散余弦变换的硬件开销。
附图说明
图1是本发明的流程图;
图2是本发明实施例中利用随机存取存储器存储中间数据示意图;
具体实施方式
下面结合附图对本发明做进一步的描述。
参照图1,本发明实现的具体步骤如下。
步骤1,获得待编码图像的残差像素。
按照高效视频编码标准,对输入的一帧待编码图像,进行粗选和预测,得到残差像素。
步骤2,读取残差像素矩阵。
从待编码图像的残差像素中任意读取一个32×32大小残差像素矩阵。
步骤3,从残差像素矩阵中任意读取一行全部像素值。
步骤4,获得32点蝶形变换的处理数据。
将所读取行的全部像素值首尾依次相加,得到32点蝶形变换的前16个处理数据,再将所读取行的全部像素值首尾依次相减,得到32点蝶形变换的后16个处理数据。
步骤5,获得32点离散余弦变换后16个像素值。
利用32点离散余弦变换矩阵分解公式,将32点离散余弦变换系数矩阵分解为32点蝶形变换矩阵、32点分解矩阵和32点换序矩阵三个矩阵。
所述的32点离散余弦变换矩阵分解公式如下:
T32=B32·M32·P32
其中,T32表示32点离散余弦变换系数矩阵,B32表示32点蝶形变换矩阵,M32表示32点分解矩阵,P32表示32点换序矩阵。
将后16个处理数据与32点分解矩阵中右下角16×16大小的系数矩阵相乘,得到32点离散余弦变换的后16个像素值。
步骤6,获得16点蝶形变换的处理数据。
将前16个处理数据首尾依次相加,得到16点蝶形变换的前8个处理数据,再将前16个处理数据首尾依次相减,得到16点蝶形变换的后8个处理数据。
步骤7,获得16点离散余弦变换后8个像素值。
利用16点离散余弦变换矩阵分解公式,将16点离散余弦变换系数矩阵分解为16点蝶形变换矩阵、16点分解矩阵和16点换序矩阵三个矩阵。
所述的16点离散余弦变换矩阵分解公式如下:
T16=B16·M16·P16
其中,T16表示16点离散余弦变换系数矩阵,与32点分解矩阵左上角16×16大小系数矩阵相同,B16表示16点蝶形变换矩阵,M16表示16点分解矩阵,P16表示16点换序矩阵。
将后8个处理数据与16点分解矩阵右下角8×8大小的系数矩阵相乘,得到16点离散余弦变换后的8个像素值。
步骤8,获得8点蝶形变换的处理数据。
将前8个处理数据首尾依次相加,得到8点蝶形变换前4个处理数据,再将前8个处理数据首尾依次相减,得到8点蝶形变换后4个处理数据。
步骤9,获得8点离散余弦变换后4个像素值。
利用8点离散余弦变换矩阵分解公式,将8点离散余弦变换系数矩阵分解为8点蝶形变换矩阵、8点分解矩阵和8点换序矩阵三个矩阵。
所述的8点离散余弦变换矩阵分解公式如下:
T8=B8·M8·P8
其中,T8表示8点离散余弦变换系数矩阵,与16点分解矩阵左上角8×8大小系数矩阵相同,B8表示8点蝶形变换矩阵,M8表示8点分解矩阵,P8表示8点换序矩阵;
将后4个处理数据与8点分解矩阵右下角4×4大小的系数矩阵相乘,得到8点离散余弦变换的后4个像素值。
步骤10,将前4个处理数据与4点离散余弦变换矩阵相乘,得到4点离散余弦变换的4个像素值。
步骤11,调整像素值顺序。
将4点离散余弦变换得到的4个像素值与8点离散余弦变换得到的后4个像素值合并,再与8点换序矩阵相乘,得到调整后的8点离散余弦变换所有像素值;
将8点离散余弦变换得到的8个像素值与16点离散余弦变换得到的后8个像素值合并,再与16点换序矩阵相乘,得到调整后的16点离散余弦变换所有像素值;
将16点离散余弦变换得到的16个像素值与32点离散余弦变换得到的后16个像素值合并,再与32点换序矩阵相乘,得到调整后的32点离散余弦变换所有像素值,并存入静态随机存取存储器SRAM中,具体的存储方式如图2所示。图中SRAM1到SRAM16表示16个静态随机存取存储器SRAM,数值对(0,0)到(3,15)分别表示像素值在32×32大小像素矩阵中的坐标。
步骤12,判断是否读完残差像素矩阵中所有的残差像素值,若是,则执行步骤13,否则,执行步骤3。
步骤13,从静态随机存取存储器SRAM中取出所有的残差像素值,进行二维离散余弦变换,将变换后的残差像素矩阵存入寄存器中。
步骤14,判断是否读完待编码图像中所有的残差像素矩阵,若是,则执行步骤15,否则,执行步骤2。
步骤15,输出编码码流。
将存入寄存器中的所有残差像素矩阵合并,进行量化和熵编码后,输出编码码流。
下面结合仿真实验对本发明的效果做进一步的描述。
1、仿真实验条件:
本发明仿真实验所选择的高效视频编码标准官方软件模型版本为16.0,硬件实现平台为ISE Design Suite 14.3,仿真工具为Modelsim 10.1b,综合工具使用DesignCompiler。
2、仿真实验内容与分析:
在平台ISE Design Suite 14.3上,按照本发明方法完成基于高效视频编码标准的离散余弦变换的实现,使用Modelsim 10.1b进行仿真,并用Design Compiler综合得到硬件开销,仿真实验数据如表1所示。
表1本发明的仿真实验数据
由表1的仿真实验数据可见,本发明所采用的蝶形变换方法以及使用随机存取存储器SRAM代替普通寄存器存储中间数据的方法,应用到不同分辨率图像的离散余弦变换的方法中,可以在一定程度上减小离散余弦变换实现过程中的硬件开销。其中,离散余弦变换部分可节省约27%~29%的硬件开销,而离散余弦变换中间数据存储部分可降低约7%~9%的硬件开销。

Claims (4)

1.一种基于高效视频编码标准的离散余弦变换实现方法,包括如下步骤:
(1)获得待编码图像的残差像素:
按照高效视频编码标准,对输入的一帧待编码图像,进行粗选和预测,得到残差像素;
(2)读取残差像素矩阵:
从待编码图像的残差像素中任意读取一个32×32大小残差像素矩阵;
(3)从残差像素矩阵中任意读取一行全部像素值;
(4)获得32点蝶形变换的处理数据:
将所读取行的全部像素值首尾依次相加,得到32点蝶形变换的前16个处理数据,再将所读取行的全部像素值首尾依次相减,得到32点蝶形变换的后16个处理数据;
(5)获得32点离散余弦变换后16个像素值:
(5a)利用32点离散余弦变换矩阵分解公式,将32点离散余弦变换系数矩阵分解为32点蝶形变换矩阵、32点分解矩阵和32点换序矩阵三个矩阵;
(5b)将后16个处理数据与32点分解矩阵中右下角16×16大小的系数矩阵相乘,得到32点离散余弦变换的后16个像素值;
(6)获得16点蝶形变换的处理数据:
将前16个处理数据首尾依次相加,得到16点蝶形变换的前8个处理数据,再将前16个处理数据首尾依次相减,得到16点蝶形变换的后8个处理数据;
(7)获得16点离散余弦变换后8个像素值:
(7a)利用16点离散余弦变换矩阵分解公式,将16点离散余弦变换系数矩阵分解为16点蝶形变换矩阵、16点分解矩阵和16点换序矩阵三个矩阵;
(7b)将后8个处理数据与16点分解矩阵右下角8×8大小的系数矩阵相乘,得到16点离散余弦变换后的8个像素值;
(8)获得8点蝶形变换的处理数据:
将前8个处理数据首尾依次相加,得到8点蝶形变换前4个处理数据,再将前8个处理数据首尾依次相减,得到8点蝶形变换后4个处理数据;
(9)获得8点离散余弦变换后4个像素值:
(9a)利用8点离散余弦变换矩阵分解公式,将8点离散余弦变换系数矩阵分解为8点蝶形变换矩阵、8点分解矩阵和8点换序矩阵三个矩阵;
(9b)将后4个处理数据与8点分解矩阵右下角4×4大小的系数矩阵相乘,得到8点离散余弦变换的后4个像素值;
(10)将前4个处理数据与4点离散余弦变换矩阵相乘,得到4点离散余弦变换的4个像素值;
(11)调整像素值顺序:
(11a)将4点离散余弦变换得到的4个像素值与8点离散余弦变换得到的后4个像素值合并,再与8点换序矩阵相乘,得到调整后的8点离散余弦变换所有像素值;
(11b)将8点离散余弦变换得到的8个像素值与16点离散余弦变换得到的后8个像素值合并,再与16点换序矩阵相乘,得到调整后的16点离散余弦变换所有像素值;
(11c)将16点离散余弦变换得到的16个像素值与32点离散余弦变换得到的后16个像素值合并,再与32点换序矩阵相乘,得到调整后的32点离散余弦变换所有像素值,并存入静态随机存取存储器SRAM中;
(12)判断是否读完残差像素矩阵中所有的残差像素值,若是,则执行步骤(13),否则,执行步骤(3);
(13)从静态随机存取存储器SRAM中取出所有的残差像素值,进行二维离散余弦变换,将变换后的残差像素矩阵存入寄存器中;
(14)判断是否读完待编码图像中所有的残差像素矩阵,若是,则执行步骤(15),否则,执行步骤(2);
(15)输出编码码流:
将存入寄存器中的所有残差像素矩阵合并,进行量化和熵编码后,输出编码码流。
2.根据权利要求1所述的基于高效视频编码标准的离散余弦变换实现方法,其特征在于,步骤(5a)中所述的32点离散余弦变换矩阵分解公式如下:
T32=B32·M32·P32
其中,T32表示32点离散余弦变换系数矩阵,B32表示32点蝶形变换矩阵,M32表示32点分解矩阵,P32表示32点换序矩阵。
3.根据权利要求1所述的基于高效视频编码标准的离散余弦变换实现方法,其特征在于,步骤(7a)中所述的16点离散余弦变换矩阵分解公式如下:
T16=B16·M16·P16
其中,T16表示16点离散余弦变换系数矩阵,与32点分解矩阵左上角16×16大小系数矩阵相同,B16表示16点蝶形变换矩阵,M16表示16点分解矩阵,P16表示16点换序矩阵。
4.根据权利要求1所述的基于高效视频编码标准的离散余弦变换实现方法,其特征在于,步骤(9a)中所述的8点离散余弦变换矩阵分解公式如下:
T8=B8·M8·P8
其中,T8表示8点离散余弦变换系数矩阵,与16点分解矩阵左上角8×8大小系数矩阵相同,B8表示8点蝶形变换矩阵,M8表示8点分解矩阵,P8表示8点换序矩阵。
CN201710242830.9A 2017-04-14 2017-04-14 基于高效视频编码标准的离散余弦变换实现方法 Active CN107027039B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710242830.9A CN107027039B (zh) 2017-04-14 2017-04-14 基于高效视频编码标准的离散余弦变换实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710242830.9A CN107027039B (zh) 2017-04-14 2017-04-14 基于高效视频编码标准的离散余弦变换实现方法

Publications (2)

Publication Number Publication Date
CN107027039A true CN107027039A (zh) 2017-08-08
CN107027039B CN107027039B (zh) 2019-08-27

Family

ID=59526863

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710242830.9A Active CN107027039B (zh) 2017-04-14 2017-04-14 基于高效视频编码标准的离散余弦变换实现方法

Country Status (1)

Country Link
CN (1) CN107027039B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114125461A (zh) * 2021-11-29 2022-03-01 成都国科微电子有限公司 通用视频编码变换电路和通用视频编码设备
WO2023130653A1 (zh) * 2022-01-06 2023-07-13 苏州浪潮智能科技有限公司 用于图像压缩的数据处理方法、装置、设备和存储介质

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070250557A1 (en) * 2006-04-24 2007-10-25 National Taiwan University Of Science And Technology Method and circuit for performing cordic based loeffler discrete cosine transformation (dct) for signal processing
US20100266008A1 (en) * 2009-04-15 2010-10-21 Qualcomm Incorporated Computing even-sized discrete cosine transforms
CN102387367A (zh) * 2011-11-08 2012-03-21 复旦大学 适用于多种视频标准、多尺寸二维整数余弦变换的通用方法
CN103369326A (zh) * 2013-07-05 2013-10-23 西安电子科技大学 适于高性能视频编码标准hevc的变换编码器
CN103380425A (zh) * 2011-01-10 2013-10-30 高通股份有限公司 用于媒体数据译码的32点变换
CN104811738A (zh) * 2015-04-23 2015-07-29 中国科学院电子学研究所 基于资源共享的低开销多标准8×8一维离散余弦变换电路
CN105407358A (zh) * 2015-11-27 2016-03-16 上海富瀚微电子股份有限公司 一种基于hevc的整数dct变换方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070250557A1 (en) * 2006-04-24 2007-10-25 National Taiwan University Of Science And Technology Method and circuit for performing cordic based loeffler discrete cosine transformation (dct) for signal processing
US20100266008A1 (en) * 2009-04-15 2010-10-21 Qualcomm Incorporated Computing even-sized discrete cosine transforms
CN103380425A (zh) * 2011-01-10 2013-10-30 高通股份有限公司 用于媒体数据译码的32点变换
CN102387367A (zh) * 2011-11-08 2012-03-21 复旦大学 适用于多种视频标准、多尺寸二维整数余弦变换的通用方法
CN103369326A (zh) * 2013-07-05 2013-10-23 西安电子科技大学 适于高性能视频编码标准hevc的变换编码器
CN104811738A (zh) * 2015-04-23 2015-07-29 中国科学院电子学研究所 基于资源共享的低开销多标准8×8一维离散余弦变换电路
CN105407358A (zh) * 2015-11-27 2016-03-16 上海富瀚微电子股份有限公司 一种基于hevc的整数dct变换方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114125461A (zh) * 2021-11-29 2022-03-01 成都国科微电子有限公司 通用视频编码变换电路和通用视频编码设备
CN114125461B (zh) * 2021-11-29 2023-07-14 成都国科微电子有限公司 通用视频编码变换电路和通用视频编码设备
WO2023130653A1 (zh) * 2022-01-06 2023-07-13 苏州浪潮智能科技有限公司 用于图像压缩的数据处理方法、装置、设备和存储介质
US12088844B1 (en) 2022-01-06 2024-09-10 Suzhou Metabrain Intelligent Technology Co., Ltd. Data processing method and apparatus for image compression, device, and storage medium

Also Published As

Publication number Publication date
CN107027039B (zh) 2019-08-27

Similar Documents

Publication Publication Date Title
Aase et al. A critique of SVD-based image coding systems
CN107820098A (zh) 对视频编码的方法和设备以及对视频解码的方法和设备
CN103227919B (zh) 一种基于多核处理器Tilera的SVC编码方法
CN107911699A (zh) 视频的编码方法和设备以及非暂时性计算机可读介质
CN102763416A (zh) 运动图像编码装置以及运动图像解码装置
WO2023130653A1 (zh) 用于图像压缩的数据处理方法、装置、设备和存储介质
CN107027039B (zh) 基于高效视频编码标准的离散余弦变换实现方法
CN103369326A (zh) 适于高性能视频编码标准hevc的变换编码器
WO2020078228A1 (zh) 视频编码、视频解码方法、装置、计算机设备和存储介质
CN107105245B (zh) 基于tms320c6678芯片的高速jpeg图像压缩方法
CN104244010A (zh) 提高数字信号变换性能的方法及数字信号变换方法和装置
CN102595112B (zh) 视频编码中编码和重建图像块的方法
CN102572436B (zh) 一种基于cuda实现的帧内压缩方法
CN102256126A (zh) 混合图像的编码方法
Krishnamoorthi et al. A new integer image coding technique based on orthogonal polynomials
CN103299638B (zh) 自适应扫描装置及其扫描方法
CN104869426A (zh) 在低压缩码率下降低图像方块效应的jpeg编码方法
CN104270643B (zh) 基于single‑port SRAM的转置矩阵的地址映射算法
CN206962992U (zh) 用于数字视频编解码的3乘3整数dct变换量化器
CN104661036A (zh) 用于视频编码的方法和系统
CN104602026B (zh) 一种适用于hevc标准下编码器中全复用的重建环路结构
Rani et al. Comparative analysis of image compression using dct and dwt transforms
Li et al. A video coding algorithm using vector-based techniques
Al-Tamimi et al. Image Compression Using Hirarchical Linear Polynomial Coding
CN103491375A (zh) 基于binDCT算法的JPEG压缩系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant