[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN105633033B - 半导体晶圆凸点结构的形成方法 - Google Patents

半导体晶圆凸点结构的形成方法 Download PDF

Info

Publication number
CN105633033B
CN105633033B CN201510993403.5A CN201510993403A CN105633033B CN 105633033 B CN105633033 B CN 105633033B CN 201510993403 A CN201510993403 A CN 201510993403A CN 105633033 B CN105633033 B CN 105633033B
Authority
CN
China
Prior art keywords
wafer
layer
passivation layer
polymer material
reconstruction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510993403.5A
Other languages
English (en)
Other versions
CN105633033A (zh
Inventor
施建根
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tongfu Microelectronics Co Ltd
Original Assignee
Tongfu Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tongfu Microelectronics Co Ltd filed Critical Tongfu Microelectronics Co Ltd
Priority to CN201510993403.5A priority Critical patent/CN105633033B/zh
Publication of CN105633033A publication Critical patent/CN105633033A/zh
Application granted granted Critical
Publication of CN105633033B publication Critical patent/CN105633033B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3171Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13022Disposition the bump connector being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13024Disposition the bump connector being disposed on a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Manufacturing & Machinery (AREA)

Abstract

本发明提供了一种半导体晶圆凸点结构的形成方法,包括:在晶圆上表面形成再造钝化层;在晶圆下表面形成聚合物材料层;在聚合物材料层的各裸露面上形成背胶层。与现有技术相比,本发明提供的半导体晶圆凸点结构的形成方法,能够削弱晶圆翘曲,从而有利于切割前的测试、打印、植球等工序的制造。

Description

半导体晶圆凸点结构的形成方法
技术领域
本发明涉及半导体技术领域,尤其涉及一种半导体晶圆凸点结构的形成方法。
背景技术
近年来,半导体器件在成本降低和前道晶圆制造工艺的提升的共同促进下,实现了同样功能的半导体器件的单体芯片尺寸越来越小的目标,可以直接在半导体晶圆上形成直接可以应用在印刷电路板上安装的球状凸点。由于半导体晶圆制造工艺局限性或者设计者出于同一款集成电路多种用途的考虑,在半导体晶圆级封装时需要对传输电信号的输入端子重新定义位置形成球状凸点,这就需要金属再布线结构。然而,在半导体晶圆凸点结构在再布线金属层厚度超过10um时,在封装过程中容易形成翘曲,翘曲度在2mm以上,甚至能够达到4mm,无法实现半导体晶圆级封装制造的大生产需求;同时,在后续的恶化试验时容易形成再造钝化层底部与再布线金属层顶部之间的分层,这种产品容易造成后续的电性能失效;另外,对于高速专用半导体器件而言,这种封装结构虽然在结构上满足了倒装芯片封装结构的要求,但是没有在最大程度上避免金属焊料中α射线对半导体芯片内电路的影响导致的半导体器件失效。
发明内容
鉴于现有技术中的上述缺陷或不足,本发明提供一种半导体晶圆凸点结构的形成方法。
本发明提供了一种半导体晶圆凸点结构的形成方法,包括:
在晶圆上表面形成再造钝化层;
在晶圆下表面形成聚合物材料层;
在聚合物材料层的各裸露面上形成背胶层。
与现有技术相比,本发明提供的半导体晶圆凸点结构的形成方法,通过在晶圆的下表面形成有聚合物材料层,在封装的过程中,由于聚合物材料层热膨胀也会产生应力,能够抵消全部或者大部分再造钝化层热膨胀产生的应力,削弱了应力释放造成的晶圆翘曲,翘曲度仅为0.4~1mm,从而有利于切割前的测试、打印、植球等工序的制造,在测试时再造钝化层底部与再布线金属层顶部之间不会分层,从而避免了电性能失效;另外,对于高速专用半导体器件而言,这种封装结构不仅在结构上满足了倒装芯片封装结构的要求,而且在最大程度上避免金属焊料中α射线对半导体芯片内电路的影响导致的半导体器件失效。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的半导体晶圆凸点结构的形成方法一种实施例的流程图;
图2-图10为本发明提供的半导体晶圆凸点结构的形成方法的一种实施例的工艺示意图。
图中标记示意为:101、101X-晶圆;102-电极;103-钝化层;104-第一开口部;310b-第一间隙;610-胶层;110-第一再造钝化层;210-再布线金属层;310-第二再造钝化层;710-聚合物材料层;710a-第三开口部;310a-第二开口部;710b-第二间隙;410-凸点下金属层;510-球形凸点;810、810a、810b-背胶层;700-晶圆级封装的单体。
具体实施方式
下面结合附图和实施例对本申请作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释相关发明,而非对该发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与发明相关的部分。
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
参照图1,本发明公开了一种半导体晶圆凸点结构的形成方法,包括:
参照图1,本发明公开了一种半导体晶圆凸点结构的形成方法,包括:
S10、在晶圆上表面形成再造钝化层;
S20、在晶圆下表面形成聚合物材料层;
S30、在聚合物材料层的各裸露面上及开口部中形成背胶层。
更具体的,本发明的半导体晶圆凸点结构的形成方法,包括步骤:
S110、提供上表面具有电极及钝化层的晶圆,所述钝化层具有裸露所述电极的第一开口部;
S120、在所述钝化层上形成第一再造钝化层;
S130、在所述第一再造钝化层上形成再布线金属层;
S140、在所述再布线金属层的各裸露面形成第二再造钝化层,所述第二再造钝化层上具有第二开口部;
S150、在晶圆的下表面形成聚合物材料层;
S160、在所述第二开口部中形成凸点下金属层,并在凸点下金属层上形成球形凸点;
S170、在聚合物材料层的各裸露面上形成背胶层;
S180、切割后形成晶圆级封装的单体。
首先进行步骤S110,参见图2,提供上表面具有电极102及钝化层103的晶圆101,所述钝化层103具有裸露所述电极102的第一开口部104。
可选的,所述晶圆101具有多个分区单元,晶圆101上各分区单元之间具有不形成钝化层103的第一间隙310b,优选在所述第一间隙310b中形成有胶层610,以便对晶圆101进行更好的密封,所述胶层材质优选为氮化硅。
然后进行步骤S120、参见图3,在所述钝化层103上形成第一再造钝化层110;优选通过涂胶、曝光、显影和固化的方法在所述钝化层103上形成第一再造钝化层110。
进行步骤S130、参见图4,在所述第一再造钝化层110上形成再布线金属层210。所述再布线金属层210厚度优选为3~11μm。
在一种可选的实施方式中,在步骤S130后接着进行步骤S135:从晶圆110下表面对晶圆110的厚度进行减薄,减薄优选采用打磨的方式,打磨后的晶圆101X结构参见图5。
在一种可选的实施方式中,从晶圆101的下表面对晶圆101的厚度进行减薄后,晶圆101X的厚度为150~380μm。
进行步骤S140、参见图6,在所述再布线金属层210的各裸露面形成第二再造钝化层310,所述第二再造钝化层310上具有第二开口部310a。优选通过涂胶、曝光、显影和固化的方法在再布线金属层210的各裸露面形成第二再造钝化层310。
接着进行步骤S150、继续参见图6,在晶圆101的下表面形成聚合物材料层710。
作为一种可选的实施方案,通过涂胶、曝光、显影和固化的方法在在晶圆101的下表面形成聚合物材料层710。
作为一种可选的实施方案,所述聚合物材料层710的厚度为第一再造钝化层110与第二再造钝化层310厚度之和,并且第一再造钝化层110与第二再造钝化层310热膨胀系数差值小于5,具体实施时热膨胀系数最好相同,以便在封装的过程中,聚合物材料层710热膨胀与第一再造钝化层110和第二再造钝化层310热膨胀释放相同或基本相当的应力,更大程度上削弱应力释放造成的晶圆101翘曲。具体实施时,第一再造钝化层110厚度优选为4~6μm,所述第二再造钝化层310厚度优选为7~11μm。
作为一种可选的实施方案,所述第一再造钝化层110与第二再造钝化层310主要材质均与聚合物材料层710主要材质相同,以便三者具有相同的热膨胀系数,具体实施中,第一再造钝化层110、第二再造钝化层310、聚合物材料层710材质可以均为聚酰亚胺或均为聚苯并恶唑。
可选的,所述聚合物材料层710上具有与所述第二开口部310a位置对应的第三开口部710a,并且所述第二开口部310a与第三开口部710a形状基本相同,第二开口部310a深度与第二再造钝化层310厚度相同,第三开口部710a深度与聚合物材料层710深度相同,此处的形状基本相同指纵截面形状及尺寸是基本相同,第二开口部310a的侧面优选为斜面,而第三开口部710a的侧面可为斜面,可为与晶圆101X垂直的面,由于第一再造钝化层110厚度薄于聚合物材料层710厚度,所以第二开口部310a与第三开口部710a深度并不相同,形成第三开口部710a的目的主要是使聚合物材料层710与第二钝化层310形状比较一致,以便在封装过程中产生相当的应力释放,更大程度地削弱应力释放造成的晶圆翘曲。
在一种可选的实施方式中,在晶圆101的下表面形成聚合物材料层710后,还包括对聚合物材料层710进行打磨减薄的步骤,以便获得更加平整并且厚度合适的聚合物材料层710,使聚合物材料层710的形成更加方便。
可选的,与晶圆101上各分区单元之间具有不形成钝化层103的第一间隙310b位置相对应,在聚合物材料层710上形成形状相同的第二间隙710b,以使聚合物材料层710形状与第二钝化层310形状更加一致,能够进一步削弱应力释放造成的晶圆翘曲,此处的形状相同也是指纵截面形状相同,深度并不相同。
然后再进行步骤S160、在所述第二开口部310a中形成凸点下金属层410,参见图7,并在凸点下金属层410上形成球形凸点510,参见图8。进一步的,球形凸点510优选为锡球。
在一种可选的实施方式中,通过溅射、光刻、电镀或腐蚀的方法形成凸点下金属层410。
作为一种可选的实施方式,通过植球回流的方法形成球形凸点510。
进行步骤S170、参见图9,在聚合物材料层710的各裸露面上及第三开口部710a中形成背胶层810,背胶层810包括两部分,一部分为聚合物材料层710的各裸露面上的背胶层810b,一部分为第三开口部710a中的背胶层810a。
可选的,所述背胶层810材质优选为环氧树脂、丙烯酸树脂、二氧化硅、炭黑及溶剂的混合物。当然,也可以为其它能形成胶层的材质。进一步地,所述背胶层810厚度优选为15~45μm。
最后进行步骤S180、切割后形成晶圆级封装的单体700,参见图10。
在一种可选的实施方式中,在步骤S80“在聚合物材料层710的各裸露面上及第三开口部710a中形成背胶层810”及步骤S180“切割后形成晶圆级封装的单体”之间还包括测试及打印的步骤。所述测试及打印均采用常规的测试及打印技术,因此不再赘述。
与现有技术相比,本发明提供的半导体晶圆凸点结构的形成方法,通过在晶圆的下表面形成有聚合物材料层,在封装的过程中,由于聚合物材料层热膨胀也会产生应力,能够抵消全部或者大部分再造钝化层热膨胀产生的应力,削弱了应力释放造成的晶圆翘曲,从而有利于切割前的测试、打印、植球等工序的制造,在测试时再造钝化层底部与再布线金属层顶部之间不会分层,从而避免了电性能失效;另外,对于高速专用半导体器件而言,这种封装结构不仅在结构上满足了倒装芯片封装结构的要求,而且在最大程度上避免金属焊料中α射线对半导体芯片内电路的影响导致的半导体器件失效。
以上描述仅为本申请的较佳实施例以及对所运用技术原理的说明。本领域技术人员应当理解,本申请中所涉及的发明范围,并不限于上述技术特征的特定组合而成的技术方案,同时也应涵盖在不脱离所述发明构思的情况下,由上述技术特征或其等同特征进行任意组合而形成的其它技术方案。例如上述特征与本申请中公开的(但不限于)具有类似功能的技术特征进行互相替换而形成的技术方案。

Claims (6)

1.一种半导体晶圆凸点结构的形成方法,其特征在于,包括:
提供上表面具有电极及钝化层的晶圆,所述钝化层具有裸露所述电极的第一开口部;
在所述钝化层上形成第一再造钝化层;
在所述第一再造钝化层上形成再布线金属层;
在所述再布线金属层的各裸露面形成第二再造钝化层,所述第二再造钝化层上具有第二开口部;
在晶圆的下表面形成聚合物材料层;
在所述第二开口部中形成凸点下金属层,并在凸点下金属层上形成球形凸点;
在聚合物材料层的各裸露面上形成背胶层;
切割后形成晶圆级封装的单体;
所述聚合物材料层的厚度为第一再造钝化层与第二再造钝化层厚度之和,并且第一再造钝化层与第二再造钝化层热膨胀系数差值小于5;
所述第一再造钝化层及第二再造钝化层的主要材质均与聚合物材料层主要材质相同;
所述聚合物材料层上具有与所述第二开口部位置对应的第三开口部,所述第二开口部与第三开口部形状相同,并且在所述第三开口部中也形成有背胶层。
2.根据权利要求1所述的半导体晶圆凸点结构的形成方法,其特征在于,在“在聚合物材料层的各裸露面上及第三开口部中形成背胶层”及“切割后形成晶圆级封装的单体”之间还包括测试及打印的步骤。
3.根据权利要求1所述的半导体晶圆凸点结构的形成方法,其特征在于,通过涂胶、曝光、显影和固化的方法在在晶圆的下表面形成聚合物材料层。
4.根据权利要求1所述的半导体晶圆凸点结构的形成方法,其特征在于,所述晶圆上具有多个分区单元,晶圆上各分区单元之间具有不形成钝化层的第一间隙,与第一间隙位置相对应,在聚合物材料层上形成形状相同的第二间隙。
5.根据权利要求1所述的半导体晶圆凸点结构的形成方法,其特征在于,在晶圆的下表面形成聚合物材料层后,还包括对聚合物材料层进行打磨减薄的步骤。
6.根据权利要求1所述的半导体晶圆凸点结构的形成方法,其特征在于,在“在晶圆的下表面形成聚合物材料层”步骤之前还包括步骤S35:从晶圆下表面对晶圆的厚度进行减薄,并且减薄后晶圆的厚度为150~380μm。
CN201510993403.5A 2015-12-25 2015-12-25 半导体晶圆凸点结构的形成方法 Active CN105633033B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510993403.5A CN105633033B (zh) 2015-12-25 2015-12-25 半导体晶圆凸点结构的形成方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510993403.5A CN105633033B (zh) 2015-12-25 2015-12-25 半导体晶圆凸点结构的形成方法

Publications (2)

Publication Number Publication Date
CN105633033A CN105633033A (zh) 2016-06-01
CN105633033B true CN105633033B (zh) 2018-03-27

Family

ID=56047811

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510993403.5A Active CN105633033B (zh) 2015-12-25 2015-12-25 半导体晶圆凸点结构的形成方法

Country Status (1)

Country Link
CN (1) CN105633033B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109524312B (zh) * 2018-11-15 2021-12-03 长江存储科技有限责任公司 3d存储器以及表面调整方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7545050B1 (en) * 2008-03-07 2009-06-09 International Business Machiens Corporation Design structure for final via designs for chip stress reduction
CN102099909A (zh) * 2008-07-16 2011-06-15 皇家飞利浦电子股份有限公司 半导体器件以及制造方法
CN103208465A (zh) * 2012-01-11 2013-07-17 台湾积体电路制造股份有限公司 用于3d封装的应力补偿层
CN204391088U (zh) * 2014-12-11 2015-06-10 南通富士通微电子股份有限公司 散热式全包封半导体芯片
US9385102B2 (en) * 2012-09-28 2016-07-05 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming supporting layer over semiconductor die in thin fan-out wafer level chip scale package

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8258633B2 (en) * 2010-03-31 2012-09-04 Infineon Technologies Ag Semiconductor package and multichip arrangement having a polymer layer and an encapsulant

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7545050B1 (en) * 2008-03-07 2009-06-09 International Business Machiens Corporation Design structure for final via designs for chip stress reduction
CN102099909A (zh) * 2008-07-16 2011-06-15 皇家飞利浦电子股份有限公司 半导体器件以及制造方法
CN103208465A (zh) * 2012-01-11 2013-07-17 台湾积体电路制造股份有限公司 用于3d封装的应力补偿层
US9385102B2 (en) * 2012-09-28 2016-07-05 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming supporting layer over semiconductor die in thin fan-out wafer level chip scale package
CN204391088U (zh) * 2014-12-11 2015-06-10 南通富士通微电子股份有限公司 散热式全包封半导体芯片

Also Published As

Publication number Publication date
CN105633033A (zh) 2016-06-01

Similar Documents

Publication Publication Date Title
CN1260796C (zh) 倒装芯片半导体器件的侧面焊接方法
TWI357643B (en) Wafer level package with die receiving through-hol
TWI236721B (en) Leadframe for leadless flip-chip package and method for manufacturing the same
CN102347288B (zh) 集成电路装置
US20160049345A1 (en) Low-stress dual underfill packaging
JP2003347441A (ja) 半導体素子、半導体装置、及び半導体素子の製造方法
TW200847418A (en) CMOS image sensor chip scale package with die receiving opening and method of the same
US9379097B2 (en) Fan-out PoP stacking process
CN104538318B (zh) 一种扇出型圆片级芯片封装方法
TW201208022A (en) Flip chip package assembly and process for making same
TW200832666A (en) Multi-chips package and method of forming the same
TW201444037A (zh) 玻璃覆晶接合結構
TW550800B (en) Integrated circuit package without solder mask and method for the same
TWI307537B (en) Semiconductor device and manufacturing method for the same
CN103681516B (zh) 制造半导体装置的方法
US20130277828A1 (en) Methods and Apparatus for bump-on-trace Chip Packaging
CN105633033B (zh) 半导体晶圆凸点结构的形成方法
US6818475B2 (en) Wafer level package and the process of the same
JP2014003081A (ja) 半導体装置及びその製造方法
TWI224840B (en) Method for fabricating flip chip ball grid array package
CN105633034B (zh) 半导体晶圆凸点结构
TW201143000A (en) Chip bump structure and method for forming chip bump structure
JP2011142119A (ja) 半導体装置及びその製造方法
CN1956177A (zh) 芯片结构、芯片封装结构及其工艺
TW200947652A (en) Semiconductor chip package structure for achieving positive face electrical connection without using substrates and a wire-bonding process

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 226006 Jiangsu Province, Nantong City Chongchuan District Chongchuan Road No. 288

Applicant after: Tongfu Microelectronics Co., Ltd.

Address before: 226006 Jiangsu Province, Nantong City Chongchuan District Chongchuan Road No. 288

Applicant before: Fujitsu Microelectronics Co., Ltd., Nantong

COR Change of bibliographic data
GR01 Patent grant
GR01 Patent grant