[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CH621900A5 - Encoding and decoding apparatus for the protection of the secrecy of communications - Google Patents

Encoding and decoding apparatus for the protection of the secrecy of communications Download PDF

Info

Publication number
CH621900A5
CH621900A5 CH645577A CH645577A CH621900A5 CH 621900 A5 CH621900 A5 CH 621900A5 CH 645577 A CH645577 A CH 645577A CH 645577 A CH645577 A CH 645577A CH 621900 A5 CH621900 A5 CH 621900A5
Authority
CH
Switzerland
Prior art keywords
input
signal
filter
output
signals
Prior art date
Application number
CH645577A
Other languages
Italian (it)
Inventor
Inventore Rinuncia Menzionato
Original Assignee
Mineralbewertung Und Handel Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mineralbewertung Und Handel Ag filed Critical Mineralbewertung Und Handel Ag
Priority to CH645577A priority Critical patent/CH621900A5/en
Priority to FI780649A priority patent/FI72241C/en
Priority to US05/885,214 priority patent/US4217469A/en
Priority to IT21090/78A priority patent/IT1094267B/en
Priority to ES467883A priority patent/ES467883A1/en
Publication of CH621900A5 publication Critical patent/CH621900A5/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04KSECRET COMMUNICATION; JAMMING OF COMMUNICATION
    • H04K1/00Secret communication
    • H04K1/06Secret communication by transmitting the information or elements thereof at unnatural speeds or in jumbled order or backwards

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transceivers (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

The apparatus comprises an encoding circuit and a decoding circuit for electrical signals included within a predetermined frequency band, with operation enabled in a complimentary manner by electronic switching means (4, 36). The circuits comprise memories (22...25) for temporarily storing consecutively received portions of the electrical signals and means capable of enabling the operation of the memories for consecutively storing said received portions via an input switching means (4) and for sending the stored portions, in a different order, to an output switching means (36). This apparatus can be installed easily and rapidly and is easy to use directly in a telephone line or in a radio link. <IMAGE>

Description

La presente invenzione è relativa ad un apparecchio codificatore e decodificatore di segnali elettrici compresi in una prefissata banda di frequenza, per la tutela del segreto delle comunicazioni, atto ad essere collegato tra mezzi per generare e ricevere detti segnali elettrici e mezzi per scambiare detti segnali codificati con almeno un secondo apparecchio codificatore e decodificatore. The present invention relates to an encoder and decoder apparatus for electrical signals included in a predetermined frequency band, for the protection of the secret of communications, suitable for being connected between means for generating and receiving said electrical signals and means for exchanging said coded signals with at least a second encoder and decoder apparatus.

Sono noti apparecchi che codificano un segnale trasmesso e rispettivamente decodificano un segnale ricevuto, generalmente un segnale nella banda fonica, i quali realizzano la tutela del segreto della comunicazione operando o nel campo della frequenza, mediante inversioni e traslazioni della banda del segnale trasmesso, o nel campo del tempo, campionando e memorizzando temporaneamente frammenti successivi del segnale trasmesso e inviando in seguito tali frammenti in una linea di comunicazione secondo un ordine pseudo-casuale. Più in particolare, in quest'ultimo tipo di apparecchio il segnale fonico, dopo il campionamento, viene generalmente convertito da analogico a digitale e inviato in differenti registri di me2 Devices are known which encode a transmitted signal and respectively decode a received signal, generally a signal in the speech band, which provide protection of the secret of communication by operating either in the frequency field, by means of inversions and translations of the band of the transmitted signal, or in the time field, by sampling and temporarily storing successive fragments of the transmitted signal and subsequently sending these fragments in a communication line in a pseudo-random order. More specifically, in the latter type of device, the speech signal, after sampling, is generally converted from analog to digital and sent in different registers of me2

5 5

10 10

15 15

20 20

25 25

30 30

35 35

40 40

45 45

50 50

55 55

60 60

65 65

3 3

621900 621900

morie logiche. Da questi registri viene poi estratto, riconvertito da digitale ad analogico, ed inviato nella linea di comunicazione tramite un comando proveniente da un generatore di codice che sceglie tali registri secondo una sequenza variabile avente un periodo di ripetizione notevolmente elevato rispetto al breve lasso di tempo relativo ad una comunicazione radio o telefonica, in modo da rendere tale scelta sostanzialmente casuale. logical deaths. From these registers it is then extracted, reconverted from digital to analog, and sent to the communication line by means of a command from a code generator that chooses these registers according to a variable sequence having a remarkably high repetition period with respect to the relative short period of time to a radio or telephone communication, so as to make this choice substantially random.

Attualmente gli apparecchi di questo tipo, pur migliorando notevolmente la segretezza del sistema di telecomunicazione a cui sono associati, presentano alcuni inconvenienti che ne li-mitano le prestazioni. Ad esempio, non esiste un controllo sulla sequenza di scelta dei registri da parte del citato generatore di codice, per cui uno stesso registro può essere selezionato più volte di seguito; di conseguenza, i frammenti di segnali fonico in esso contenuti vengono trasmessi nel loro stesso ordine naturale, e si può avere quindi per brevi tratti una trasmissione in chiaro. Per consentire una esatta decodificazione del segnale trasmesso, è inoltre necessario che il generatore di codice dell'apparecchio in ricezione sia sincronizzato con il generatore di codice dell'apparecchio in trasmissione con il quale è in comunicazione. Tale operazione di sincronizzazione viene ripetuta, negli apparecchi noti, ogni volta che si desidera invertire il senso di comunicazione tra gli utenti, per cui, considerando un sistema di trasmissione con più di due apparecchi in posti diversi contemporaneamente collegati, è possibile che la mancata ricezione di un segnale di sincronismo disabiliti alla ricezione uno o più apparecchi riceventi. Currently the apparatuses of this type, while considerably improving the secrecy of the telecommunication system with which they are associated, have some drawbacks which limit their performance. For example, there is no control over the sequence of choice of registers by the aforementioned code generator, so that the same register can be selected several times in succession; consequently, the fragments of phonic signals contained therein are transmitted in their own natural order, and therefore it is possible to have a clear transmission for short stretches. To allow an exact decoding of the transmitted signal, it is also necessary that the code generator of the receiving device is synchronized with the code generator of the transmitting device with which it is communicating. This synchronization operation is repeated, in known devices, every time you want to invert the sense of communication between users, so, considering a transmission system with more than two devices in different places connected at the same time, it is possible that the non-reception a synchronism signal disables one or more receiving devices upon reception.

Il passaggio dalla trasmissione di un segnale non codificato, cioè in chiaro, alla trasmissione di un segnale codificato, comporta operazioni manuali di aggiornamento degli apparecchi da parte di tutti gli utenti, rendendo quindi l'impiego degli apparecchi stessi non particolarmente semplice. The passage from the transmission of an unencoded signal, that is to say in the clear, to the transmission of a coded signal, involves manual updating operations of the devices by all users, thus making the use of the devices themselves not particularly simple.

Infine, il costo di tali apparecchi risulta nel complesso relativamente elevato, a causa del numero e del costo dei singoli componenti elettronici impiegati, e ne limita di conseguenza un'ampia diffusione. Finally, the cost of these devices is relatively high overall, due to the number and cost of the individual electronic components used, and consequently limits their wide diffusion.

Scopo della presente invenzione è la realizzazione di un apparecchio codificatore e decodificatore nel campo del tempo, per la tutela del segreto delle comunicazioni, che ovvi agli inconvenienti citati, ed in particolare sia facile e rapido da installare e semplice da utilizzare, abbia un consumo ridotto in modo da poter realizzare un apparecchio portatile e consenta infine una notevole riduzione del costo complessivo rispetto agli apparecchi attualmente in commercio pur mantenendo elevata sicurezza e buona qualità di comunicazione. The object of the present invention is the realization of an encoder and decoder apparatus in the field of time, for the protection of the secret of communications, which obviates the mentioned drawbacks, and in particular is easy and quick to install and simple to use, has a reduced consumption so that a portable device can be made and finally allows a considerable reduction in the overall cost compared to the devices currently on the market while maintaining high security and good communication quality.

In base alla presente invenzione viene realizzato un apparecchio codificatore e decodificatore di segnali elettrici compresi in una prefissata banda di frequenza per la tutela del segreto delle comunicazioni, atto ad essere collegato tra mezzi per generare e ricevere detti segnali elettrici e mezzi per scambiare detti segnali codificati con almeno un secondo apparecchio codificatore e decodificatore, caratterizzato dal fatto di comprendere un circuito di codifica ed un circuito di decodifica per detti segnali, con funzionamento abilitato in modo complementare da mezzi elettronici di commutazione, i detti circuiti comprendendo primi mezzi, aventi almeno due elementi di memoria, per memorizzare temporaneamente porzioni ricevute consecutivamente dei detti segnali elettrici, e secondi mezzi atti ad abilitare il funzionamento dei detti primi mezzi per memorizzare dette porzioni consecutivamente e per inviare dette prozioni, secondo un ordine diverso, a detti mezzi di scambio o a detti mezzi per ricevere detti segnali. On the basis of the present invention, an encoder and decoder apparatus for electrical signals comprising a predetermined frequency band is provided for the protection of the confidentiality of communications, suitable for being connected between means for generating and receiving said electrical signals and means for exchanging said coded signals with at least a second coding and decoder apparatus, characterized in that it comprises a coding circuit and a decoding circuit for said signals, with operation enabled in a complementary manner by electronic switching means, the said circuits comprising first means, having at least two elements memory, to temporarily store portions received consecutively of said electrical signals, and second means suitable for enabling the operation of said first means for storing said portions consecutively and for sending said projections, in a different order, to said exchange means or to said means to receive said signals.

Per una migliore comprensione della presente invenzione verrà ora descritta, a titolo di esempio non limitativo, una sua forma di realizzazione, con riferimento al disegno allegato che ne illustra uno schema a blocchi. For a better understanding of the present invention, an embodiment thereof will now be described, by way of non-limiting example, with reference to the attached drawing which illustrates a block diagram thereof.

Con riferimento al disegno, un microfono, non indicato e facente capo a un morsetto di collegamento 1, è collegato, tramite un amplificatore 2 avente impedenza di ingresso e guada- ' gno regolabili, ad un primo morsetto di scambio 3 di un deviatore elettronico 4, realizzato ad esempio con un componente c/MOS. L'uscita di un sistema di ricezione, ad esempio di un radiotelefono, non indicato e facente capo ad un morsetto di collegamento 6, è collegata, tramite un amplificatore 7 avente impedenza di ingresso e guadagno regolabili, ad un secondo morsetto di scambio 8 del deviatore 4, nel quale un morsetto comune 9 perviene a ingressi di segnale di un blocco 10 rivelatore di sincronismo e di un filtro elimina-banda 11. In particolare il filtro 11 è dotato di una banda molto stretta e centrata intorno ad un valore di frequenza di 1900 Hz, ed è del tipo comprendente una pluralità di condensatori aventi una prima armatura collegata insieme, che costituisce l'ingresso del filtro, ed una seconda armatura alternativamente collegabile all'uscita del filtro stesso tramite un commutatore elettronico. Tale filtro è noto come «filtro a commutazione» o «N-PATH-FIL-TER». With reference to the drawing, a microphone, not indicated and connected to a connection terminal 1, is connected, by means of an amplifier 2 having adjustable input impedance and gain, to a first exchange terminal 3 of an electronic switch 4 , made for example with a c / MOS component. The output of a reception system, for example of a radio telephone, not indicated and connected to a connection terminal 6, is connected, through an amplifier 7 having adjustable input and gain impedance, to a second exchange terminal 8 of the diverter 4, in which a common terminal 9 reaches the signal inputs of a block 10 synchronism detector and a band elimination filter 11. In particular, the filter 11 has a very narrow band centered around a frequency value of 1900 Hz, and is of the type comprising a plurality of capacitors having a first armature connected together, which constitutes the input of the filter, and a second armature alternatively connectable to the output of the filter itself by means of an electronic switch. This filter is known as a "switching filter" or "N-PATH-FIL-TER".

A ingressi di abilitazione 13 e 14 del filtro 11 pervengono segnali rispettivamente da uscite 15 e 16 di un blocco 17 rappresentante una base tempi e realizzato mediante ima catena di divisori. In particolare all'ingresso 13 del filtro 11 perviene un segnale logico atto a pilotare la velocità del citato commutatore elettronico, mentre all'ingresso 14 perviene un segnale logico atto a controllare il verso di scansione del commutatore stesso. The enable inputs 13 and 14 of the filter 11 receive signals respectively from the outputs 15 and 16 of a block 17 representing a time base and made by means of a chain of dividers. In particular, a logic signal is received at input 13 of the filter 11 to drive the speed of the aforementioned electronic switch, while a logic signal is received at input 14 to control the scanning direction of the switch itself.

Un'uscita del filtro 11 è collegata, attraverso un interruttore elettronico 20, ad un ingresso di segnale di un convertitore analogico-digitale 21, una cui uscita è collegata a ingressi di segnale di memorie logiche 22,23,24 e 25 le quali hanno ingressi di abilitazione rispettivamente connessi a uscite 26, 27, 28 e 29 di un blocco decodificatore 30. Le uscite delle memorie 22, 23,24 e 25 sono collegate insieme e, attraverso un convertitore digitale-analogico 33, sono connesse all'ingresso di un filtro passa-basso 34, avente preferibilmente una frequenza di taglio di 3 KHz, l'uscita del quale perviene ad un morsetto comune An output of the filter 11 is connected, through an electronic switch 20, to a signal input of an analog-digital converter 21, an output of which is connected to signal inputs of logic memories 22, 23, 24 and 25 which have enable inputs respectively connected to outputs 26, 27, 28 and 29 of a decoder block 30. The outputs of memories 22, 23,24 and 25 are connected together and, through a digital-analog converter 33, are connected to the input of a low-pass filter 34, preferably having a cut-off frequency of 3 KHz, the output of which reaches a common terminal

35 di un deviatore elettronico 36, preferibilmente realizzato con un componente c/MOS. Inoltre le memorie 23, 24 e 25 presentano rispettivi ingressi di clock connessi ad un'uscita 39 della base tempi 17, una cui uscita 40 perviene a ingressi di clock dei convertitori analogico-digitale 21 e digitale-analogi-co 33. 35 of an electronic diverter 36, preferably made with a c / MOS component. Furthermore, the memories 23, 24 and 25 have respective clock inputs connected to an output 39 of the time base 17, one of which output 40 reaches the clock inputs of the analog-digital 21 and digital-analog converters 33.

Un primo morsetto di scambio 44 del deviatore elettronico A first exchange terminal 44 of the electronic diverter

36 è collegato con l'ingresso di un amplificatore 45, la cui uscita è collegata ad un morsetto 46, esternamente collegabile con un altoparlante (non indicato). Un secondo morsetto di scambio 49 del deviatore elettronico 36 è collegato con l'ingresso di un amplificatore 50, avente impedenza di uscita e guadagno regolabili e collegabile ad un ingresso di un sistema di trasmissione, ad esempio un radiotelefono, tramite un morsetto di collegamento 51. 36 is connected to the input of an amplifier 45, the output of which is connected to a terminal 46, externally connectable with a loudspeaker (not indicated). A second exchange terminal 49 of the electronic diverter 36 is connected to the input of an amplifier 50, having adjustable output impedance and gain and connectable to an input of a transmission system, for example a radio telephone, via a connection terminal 51 .

Un resistore 54 ha un primo estremo collegato ad un morsetto 55 di un polo positivo di alimentazione dell'apparecchio in oggetto ed un secondo estremo contemporaneamente collegato ad un morsetto di un pulsante 56 di tipo normalmente aperto, avente l'altro morsetto collegato a massa ed atto in particolare ad abilitare l'apparecchio citato alla trasmissione o alla ricezione, a ingressi di controllo 57 e 58, rispettivamente dei deviatori 4 e 36, ad un ingresso di una porta logica 60 di tipo NOT, ad un ingresso di un blocco 61 di ritardo avente un terminale collegato a massa, ad un primo ingresso di porte logiche AND 62 e OR 63 a due ingressi, e ad un ingresso 64 di una memoria logica 65 a sola lettura e del tipo programmabile dall'esterno. A resistor 54 has a first end connected to a terminal 55 of a positive supply pole of the apparatus in question and a second end simultaneously connected to a terminal of a button 56 of the normally open type, having the other terminal connected to ground and particularly suitable for enabling the aforementioned apparatus for transmission or reception, to control inputs 57 and 58, respectively of the deviators 4 and 36, to an input of a NOT type logic gate 60, to an input of a block 61 of delay having a terminal connected to ground, to a first input of AND 62 and OR 63 logic gates with two inputs, and to an input 64 of a read-only logic memory 65 of the type programmable from the outside.

Alla memoria 65 pervengono inoltre a rispettivi ingressi 68 e 69, un segnale proveniente da un blocco 70 di selezione di The memory 65 also receives a respective signal from a selection block 70 of respective inputs 68 and 69

5 5

io I

15 15

20 20

25 25

30 30

35 35

40 40

45 45

50 50

55 55

60 60

65 65

621900 621900

4 4

codice, ed un segnale di clock da un'uscita 71 della base tempi 17. code, and a clock signal from an output 71 of the time base 17.

Un resistere 74 ha un primo estremo collegato ad un morsetto 75 del citato polo positivo della tensione di alimentazione ed un secondo estremo collegato sia ad un morsetto di un interruttore 76, avente l'altro morsetto collegato a massa ed atto in particolare a consentire il funzionamento dell'apparecchio in oggetto in chiaro o in codice, sia ad un ingresso 77~del blocco decodificatore 30, a ingressi 78 e 79 del quale pervengono rispettivamente segnali da uscite 80 e 81 della memoria 65. Un ingresso 84 della base tempi 17 è collegato con un'uscita di un circuito oscillatore 85, comprendente ad esempio un quarzo, mentre ad un ingresso 86 di sincronizzazione della base tempi 17 perviene un segnale da un'uscita della porta AND 62, un secondo ingresso della quale è collegato con una uscita del blocco 10 rivelatore di sincronismo. Un'uscita 89 della base tempi 17 è collegata ad un primo ingresso di una porta logica 90 di tipo OR a due ingressi, aventi un secondo ingresso collegato con l'uscita della porta NOT 60 ed un'uscita connessa ad un ingresso di controllo dell'interruttore elettronico 20. A resistor 74 has a first end connected to a terminal 75 of the aforementioned positive pole of the supply voltage and a second end connected both to a terminal of a switch 76, having the other terminal connected to ground and suitable in particular to allow operation of the device in question in plaintext or in code, either to an input 77 ~ of the decoder block 30, to inputs 78 and 79 of which signals from outputs 80 and 81 of memory 65 respectively come. An input 84 of the time base 17 is connected with an output of an oscillator circuit 85, comprising for example a quartz, while a signal from an output of the AND gate 62 reaches a synchronization input 86 of the time base 17, a second input of which is connected with an output of the block 10 synchronism detector. An output 89 of the time base 17 is connected to a first input of a logic gate 90 of the OR type with two inputs, having a second input connected with the output of the NOT gate 60 and an output connected to a control input of the electronic switch 20.

L'uscita 16 della base tempi 17, già collegata con l'ingresso 14 del filtro 11, è anche connessa con un primo ingresso di una porta logica 93 di tipo EX-OR a due ingressi, al secondo ingresso della quale perviene un segnale da un'uscita 94 della base tempi 17. L'uscita della porta logica EX-OR 93 perviene ad un secondo ingresso della porta logica OR 63, la cui uscita perviene all'ingresso dell'amplificatore 50 tramite un sintetizzatore di sinusoide 97, realizzato ad esempio con un convertitore digitale-analogico e complessivamente atto a fornire un segnale di sincronismo alla frequenza di 1900 Hz. The output 16 of the time base 17, already connected with the input 14 of the filter 11, is also connected with a first input of a two-input EX-OR logic gate 93, to the second input of which a signal arrives from an output 94 of the time base 17. The output of the logic gate EX-OR 93 reaches a second input of the logic gate OR 63, the output of which reaches the input of the amplifier 50 via a sinusoid synthesizer 97, made to example with a digital-to-analog converter and overall capable of providing a synchronism signal at the frequency of 1900 Hz.

Il funzionamento dell'apparecchio, oggetto della presente invenzione, verrà ora esaminato nei due possibili modi di comunicazione, in chiaro e in codice. The operation of the apparatus, object of the present invention, will now be examined in the two possible communication modes, in clear and in code.

Si supponga che il collegamento tra due utenti inizi con comunicazione in chiaro, essendo stato azionato da entrambi l'interruttore 76 in modo da mantenere a massa l'ingresso 77 del decodificatore 30, ed inoltre l'utente in trasmissione mantenga schiacciato il pulsante 56. Suppose that the connection between two users starts with clear communication, since switch 76 has been operated by both so as to keep the input 77 of the decoder 30 grounded, and furthermore the transmitting user keeps the button 56 pressed.

In entrambi gli apparecchi trasmittente e ricevente, l'ingresso 77 a massa del decodificatore 30 mantiene a livello «0» le uscite 27,28 e 29 e a livello «1» l'uscita 26 del decodificatore stesso, attraverso la quale viene forzato l'impiego della memoria 22, che nel caso particolare non introduce ritardo tra ingresso e uscita. In both transmitting and receiving devices, input 77 to ground of decoder 30 maintains outputs 27, 28 and 29 at level "0" and at output "1", output 26 of the decoder itself, through which the use of memory 22, which in the particular case does not introduce delay between input and output.

Nell'apparecchio trasmittente, attraverso il pulsante 56, gli ingressi 57 e 58 dei deviatori elettronici 4 e 36 risultano collegati a massa e determinano di conseguenza il collegamento tra i morsetti 3 e 9 del deviatore 4 e tra i morsetti 35 e 49 del deviatore 36. Viene inoltre mantenuto a massa il primo ingresso della porta AND 62, la cui uscita si mantiene di conseguenza a livello «0» e non consente la trasmissione di un eventuale segnale dall'uscita del rivelatore si sincronismo 10 all'ingresso 86 della base tempi 17. In questo modo, la base tempi 17 risulta unicamente pilotata dall'oscillatore 85 ed invia segnali di comando agli ingressi 13 e 14 del filtro 11, attraverso le proprie uscite 15 e 16. Il filtro 11 elimina quindi il segnale fonico che perviene al suo ingresso di segnale e che risulta compreso nella citata banda intorno a 1900 Hz. In the transmitting device, through the button 56, the inputs 57 and 58 of the electronic switches 4 and 36 are connected to ground and consequently determine the connection between terminals 3 and 9 of the switch 4 and between terminals 35 and 49 of the switch 36 The first input of AND gate 62 is also kept to ground, the output of which consequently remains at level "0" and does not allow the transmission of any signal from the output of the synchronism detector 10 to input 86 of the time base 17. In this way, the time base 17 is only driven by the oscillator 85 and sends command signals to the inputs 13 and 14 of the filter 11, through its outputs 15 and 16. The filter 11 therefore eliminates the phonic signal that reaches the its signal input and which is included in the aforementioned band around 1900 Hz.

In coincidenza con l'istante del cambio del verso di rotazione del filtro 11, la base tempi 17, attraverso l'uscita 89, invia per alcuni millisecondi un segnale a livello «0» al primo ingresso della porta OR 90, la cui uscita risulta però sempre a livello «1»; infatti il secondo ingresso della porta OR 90 è mantenuto a livello «1» dall'uscita della porta NOT 60, il cui ingresso è collegato a massa attraverso il pulsante 56. Pertanto l'ingresso di controllo dell'interruttore elettronico 20 permane a livello «1» e mantiene permanentemente chiuso l'interruttore stesso. In coincidence with the instant of change of the direction of rotation of the filter 11, the time base 17, through the output 89, sends for a few milliseconds a signal at level "0" to the first input of the OR gate 90, the output of which is however always at level «1»; in fact the second input of the OR gate 90 is kept at level "1" by the output of the NOT 60 gate, whose input is connected to ground through the button 56. Therefore the control input of the electronic switch 20 remains at level " 1 "and keeps the switch itself permanently closed.

Dalla base tempi 17 vengono inoltre inviati segnali di clock ai convertitori 21 e 33, alle memorie 23,24 e 25 e alla 5 memoria logica 65 ed inoltre, attraverso la porta EX-OR 93 e la successiva porta OR 63, viene inviato in modo continuo un segnale all'ingresso del sintetizzatore 97. Tale sintetizzatore fornisce alla propria uscita il citato segnale sinusoidale di sincronismo a 1900 Hz la cui fase risulta invertita periodicaménte io di 180°, ad esempio ogni minuto secondo, dal segnale proveniente dall'uscita 16 della base tempi 17. Infine, viene abilitato un primo ciclo di funzionamento della memoria 65, attraverso il proprio ingresso 64 posto a massa dal pulsante 56. Tale funzionamento non determina alcuna conseguenza sul resto del 15 circuito in quanto le uscite 80 e 81 della memoria 65 pervengono rispettivamente agli ingressi 78 e 79 del decodificatore 30, il cui funzionamento è disabilitato dal segnale proveniente al proprio ingresso 77, secondo quanto già esposto in precedenza. Clock signals are also sent from the time base 17 to the converters 21 and 33, to the memories 23,24 and 25 and to the 5 logic memory 65 and also, through the EX-OR gate 93 and the subsequent OR gate 63, is sent in a I continue a signal at the input of the synthesizer 97. This synthesizer supplies to its output the aforementioned sinusoidal synchronism signal at 1900 Hz whose phase is periodically inverted by 180 °, for example every minute second, from the signal coming from the output 16 of the time base 17. Finally, a first operating cycle of the memory 65 is enabled, through its input 64 set to ground by the button 56. This operation does not determine any consequence on the rest of the 15 circuit since the outputs 80 and 81 of the memory 65 arrive respectively to the inputs 78 and 79 of the decoder 30, whose operation is disabled by the signal coming from its input 77, according to what has already been explained above.

20 Pertanto il segnale fonico, dal microfono dell'utente trasmittente connesso al morsetto 1, perviene al sistema di ricezione dell'utente ricevente attraverso l'amplificatore 2, i morsetti 3 e 9 del deviatore 4, il filtro 11, l'interruttore 20, il convertitore analogico-digitale 21, la memoria 22, il convertitore 25 digitale-analogico 33, il filtro passo-basso 34, i morsetti 35 e 49 del deviatore 36, l'amplificatore 50 all'ingresso del quale si somma con il segnale di sincronismo proveniente dal sintetizzatore 97, ed il morsetto 51 collegato al radiotelefono, i quali costituiscono nel complesso un circuito di trasmissione. 30 Nell'apparecchio ricevente il pulsante 56 é aperto, per cui un segnale a livello «1» risulta presente agli ingressi 57 e 58 dei deviatori 4 e 36, e determina rispettivamente il collegamento tra i morsetti 8 e 9 del deviatore 4 e tra i morsetti 35 e 44 del deviatore 36. Tale segnale a livello «1» consente inoltre la tra-35 smissione del segnale di sincronismo dall'uscita del rivelatore 20 Therefore the speech signal, from the microphone of the transmitting user connected to terminal 1, reaches the receiving user's receiving system through amplifier 2, terminals 3 and 9 of the diverter 4, the filter 11, the switch 20, the analog-to-digital converter 21, the memory 22, the digital-to-analog converter 25, the low-pass filter 34, the terminals 35 and 49 of the diverter 36, the amplifier 50 at the input of which is added with the signal of synchronism coming from the synthesizer 97, and the terminal 51 connected to the radio telephone, which together constitute a transmission circuit. 30 In the receiving device, the button 56 is open, so that a signal at level "1" is present at the inputs 57 and 58 of the switches 4 and 36, and determines the connection between the terminals 8 and 9 of the switch 4 and between the terminals 35 and 44 of the diverter 36. This signal at level "1" also allows the transmission of the synchronism signal from the detector output

10 all'ingresso 86 della base tempi 17, attraverso la porta AND 62, e disabilita il funzionamento del sintetizzatore 97, in quanto l'uscita della porta OR 63 viene permanentemente forzata a livello «1». La base tempi 17 dell'apparecchio ricevente, pilo- 10 at input 86 of time base 17, through AND gate 62, and disables the operation of synthesizer 97, since the output of OR gate 63 is permanently forced to level "1". The time base 17 of the receiving device,

40 tata dall'oscillatore 85 e sincronizzata con l'apparecchio trasmittente, invia, in modo analogo all'apparecchio trasmittente, segnali di comando al filtro Ile all'interruttore elettronico 20. 40 connected by the oscillator 85 and synchronized with the transmitting apparatus, sends, in a similar way to the transmitting apparatus, command signals to the filter Ile to the electronic switch 20.

11 filtro 11 si comporta in modo analogo a quanto già descritto, mentre l'uscita della porta NOT 60, a livello «0», consente il The filter 11 behaves in a similar way to that already described, while the output of the NOT 60 gate, at level «0», allows the

45 passaggio del segnale di comando dall'uscita 89 della base tempi 17 all'ingresso di controllo dell'interruttore 20, attraverso la porta OR 90. Tale segnale di comando, a livello «0» per alcuni millisecondi dopo l'istante di inversione della rotazione del filtro 11, determina, in tale breve periodo, l'apertura del-50 l'interruttore 20. In tal modo, un momentaneo allargamento dello spettro del segnale di sincronismo, durante l'inversione di fase dello stesso da parte dell'apparecchio trasmittente, risulta sostanzialmente compensato sia dall'inversione del senso di rotazione del filtro 11, sia dall'ulteriore apertura dell'inter-55 ruttore 20, ottenendo nel complesso una notevole attenuazione di tale segnale a 1900 Hz. Dalla base tempi 17 sono inoltre inviati segnali di clock ai convertitori 21 e 33, alle memorie 23, 24 e 25 e alla memoria logica 65, nella quale viene abilitato un secondo ciclo di funzionamento attraverso il proprio ingresso ' 6o 64 a livello «1». Anche in questo caso, analogamente all'apparecchio trasmettitore, non si hanno conseguenze sul resto del circuito. 45 passage of the command signal from the output 89 of the time base 17 to the control input of the switch 20, through the OR gate 90. This command signal, at level «0» for a few milliseconds after the instant of inversion of the rotation of the filter 11 causes, in this short period, the opening of the switch 50. In this way, a momentary widening of the spectrum of the synchronism signal, during the phase reversal of the same by the appliance transmitter, is substantially compensated both by the inversion of the direction of rotation of the filter 11, and by the further opening of the switch 20, obtaining overall a considerable attenuation of this signal at 1900 Hz. From the time base 17 they are also sent clock signals to the converters 21 and 33, to the memories 23, 24 and 25 and to the logic memory 65, in which a second operating cycle is enabled through its input '6o 64 at level «1». Also in this case, like the transmitter, there are no consequences for the rest of the circuit.

Pertanto il segnale fonico, dal sistema di ricezione collegato al morsetto 6 dell'utente ricevente, attraversa i morsetti 8 65 e 9 del deviatore 4, il filtro 11, l'interruttore 20, il convertitore analogico-digitale 21, la memoria 22, il convertitore digitale-analogico 33, il filtro passa-basso 34, i morsetti 35 e 44 del deviatore 36, l'amplificatore 45 costituenti nel complesso un cir Therefore the speech signal, from the reception system connected to terminal 6 of the receiving user, passes through terminals 8 65 and 9 of the diverter 4, the filter 11, the switch 20, the analog-digital converter 21, the memory 22, the digital-analog converter 33, the low-pass filter 34, the terminals 35 and 44 of the diverter 36, the amplifier 45 constituting a cir

5 5

621900 621900

cuito di ricezione, e perviene al morsetto 46 a cui è collegato l'altoparlante. received, and arrives at terminal 46 to which the speaker is connected.

Un'inversione del senso di comunicazione tra i due utenti è possibile quando l'utente trasmittente rilascia il proprio pulsante 56 e viene premuto da parte dell'utente ricevente il corrispondente pulsante 56, per cui si determina un completo scambio delle funzioni descritte nei due apparecchi. In particolare il livello «0» derivato dall'azionamento del pulsante 56 viene mantenuto per alcune centinaia di millisecondi (ad esempio 300 m sec) da parte del blocco 61 di ritardo nell'apparecchio trasmittente, allo scopo di consentire lo svuotamento del contenuto delle memorie 23,24 e 25 che però in questo caso sono già libere. Inoltre, poiché il periodo del segnale presente all'uscita 16 della base tempi 17 è di un minuto secondo e tale segnale determina l'inversione della fase della sinusoide fornita dal sintetizzatore 97 dell'apparecchio trasmittente e quindi il periodo del segnale di sincronizzazione all'uscita del rivelatore 10 dell'apparecchio ricevente, il tempo massimo entro il quale due apparecchi in collegamento si trovano sincronizzati dopo un'inversione del verso di comunicazione è sostanzialmente contenuto entro due secondi. An inversion of the sense of communication between the two users is possible when the transmitting user releases his button 56 and the corresponding button 56 is pressed by the receiving user, whereby a complete exchange of the functions described in the two devices is determined . In particular, the level "0" derived from the actuation of the button 56 is maintained for a few hundred milliseconds (for example 300 m sec) by the delay block 61 in the transmitting apparatus, in order to allow the emptying of the contents of the memories 23,24 and 25 which, however, are already free in this case. Moreover, since the period of the signal present at the output 16 of the time base 17 is one minute second and this signal determines the inversion of the sinusoid phase provided by the synthesizer 97 of the transmitting apparatus and therefore the period of the synchronization signal to the detector 10 output of the receiving device, the maximum time within which two connected devices are synchronized after an inversion of the communication direction is substantially contained within two seconds.

Il passaggio della comunicazione da chiaro a codificata avviene aprendo in ciascun apparecchio l'interruttore 76. Tale azionamento consente lo svincolo delle uscite 26,27,28 e 29 del decodificatore 30, le quali, da tale istante, assumono livello «1» rispettivamente quando agli ingressi 78 e 79 del decodificatore citato sono presenti le coppie di numeri binari 00,01, 10,11 fornite dalla memoria logica 65. Le uscite 26,27,28 e 29 abilitano di conseguenza il funzionamento delle rispettive memorie 22, 23,24 o 25 ad esse associate, con conseguente trasmissione in linea o all'altoparlante di un frammento di segnale fonico in esse contenuto e memorizzazione di un nuovo frammento di segnale fonico proveniente dal microfono o dal sistema di ricezione. The transition from clear to coded communication takes place by opening the switch 76 in each device. This actuation allows the outputs 26,27,28 and 29 of the decoder 30 to be released, which, from that moment, assume level "1" respectively when at the inputs 78 and 79 of the aforementioned decoder there are the pairs of binary numbers 00.01, 10.11 provided by the logic memory 65. The outputs 26, 27, 28 and 29 consequently enable the operation of the respective memories 22, 23.24 or 25 associated with them, with consequent transmission in line or to the loudspeaker of a fragment of phonic signal contained therein and storage of a new fragment of phonic signal coming from the microphone or from the reception system.

La memoria 65 contiene in particolare almeno una coppia di sequenze comprendenti ciascuna un uguale numero di coppie di numeri binari citate, ad esempio sedici coppie, le quali sono fornite progressivamente e ciclicamente alle uscite 80 e 81 della memoria 65 in seguito al comando del segnale di clock perviene all'ingresso 69 della memoria stessa. L'impiego di ciascuna sequenza è abilitato tramite il segnale a livello «0» o «1» determinato dalla posizione chiusa o aperta del pulsante 56 e presente all'ingresso 64 della memoria 65, in modo da utilizzare una prima sequenza per l'apparecchio trasmittente ed una seconda sequenza per l'apparecchio ricevente; inoltre, nel caso in cui la memoria 65 possa contenere più coppie di sequenze, la particolare coppia può venir selezionata dall'esterno tramite il blocco 70 di selezione di codice. The memory 65 contains in particular at least a pair of sequences each comprising an equal number of pairs of binary numbers mentioned, for example sixteen pairs, which are supplied progressively and cyclically to the outputs 80 and 81 of the memory 65 following the command of the clock reaches input 69 of the memory itself. The use of each sequence is enabled by means of the signal at level "0" or "1" determined by the closed or open position of button 56 and present at input 64 of memory 65, so as to use a first sequence for the device transmitter and a second sequence for the receiving device; moreover, in the case where the memory 65 can contain more pairs of sequences, the particular pair can be selected from the outside through the code selection block 70.

La sequenza relativa all'apparecchio trasmittente, pur avendo nel tempo un andamento sostanzialmente casuale, è soggetta a tre vincoli: il primo dovuto al fatto che un frammento di segnale fonico deve avere un ritardo complessivo negli apparecchi trasmittente e ricevente non superiore a sei passi del segnale di clock presente all'uscita 71 della base tempi 17, il secondo dovuto al fatto che ima buona codificazione del segnale fonico richiede che frammenti di tale segnale memorizzati consecutivamente dalle memorie dell'apparecchio in trasmissione non siano trasmessi dallo stesso ancora consecutivamente e il terzo dovuto al fatto che tale sequenza deve poter essere ripetuta ciclicamente, per cui le coppie di numeri emesse al termine della sequenza devono essere compatibili con quelle emesse all'inizio della sequenza stessa al fine di consentire una decodificazione senza discontinuità nell'apparecchio ricevente. The sequence relating to the transmitting apparatus, although having a substantially random trend over time, is subject to three constraints: the first due to the fact that a speech signal fragment must have an overall delay in the transmitting and receiving apparatus not exceeding six steps of the clock signal present at the output 71 of the time base 17, the second due to the fact that a good coding of the phonic signal requires that fragments of this signal memorized consecutively from the memories of the apparatus being transmitted are not transmitted by the same yet consecutively and the third due to the fact that this sequence must be able to be repeated cyclically, so that the pairs of numbers issued at the end of the sequence must be compatible with those issued at the beginning of the sequence in order to allow decoding without discontinuity in the receiving device.

Pertanto, i successivi frammenti di segnale fonico provenienti dal microfono dell'apparecchio trasmittente sostano ciascuno all'interno di uno delle memorie 22,23,24 o 25 per un periodo di tempo diverso rispetto al frammento precedente ma non superiore al periodo di tempo definito dai citati sei passi di segnale di clock e da tali memorie sono quindi inviati in linea insieme al segnale di sincronismo a 1900 Hz fornito dal sintetizzatore 97. Therefore, the successive fragments of speech signal coming from the microphone of the transmitting apparatus each stay within one of the memories 22, 23, 24 or 25 for a period of time different from the previous fragment but not exceeding the period of time defined by the mentioned six clock signal steps and from these memories are then sent in line together with the 1900 Hz synchronism signal provided by the synthesizer 97.

La sequenza relativa all'apparecchio ricevente deve invece comprendere una serie di coppie di numeri binari atti ad abilitare il funzionamento di ciascuna memoria 22,23,24 e 25 affinché ciascun frammento di segnale fonico, trasmesso dall'apparecchio trasmittente con un ritardo variabile da zero a cinque passi di clock, sia ulteriormente ritardato nell'apparecchio ricevente di un numero di passi di clock corrispondenti al complemento a sei del ritardo ricevuto nell'apparecchio trasmittente. The sequence relating to the receiving device must instead comprise a series of pairs of binary numbers designed to enable the operation of each memory 22,23,24 and 25 so that each fragment of speech signal, transmitted by the transmitting device with a delay varying from zero at five clock steps, it is further delayed in the receiving device by a number of clock steps corresponding to the six complement of the delay received in the transmitting device.

In conclusione, il segnale fonico, dal microfono dell'utente trasmittente perviene all'altoparlante dell'apparecchio ricevente con un ritardo complessivo sostanzialmente uguale ai citati sei passi di clock, a cui va aggiunto il tempo di propagazione lungo la linea di trasmissione. In conclusion, the speech signal, from the microphone of the transmitting user, reaches the loudspeaker of the receiving apparatus with an overall delay substantially equal to the aforementioned six clock steps, to which must be added the propagation time along the transmission line.

Le coppie di numeri binari, relative alle due sequenze e che soddisfano ai vincoli citati, sono stabilite a parte, ad esempio mediante l'ausilio di un calcolatore, e, poiché la sequenza relativa all'apparecchio trasmittente è ciclica, essa può essere iniziata partendo da una qualsiasi coppia di tali numeri binari in essa contenuti. Di conseguenza, una sequenza, comprenden-ite un numero N di coppie di numeri binari e avente i tre requisiti citati, origina N diversi modi di codificazione del segnale forico trasmesso tra loro indipendenti e che possono essere selezionati dall'utente ad esempio tramite il blocco 70. The pairs of binary numbers, relating to the two sequences and satisfying the cited constraints, are established separately, for example by means of a calculator, and, since the sequence relating to the transmitting device is cyclic, it can be started by starting from any pair of such binary numbers contained therein. Consequently, a sequence, comprising a number N of pairs of binary numbers and having the three cited requirements, gives rise to N different ways of coding the foric signal transmitted to each other independent and which can be selected by the user for example through the block 70.

Per il corretto funzionamento delle operazioni di codificazione e decodificazione è necessario che le sequenze relative all'apparecchio trasmittente e ricevente si evolvano in modo isincrono. Tale funzione è assolta mediante la trasmissione da parte dell'apparecchio trasmittente del segnale di sincronismo a 1900 Hz come descritto con riferimento al funzionamento in chiaro. In modo analogo avviene il funzionamento del filtro 11, dell'interruttore elettronico 20 e del blocco 61 di ritardo che consente, come già descritto, lo svuotamento delle memorie 23,24 e 25 dopo il rilascio del pulsante 56 da parte dell'utente trasmittente prima che le stesse memorie siano impegnate dal segnale in arrivo dall'utente che passa in trasmissione. For the correct operation of the coding and decoding operations it is necessary that the sequences relating to the transmitting and receiving apparatus evolve in an isynchronous way. This function is performed by the transmission by the transmitting device of the 1900 Hz synchronism signal as described with reference to the plaintext operation. Similarly, the filter 11, the electronic switch 20 and the delay block 61 operate, which allows, as already described, the emptying of the memories 23, 24 and 25 after the release of the button 56 by the transmitting user before that the same memories are engaged by the incoming signal from the user that passes in transmission.

Dal complesso delle caratteristiche esposte, risulta chiaro come l'apparecchio oggetto della presente invenzione risolva la codificazione di un segnale fonico nel campo del tempo in modo affidabile e con un minimo numero di componenti. In particolare l'impiego di una sequenza di codificazione di tipo ciclico consente, con una sola serie di N coppie di numeri binari scelti in modo opportuno, di ottenere N sistemi di codificazione tra loro diversi e di occupare una zona minima all'interno della memoria 65. Tale memoria, facilmente reperibile sul mercato e a basso costo, può essere facilmente sostituita con una memoria analoga contenente differenti sequenze di coppie di numeri binari, per cui un'eventuale scoperta non desiderata del sistema di codificazione può venire annullata con la semplice sostituzione della memoria 65 stessa. Inoltre, l'accesso alla memoria 65, genericamente indicato nel disegno tramite il blocco 70 di selezione codice, può esser effettuato mediante selettori stagni, schede perforate o magnetiche o altri metodi in modo da aumentare ulteriormente la segretezza sulla particolare coppia di sequenze di codificazione e decodificazione utilizzato. From the complex of the characteristics shown, it is clear how the apparatus object of the present invention solves the coding of a phonic signal in the field of time in a reliable way and with a minimum number of components. In particular, the use of a cyclic coding sequence allows, with a single series of N pairs of binary numbers chosen appropriately, to obtain N different coding systems and to occupy a minimum area inside the memory 65. This memory, easily available on the market and at low cost, can be easily replaced with a similar memory containing different sequences of pairs of binary numbers, so that any unwanted discovery of the coding system can be canceled by simply replacing the memory 65 itself. Furthermore, access to the memory 65, generally indicated in the drawing by means of the code selection block 70, can be carried out by means of watertight selectors, punched or magnetic cards or other methods in order to further increase the secrecy on the particular pair of coding sequences and decoding used.

Nel sistema di comunicazione considerato viene trasmesso alla base tempi 17 di ciascun apparecchio ricevente un segnale di sincronismo sostanzialmente una volta al secondo. Tale periodicità, oltre a consentire sempre un perfetto allineamento tra le sequenze fornite dalle memorie 65, permette anche ad un qualsiasi utente di poter comunicare con altri utenti che già sono in comunicazione tra loro e di essere sincronizzato con In the communication system considered, a timing signal is transmitted to the time base 17 of each receiving device substantially once per second. This periodicity, besides always allowing a perfect alignment between the sequences provided by the memories 65, also allows any user to be able to communicate with other users who are already communicating with each other and to be synchronized with

5 5

io I

15 15

20 20

25 25

30 30

35 35

40 40

45 45

50 50

55 55

60 60

65 65

621900 621900

6 6

essi nel tempo massimo di due secondi dall'istante di accensione del proprio apparecchio. Tale caratteristica aumenta notevolmente la flessibilità rispetto ad apparecchi codificatori di tipo noto nei quali il segnale di sincronismo viene trasmesso ima sola volta dall'apparecchio trasmittente all'inizio della sequenza fornita dal relativo generatore di codice e rende impossibile una successiva sincronizzazione ad altri apparecchi che desiderino porsi in ascolto. Inoltre il segnale di sincronizzazione a1900 Hz si somma al segnale fonico, con il quale viene trasmesso in modo continuo lungo la linea di comunicazio- • ne, e contribuisce ad aumentare l'ermeticità del sistema di comunicazione poiché origina una nota di mascheramento. they within a maximum of two seconds from the instant of switching on of the device. This feature significantly increases the flexibility with respect to known coding devices in which the synchronism signal is transmitted only once by the transmitting device at the beginning of the sequence provided by the relative code generator and makes subsequent synchronization to other devices that wish impossible. listen. Furthermore, the synchronization signal at1900 Hz is added to the phonic signal, with which it is transmitted continuously along the communication line, and contributes to increase the tightness of the communication system since it creates a masking note.

Risulta di particolare rilevanza il modo con il quale viene impiegato il filtro 11: esso è infatti comandato tramite la base tempi 17 per cui ha stabilità proporzionale a quella dell'oscillatore 85 ed inoltre nell'apparecchio ricevente non risente di eventuali derive di frequenza del segnale di sincronismo fornito dal sintetizzatore 97 dell'apparecchio trasmittente, perché lo stesso segnale di sincronismo perviene anche alla base tempi 17 dell'apparecchio ricevente stesso. Inoltre, l'inversione del senso di commutazione del filtro Ile l'impiego dell'interruttore elettronico 20 consentono, nel complesso, un notevole miglioramento nelle prestazioni del filtro stesso. The way in which the filter 11 is used is of particular relevance: it is in fact controlled by the time base 17 so it has stability proportional to that of the oscillator 85 and moreover in the receiving device it is not affected by any signal frequency drifts synchronization provided by the synthesizer 97 of the transmitting apparatus, because the same synchronism signal also reaches the time base 17 of the receiving apparatus itself. Moreover, the inversion of the switching direction of the filter 111 the use of the electronic switch 20 allow, overall, a considerable improvement in the performance of the filter itself.

Il particolare sistema di codificazione a partizione di tempo non allarga in sostanza la banda del segnale fonico tra-5 smesso, per cui è possibile utilizzare un qualsiasi tipo di canale radio e telefonico. The particular time partition coding system does not substantially widen the band of the transmitted speech signal, therefore any type of radio and telephone channel can be used.

Infine, la possibilità di regolare l'impedenza d'ingresso ed il guadagno degli amplificatori 2 e 7 e l'impedenza d'uscita ed il guadagno dell'amplificatore 50, consentono nel complesso io di adattare l'apparecchio in oggetto ad ogni tipo di microfono e di radiotelefono aumentandone la flessibilità di impiego. Finally, the possibility of adjusting the input impedance and the gain of the amplifiers 2 and 7 and the output impedance and the gain of the amplifier 50, allow, on the whole, to adapt the apparatus in question to any type of microphone and radio telephone, increasing their flexibility of use.

Mentre l'invenzione è stata particolarmente mostrata e descritta con riferimento ad una sua forma di realizzazione preferita, gli esperti comprenderanno che varie modifiche nella 15 forma e nei dettagli potranno venire apportate senza scostarsi dallo spirito e dall'ambito dell'invenzione stessa. While the invention has been particularly shown and described with reference to a preferred embodiment thereof, those skilled in the art will understand that various modifications in the form and details can be made without departing from the spirit and scope of the invention itself.

In particolare è possibile sostituire le memorie logiche 22, 23,24 e 25 ed i convertitori analogico-digitale 21 e digitale-analogico 33 con memorie di tipo analogico nel caso in cui il 20 costo di quest'ultime risulti favorevole, senza con questo modificare sostanzialmente il circuito descritto. In particular, it is possible to replace the logic memories 22, 23,24 and 25 and the analog-digital 21 and digital-analog converters 33 with analog-type memories in the event that the cost of the latter is favorable, without changing this substantially the circuit described.

v v

1 foglio disegni 1 sheet of drawings

Claims (20)

621900 RIVENDICAZIONI621900 CLAIMS 1. Apparecchio codificatore e decodificatore di segnali elettrici compresi in una prefissata banda di frequenza per la tutela del segreto delle comunicazioni, atto ad essere collegato tra mezzi per generare e ricevere detti segnali elettrici e mezzi per scambiare detti segnali codificati con almeno un secondo apparecchio codificatore e decodificatore, caratterizzato dal fatto di comprendere un circuito di codifica ed un circuito di decodifica per detti segnali, con funzionamento abilitato in modo complementare da mezzi elettronici di commutazione, i detti circuiti comprendendo primi mezzi, aventi almeno due elementi di memoria, per memorizzare temporaneamente porzioni ricevute consecutivamente dei detti segnali elettrici, e secondi mezzi atti ad abilitare il funzionamento dei detti primi mezzi per memorizzare dette porzioni consecutivamente e per inviare dette porzioni, secondo un ordine diverso, a detti mezzi di scambio o a detti mezzi per ricevere detti segnali. 1. Encoder and decoder apparatus for electrical signals included in a predetermined frequency band for the protection of the secret of communications, suitable for being connected between means for generating and receiving said electrical signals and means for exchanging said coded signals with at least a second coding apparatus and decoder, characterized in that it comprises a coding circuit and a decoding circuit for said signals, with operation enabled complementarily by electronic switching means, said circuits comprising first means, having at least two memory elements, for temporarily storing portions received consecutively of said electrical signals, and second means adapted to enable the operation of said first means for storing said portions consecutively and for sending said portions, in a different order, to said exchange means or to said means for receiving said signals. 2. Apparecchio secondo la rivendicazione 1, caratterizzato dal fatto che detti mezzi elettronici di commutazione comprendono delle porte analogiche (4, 36) a comando logico. 2. Apparatus according to claim 1, characterized in that said electronic switching means comprise analogue ports (4, 36) with logic control. 3. Apparecchio secondo la rivendicazione 1, caratterizzato dal fatto che detti elementi di memoria (22, 23, 24, 25) sono di tipo logico e sono inoltre previsti un convertitore analogico-digitale (21) ed un convertitore digitale-analogico (33), rispettivamente disposti a monte e a valle di detti elementi di memoria. 3. Apparatus according to claim 1, characterized in that said memory elements (22, 23, 24, 25) are of the logical type and an analog-digital converter (21) and a digital-analog converter (33) are also provided respectively arranged upstream and downstream of said memory elements. 4. Apparecchio secondo la rivendicazione 1, caratterizzato dal fatto che detti secondi mezzi comprendono una memoria logica (65) a sola lettura, al cui interno è memorizzata una pluralità di stati, corrispondenti ciascuno a uno dei detti elementi di memoria (22,23,24,25), e che si evolvono secondo una sequenza di codificazione quando l'apparecchio è in fase di trasmissione e secondo una sequenza di decodificazione quando l'apparecchio è in fase di ricezione. Apparatus according to claim 1, characterized in that said second means comprise a read-only logic memory (65), inside which a plurality of states are stored, each corresponding to one of said memory elements (22,23, 24.25), and which evolve according to a coding sequence when the device is in the transmission phase and according to a decoding sequence when the device is in the receiving phase. 5. Apparecchio secondo la rivendicazione 4, caratterizzato dal fatto che dette sequenze di codificazione e di decodificazione sono ripetute ciclicamente in seguito ad un comando di un segnale di temporizzazione e sono abilitate in modo complementare tramite un elemento (56) a comando manuale. 5. Apparatus according to claim 4, characterized in that said coding and decoding sequences are repeated cyclically following a command of a timing signal and are enabled in a complementary way by means of a manually operated element (56). 6. Apparecchio secondo la rivendicazione 5, caratterizzato dal fatto che i detti mezzi elettronici di commutazione sono azionati tramite detto elemento (56) a comando manuale. 6. Apparatus according to claim 5, characterized in that said electronic switching means are operated by means of said manually operated element (56). 7. Apparecchio secondo la rivendicazione 5, caratterizzato dal fatto di comprendere mezzi di selezione (70) azionabili dall'esterno e atti a stabilire in dette sequenze cicliche uno stato iniziale di partenza. 7. Apparatus according to claim 5, characterized in that it comprises selection means (70) operable from the outside and capable of establishing an initial starting state in said cyclic sequences. 8. Apparecchio secondo la rivendicazione 7, caratterizzato dal fatto che detti mezzi di selezione (70) comprendono selettori stagni e/o schede perforate e/o schede magnetiche. 8. Apparatus according to claim 7, characterized in that said selection means (70) comprise sealed selectors and / or punched cards and / or magnetic cards. 9. Apparecchio secondo la rivendicazione 4, caratterizzato dal fatto di comprendere un decodificatore (30) dei segnali di uscita di detta memoria logica (65), a cui perviene un segnale da un elemento (76) a comando manuale atto a forzare o meno l'impiego di un elemento di memoria (22) dei detti elementi di memoria, il detto elemento (22) consentendo una trasmissione delle dette porzioni dei detti segnali elettrici secondo uno stesso ordine di ricezione. Apparatus according to claim 4, characterized in that it comprises a decoder (30) of the output signals of said logic memory (65), to which a signal arrives from a manually controlled element (76) adapted to force or not the use of a memory element (22) of the said memory elements, the said element (22) allowing a transmission of the said portions of the said electrical signals in the same order of reception. 10. Apparecchio secondo la rivendicazione 1, caratterizzato dal fatto di comprendere terzi mezzi per la trasmissione e la ricezione in modo continuo di segnali di sincronizzazione, detti terzi mezzi comprendendo un circuito di generazione ed un circuito di rivelazione dei detti segnali di sincronizzazione, il cui funzionamento è abilitato in modo complementare. 10. Apparatus according to claim 1, characterized in that it comprises third means for continuously transmitting and receiving synchronization signals, said third means comprising a generation circuit and a detection circuit for said synchronization signals, the operation is enabled complementarily. 11. Apparecchio secondo la rivendicazione 10, caratterizzato dal fatto che detto circuito di generazione dei detti segnali di sincronizzazione comprende un sintetizzatore (97) di segnale sinusoidale nel quale la fase di detto segnale sinusoidale risulta periodicamente invertita di 180°. Apparatus according to claim 10, characterized in that said circuit for generating said synchronization signals comprises a sinusoidal signal synthesizer (97) in which the phase of said sinusoidal signal is periodically inverted by 180 °. 12. Apparecchio secondo la rivendicazione 11, caratterizzato dal fatto che detto sintetizzatore (97) è realizzato tramite un convertitore digitale-analogico e che detta inversione di fase viene ottenuta alimentando il detto sintetizzatore tramite un segnale logico di temporizzazione proveniente da un'uscita di .una porta logica EX-OR (93), nella quale ad un primo ingresso perviene un segnale di temporizzazione e ad un secondo ingresso perviene un segnale logico alternativamente a livello «0» o «1» con periodo uguale al periodo della detta inversione di fase. 12. Apparatus according to claim 11, characterized in that said synthesizer (97) is realized by means of a digital-analog converter and that said phase inversion is obtained by feeding said synthesizer through a logic timing signal coming from an output of. a logic gate EX-OR (93), in which a timing signal reaches a first input and a logic signal arrives at a second input alternately at level «0» or «1» with a period equal to the period of said phase inversion . 13. Apparecchio secondo la rivendicazione 10, caratterizzato dal fatto di comprendere un filtro (11) elimina-banda disposta a monte di detti elementi di memoria (22, 23,24,25). 13. Apparatus according to claim 10, characterized in that it comprises a band-eliminating filter (11) arranged upstream of said memory elements (22, 23,24,25). 14. Apparecchio secondo la rivendicazione 13, caratterizzato dal fatto che detto filtro (11) attenua i detti segnali di sincronizzazione e segnali elettrici la cui frequenza è prossima a detti segnali di sincronizzazione. 14. Apparatus according to claim 13, characterized in that said filter (11) attenuates said synchronization signals and electrical signals whose frequency is close to said synchronization signals. 15. Apparecchio secondo la rivendicazione 13, caratterizzato dal fatto che detto filtro (11) comprende una pluralità di condensatori aventi una prima armatura stabilmente collegata con l'ingresso del detto filtro ed una seconda armatura ciclicamente collegata con l'uscita del detto filtro tramite un commutatore elettronico; in detto filtro essendo inoltre previsto un ingresso di controllo (14) per consentire un'inversione del senso di detto collegamento ciclico. 15. Apparatus according to claim 13, characterized in that said filter (11) comprises a plurality of capacitors having a first armature stably connected with the input of said filter and a second armature cyclically connected with the output of said filter through a electronic switch; a control input (14) is also provided in said filter to allow an inversion of the direction of said cyclic connection. 16. Apparecchio secondo la rivendicazione 15, caratterizzato dal fatto di comprendere un interruttore analogico (20) a comando logico disposto all'uscita di detto filtro (11) e azionato durante la fase di ricezione ed in coincidenza con la detta inversione del senso di detto collegamento ciclico. 16. Apparatus according to claim 15, characterized in that it comprises a logic controlled analog switch (20) arranged at the output of said filter (11) and activated during the reception phase and coinciding with the said inversion of the direction of said cyclic connection. 17. Apparecchio secondo la rivendicazione 1, caratterizzato dal fatto di comprendere un filtro passa-basso (34) disposto a valle di detti primi mezzi. 17. Apparatus according to claim 1, characterized in that it comprises a low-pass filter (34) arranged downstream of said first means. 18. Apparecchio secondo la rivendicazione 1, caratterizzato dal fatto di comprendere un circuito di ritardo (61) che consente, nel passaggio dalla fase di trasmissione alla fase di ricezione, una trasmissione di frammenti di segnale fonico contenuti in detti elementi di memoria (22, 23, 24, 25). 18. Apparatus according to claim 1, characterized in that it comprises a delay circuit (61) which allows, in the passage from the transmission phase to the reception phase, a transmission of phonic signal fragments contained in said memory elements (22, 23, 24, 25). 19. Apparecchio secondo la rivendicazione 1, caratterizzato dal fatto che all'estremità di ingresso di detti circuiti di codifica e di decodifica sono disposti amplificatori (2, 7) aventi impedenza d'ingresso e guadagno regolabili. 19. Apparatus according to claim 1, characterized in that amplifiers (2, 7) having adjustable input impedance and gain are arranged at the input end of said coding and decoding circuits. 20. Apparecchio secondo la rivendicazione 1, caratterizzato dal fatto che all'estremità di uscita di detto circuito di codifica è disposto un amplificatore (50) avente impedenza d'uscita e guadagno regolabili. 20. Apparatus according to claim 1, characterized in that at the output end of said coding circuit there is an amplifier (50) having adjustable output impedance and gain.
CH645577A 1977-03-15 1977-05-25 Encoding and decoding apparatus for the protection of the secrecy of communications CH621900A5 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CH645577A CH621900A5 (en) 1977-05-25 1977-05-25 Encoding and decoding apparatus for the protection of the secrecy of communications
FI780649A FI72241C (en) 1977-05-25 1978-02-27 Encoding and decoding device for protecting the communications secret
US05/885,214 US4217469A (en) 1977-03-15 1978-03-10 Coding and decoding apparatus for the protection of communication secrecy
IT21090/78A IT1094267B (en) 1977-05-25 1978-03-10 CODER AND DECODER APPARATUS FOR THE PROTECTION OF THE SECRET OF COMMUNICATIONS
ES467883A ES467883A1 (en) 1977-05-25 1978-03-15 Electrical signal encoder and decoder equipment contained in a preferred frequency band (Machine-translation by Google Translate, not legally binding)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CH645577A CH621900A5 (en) 1977-05-25 1977-05-25 Encoding and decoding apparatus for the protection of the secrecy of communications

Publications (1)

Publication Number Publication Date
CH621900A5 true CH621900A5 (en) 1981-02-27

Family

ID=4309904

Family Applications (1)

Application Number Title Priority Date Filing Date
CH645577A CH621900A5 (en) 1977-03-15 1977-05-25 Encoding and decoding apparatus for the protection of the secrecy of communications

Country Status (4)

Country Link
CH (1) CH621900A5 (en)
ES (1) ES467883A1 (en)
FI (1) FI72241C (en)
IT (1) IT1094267B (en)

Also Published As

Publication number Publication date
FI780649A7 (en) 1978-11-26
FI72241B (en) 1986-12-31
IT1094267B (en) 1985-07-26
ES467883A1 (en) 1978-11-01
FI72241C (en) 1987-04-13
IT7821090A0 (en) 1978-03-10

Similar Documents

Publication Publication Date Title
US3175191A (en) Binary code signalling system having a binary counter at the receiver responsive to a selected code
US3777278A (en) Pseudo-random frequency generator
JPS626757Y2 (en)
US4020285A (en) Voice security method and system
US3692964A (en) Remote-testing arrangement for two-way transmission channel of pcm telecommunication system
US3622704A (en) Vocoder speech transmission system
US3778556A (en) Telephone signaling and testing apparatus with provisions for either pulse or multifrequency dialing
CH621900A5 (en) Encoding and decoding apparatus for the protection of the secrecy of communications
KR20000026250A (en) Method and apparatus for operating finite field
US3600518A (en) Subscriber subset for pcm telephone system
US4278840A (en) Dynamic frequency and time voice encryption system and method
US4013837A (en) Voice security method and system
US4217469A (en) Coding and decoding apparatus for the protection of communication secrecy
JPS5917568B2 (en) A circuit device that converts analog signals to digital signals and vice versa.
GB1117292A (en) Supervisory apparatus for telecommunication systems
FI72240B (en) KODNINGS- OCH DEKODNINGSANORDNING FOER SKYDDANDE AV KOMMUNIKATIONSHEMLIGHETEN
ATA506473A (en) Telephone subscriber handset with push-button selector - uses electronic switching cct. to supply pulse series representing selected numbers
US3378644A (en) Telephone code ringing circuits
US3686445A (en) Timing signal generators
SU725264A1 (en) Subscriber&#39;s call device
Nair et al. Surrogate-robot
RU2010439C1 (en) Device for transmission of data over vocoder path
KR100376317B1 (en) A device of generating clearly distinctive ring signal
GB772714A (en) Improvements relating to digital code information interchange systems
SU391555A1 (en) GENERATOR OF NATURAL NUMBERS

Legal Events

Date Code Title Description
PL Patent ceased
PL Patent ceased