[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

MXPA04005228A - Metodo para generar codigos para deteccion de errores y generador de codigos para deteccion de errores. - Google Patents

Metodo para generar codigos para deteccion de errores y generador de codigos para deteccion de errores.

Info

Publication number
MXPA04005228A
MXPA04005228A MXPA04005228A MXPA04005228A MXPA04005228A MX PA04005228 A MXPA04005228 A MX PA04005228A MX PA04005228 A MXPA04005228 A MX PA04005228A MX PA04005228 A MXPA04005228 A MX PA04005228A MX PA04005228 A MXPA04005228 A MX PA04005228A
Authority
MX
Mexico
Prior art keywords
bits
channel
frame
crc
code
Prior art date
Application number
MXPA04005228A
Other languages
English (en)
Inventor
Yil Kwon Soon
Original Assignee
Lg Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020010076756A external-priority patent/KR100833847B1/ko
Application filed by Lg Electronics Inc filed Critical Lg Electronics Inc
Publication of MXPA04005228A publication Critical patent/MXPA04005228A/es

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0059Convolutional codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0065Serial concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0067Rate matching
    • H04L1/0068Rate matching by puncturing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0083Formatting with frames or packets; Protocol or part of protocol for error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/08Arrangements for detecting or preventing errors in the information received by repeating transmission, e.g. Verdan system
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Error Detection And Correction (AREA)

Abstract

En un sistema de comunicaciones movil un codigo para deteccion de errores o un indicador de marcos (freims) de calidad (por ejemplo GRC) se genera utilizando selectivamente informacion de los marcos, y al menos un identificador WCA de otra terminal y un identificador de terminal correspondiente. y un identificador de terminales puede transmitirse implicitamente al receptor.

Description

MÉTODO PARA GENERAR CÓDIGOS PARA DETECCIÓN DE ERRORES Y GENERADOR DE CÓDIGOS PARA DETECCIÓN DE ERRORES Campo técnico La presente invención se refiere a un sistema de comunicaciones, y más específicamente, a un método para generar códigos de detección de errores y un generador de códigos para la detección de errores en un sistema móvil de comunicaciones. I Técnica anterior Por lo regular, los sistemas de radiocomunicaciones para transferir datos en paquetes utilizan canales físicos como el Packet Data Channel (en adelante se menciona como PDCH, Canal de Datos en Paquetes) , Packet Data Control Channel (en adelante se menciona como PDCCH, Canal de Control de Datos en Paquetes) y otros.
El PDCH es un canal !que se utiliza en la transferencia de datos en 1 paquetes que realmente necesitan ser transferidos a una terminal pertinente, estación móvil o usuario (en ! adelante se menciona en forma indistinta) . Muchos usuarios prefieren el PDCH con base en el sistema de Multiplexaje por División de Tiempo (en adelante se menciona como ;el sistema TDM) . El PDCCH contiene información de control, permitiendo a una terminal recibir los datos transferidos a través del PDCH sin error. ; I La Figura 1 muestra un formato de mensaje de control y diferentes bits de información transmitidos a través I del PDCCH de acuerdo con una técnica relacionada para un sistema TDM. El identificador del canal ARQ (petición automática) y el identificador de subpaquetes son bits de información binarios que informan a la terminal si va a retransmitir o no información que incluye PDCH correspondiente a PDCCH. El 'tamaño de paquetes del codificador es bits de información binarios que informan un número de bits de información de datos transmitido en el PDCH. El identificador MAC es un identificador de la terminal, y los valores excepción (000000) 2 indican que la información de control del PDCCH es transferida a cual terminal.
Cuando una estación base transfiere datos en paquetes utilizando el sistema TMD, o planea los datos y después envía los datos a cada terminal en secuencia, los datos en paquetes, que se transmiten a cada terminal, siempre utiliza todos los recursos disponibles, por ejemplo, los códigos de Walsh, ,en el PDCH. Incluso cuando solo es necesario utilizar unaj parte de los recursos disponibles, todos los recursos' todavía son utilizados para los datos en paquetes. Codo resultado de esto, la mayor parte de los demás recursos se desperdician al mismo tiempo. j Por ejemplo, los datos enviados sobre el PDCH necesitan ser codificados y decodificados basándose en los códigos de Walsh. Los bits seriales se convierten en paralelos, y los bits paralelos1 se codifican utilizando los códigos de Walsh. Para decodificar los datos, la información relacionada con los Códigos de Walsh se envía sobre el PDCCH.
En el sistema TDM existe una pluralidad de intervalos de tiempo 1, 2, 3, 4, 5, 6, etc., y sólo una de una pluralidad de terminales es reservada para cada intervalo de tiempo donde un PD<H y PDCCH son enviados a la terminal durante este intervalo de tiempo asignado. Por ejemplo, si están los usuarios 1 y 3 y los intervalos de tiempo 1 y 3, respectivamente, y si todos los códigos de Walsh 32 -arios están disponibles para que los utilice la terminal 1, todos los códigos de Walsh 32-arios se utilizan en el PDCH durante el i intervalo de tiempo 1. No obstante, si los códigos de Waísh disponibles disminuyen en el intervalo de tiempo 3, todos los códigos de Walsh disminuidos se utilizan para el,PDCH. Incluso antes que la terminal 3 pueda utilizar ¡ los códigos de Walsh cambiados/disminuidos en el intervalo de tiempo 3, necesita saber esta información.1 Para lograr esto, la BS transmite esta información utilizando un campo del Walsh Code Space Identification Identifier (WSI, Identificador de la Identificación del Espacio del Código de Walsh) en el PDCCH (sin PDCH) con el bit de información del campo MAC_ID de (000000) 2 antes del intervalo de tiempo 3 para todas las terminales dentro una célula.
Y, la estación base transmite explícitamente un mensaje de control que incluye MAC_ID a las terminales sobre el PDCCH. ¡ i Una estación base transmite en forma regular o irregular WSI en el PDCCH sin el PDCH a todas las terminales bajo su gestión. ¡En el transcurso de la transmisión, la estación base utiliza cada energía posible para todas las terminales (incluso las terminales en el peor ambiente) para poder1 recibir la información de modo que incluso las terminales en el peor ambiente puedan recibir el WSI. De aquí que, la transmisión consume mucha energía. Además, ¡ cuando el WSI cambia, la estación base tiene que informan los cambios a todas las terminales cada vez. En estos casos, la estación base no puede transmitir PDCH, de modo ,que la eficiencia de la transmisión se reduce en consecuencia en todo el sistema.
Las referencias anteriores se incorporan en la presente como referencia cuando es adecuado para las enseñanzas adecuadas de detalles adicionales o alternativos, características y/o antecedentes técnicos. i Descripción de la invención Un objetivo de la invención es solucionar al menos los problemas y/o desventajas interiores y proporcionar al menos las ventajas escritas en adelante.
Un objetivo de la presente i invención es proporcionar un formato de mensajes de contrql modificado.
Otro objetivo de la ! presente invención es proporcionar un campo adicional para el formato de mensajes de control y reducir el número de bits del formato de mensaje de control. ¡ i Otro objetivo de la presente invención es mejorar la capacidad de detección de errores del PDCCH.
Otro objetivo de la presente invención es I proporcionar un método generadbr de códigos para la detección de errores y un generador de códigos de detección de errores que permita aumentar la eficiencia de los recursos y mejorar una capacidad para la detección de errores.
Otro objetivo de la presente invención es transmitir implícitamente un MAC ID.
Para lograr al menos estas y otras ventajas en su totalidad o en parte, se proporciona en un sistema móvil de comunicaciones que utiliza multiplexaj e por división de tiempo y multiplexaj e por 'división de códigos, un método generador de códigos para la detección de errores de acuerdo con la presente invención que se caracteriza porque se genera un código para detección de errores utilizando selectivamente una información de control para la transmisión de datos, un identificador de la indicación del espacio de Walsh de otra terminal y un identificador de la terminal correspondiente.
Para además lograr al menós estas y otras ventajas en su totalidad o en parte, se | proporciona un método que incluye generar un primer código de detección de errores utilizando la información de control para la transmisión de datos y el identificador de la indicación del espacio de Walsh de otra terminal y generar un segundo código de detección de errores utilizando el primer código de detección de errores y el identificador de la terminal.
De preferencia, en donde los bits 0 ó 1 se completan í en el identificador de la terminal de modo que una longitud del identificador de la terminal coincida con el del primer código para la detección de errores.
De preferencia, el identificador de la indicación del espacio de Walsh de otra terminal y el identificador de las terminales no se transmiten a una terminal a la que se transmitirán los datos . i De preferencia, el paso de generar el segundo código para la detección de errores además incluye un paso de llevar a cabo un exclusivo operación en el primer código de detección de errores i y el identificador de la terminal correspondiente . i De preferencia, el método! además incluye adicionar el segundo código de detección de errores a la información de control para la transmisión de los datos.
¡ De preferencia, el método incluye inicializar un generador de códigos de detección de errores utilizando el identificador de la terminal y generar un código de detección de errores desde el 'generador de códigos de detección de errores inicializado utilizando la información de control para la transmisión de los datos.
De preferencia, el método, incluye inicializar un generador de código de detecciónj de errores utilizando el identificador de la terminal y generar un código de detección de errores desde el ¡generador de códigos de detección de errores inicializado utilizando la información de control para la transmisión de los datos y el identificador de la indicaciqn del espacio de Walsh de otra terminal. ' De preferencia, el método incluye inicializar un generador de códigos de detección de errores utilizando el identificador de la terminalj y el identificador de la I indicación del espacio de Walsh de otra terminal y generar un código de detección de errores desde el generador de códigos para ]ja detección de errores inicializado utilizando la información de control para la transmisión de datos.
De preferencia, la información de control para la transmisión de los datos incluyé un identificador de un canal de retransmisión utilizado para la retransmisión, un identificador de subpaquetes en el canal de retransmisión, un tamaño de datbs de un canal a través del cual se transmiten los datos y un identificador de la indicación del espacio de Vjíalsh de una terminal correspondiente .
Para además lograr al menos estas y otras ventajas en su totalidad o en parte y de ¡acuerdo con el propósito de la presente invención, como s'e incorpora y ampliamente se describe en la presente, se proporciona en un sistema móvil de comunicaciones que utiliza multiplexaje por i división de tiempo y multiplexaj^ por división de código, un aparato para generar un código de detección de errores se caracteriza en que un código de detección de errores se genera utilizando selectivamente una información de control para transmisión de datós, un identificador de la indicación del espacio de Walsh de otra terminal y un identificador de la terminal correspondiente.
De preferencia, el aparató incluye un generador de códigos de detección de errores que genera un primer código de detección de errores utilizando la información de control para la transmisión de datos y el identificador de la indicación del espacio de Walsh de otra terminal y un operador de módulo que genera un segundo código de detección dé errores utilizando el primer código de detección de errores y el identificador de la terminal . j De preferencia, el generador del código de detección de errores adiciona el segundoí código de detección de errores a la información de control para la transmisión de datos que se han de transmitir.
De preferencia, el aparato ise inicializa mediante el identificador de la terminal i y genera un código de detección de errores utilizando ¡'la información de control para la transmisión de datos. i i I De preferencia, el aparato j se inicializa mediante el identificador de la terminal | y genera un código de detección de errores utilizando j la información de control para la transmisión de datos de la indicación del espacio de Walsh de otra terminal.
De preferencia, el aparatoj se inicializa mediante el identificador de la terminal y el identificador de la I indicación del espacio de Walsh de otra terminal y genera un código de detección de error utilizando la información de control para la transmisión de datos .
Ventajas adicionales, objetivos y características de la invención se establecerán en1 parte en la descripción i siguiente y en parte será evidente para los expertos en la técnica tras el examen de lo siguiente o puede aprenderse a partir de la práctica de la invención. Los objetivos y ventajas de la invención pueden realizarse y lograrse como se señala particularmente en las reivindicaciones anexas. ¡ Breve descripción de los dibujos La invención será descrita con detalle haciendo referencia a los siguientes dibujos en los cuales números de referencia iguales se refieren a elementos iguales, en donde : ¡ La Figura 1 ilustra un formato de mensaje de la técnica anterior; La Figura 2 muestra un formato de mensaje de acuerdo con una modalidad preferida; La Figura 3 muestra un formato de mensaje de acuerdo con una modalidad preferida; j.
La Figura 4 muestra una lestructura de trama de acuerdo con una modalidad preferida; La Figura 5A muestra un diagrama en bloques de una estructura de cadena de transmisión de PDCCH de acuerdo con una modalidad preferida; La Figura 5B muestra un diagrama en bloques de una estructura de transmisión PDCCH de acuerdo con una modalidad preferida; La Figura 6A muestra un diagrama en bloques del indicador externo de la calidad 'de la trama de calidad de la Figura 5B de acuerdo con una modalidad preferida; La Figura 6B muestra un ) indicador interno de la calidad de la trama de la Figura 5B de acuerdo con una modalidad preferida; La Figura 7 muestra un diagrama en bloques de un bloque de adición del código de detección de errores de acuerdo con una modalidad preferida; La Figura 8 y Figura 9 muestran diagramas en bloque de un bloque de adición del código de detección de error de acuerdo con una modalidad preferida; La Figura 10 muestra un diagrama de un resultado de salida del bloque de adición del código de detección de errores mostrada en la Figura 8 ó Figura 9 de acuerdo con una modalidad preferida; 1 La Figura 11 y la Figura 12 muestran diagramas en bloques del bloque de adición del código de detección de error de acuerdo con una modalidad preferida; La Figura 13 muestra un diagrama en bloques detallado del bloque de adición del código de detección de errores de acuerdo con una modalidad preferida; y La Figura 14 muestra un diagrama de un resultado de salida del bloque de adición del código de detección de errores mostrado en la Figura 13 de acuerdo 'con una modalidad preferida.
Mejor modo para llevar a cabo la invención Antes de la descripción de1 la presente invención, se explican a continuación los parámetros que se utilizan en la presente invención. ¡, Código de Walsh es un nombre común de códigos que tienen ortogonalidad entre síj y se utilizan para transmitir canales físicos. \> j El espacio del código de j Walsh es una serie de códigos de Walsh disponible para| el uso corriente cuando una estación base transmite datos en paquetes, y los elementos de éste varían de acuerdo con el tiempo.
PDCH(i) significa iésimo PÜCH si están disponibles al menos dos PDCH para su uso. h este caso, cada uno de los PDCH se divide para utilizar los códigos de Walsh en el espacio de los códigos de Wal$h. utilizan en la siguiente descripción. En otras palabras, cuando existe PDCCH(l), PDCCH(2.'),., PDCCH(N) y PDCH(l), PDCH(2),.; PDCH(N), PDCCH (i) indica el PDCCH que la estación base transmite a la ¡ terminal para recibir exitosamente PDCH(i).
La Figura 2 muestra el formato del mensaje del Packet Data Control Channel (PDCCH) de acuerdo con la modalidad preferida (que se describe más adelante) , sobre el PDCCH, por ejemplo PDCCH de avance (F-PDCCH) . El formato del mensaje del PDCCH incluye un campo adicional denominado campo Walsh Code Allocation (WCA, Asignación del Código de Walshj) (por ejemplo el campo de identificación del espacio |; de Walsh CD (CWSI) / campo del Las Walsh Code Index j.(LWSI, índice del Último Código de Walsh) , que de preferencia evita el consumo de energía desperdiciado causado por la transmisión, y elimina esta transmisión. Incluso si se utiliza la transmisión, el campo adicional del campo WCA reduce las ineficiencias de un 'sistema prescrito. La descripción de los campos ilustrados en la Figura 2 y las diferentes implementaciones del campo WCA pueden encontrarse en la Solicitud ys Copendiente Serie No. 10/259,292 presentada el 30 de! Septiembre de 2002, cuya descripción completa se incorpora en la presente como referencia. ¡ Este formato de mensaje que puede utilizarse en un sistema TDM, es decir, un ca al! físico PDCH y un canal físico PDCCH dentro de un intervalo de tiempo prescrito y utiliza los códigos de Walsh disponibles, y un sistema de i Multiplexión por división de Código (CDM) , es decir, una pluralidad de canales físicos PDCH (i) y una pluralidad de i canales físicos PDCCH (i), en donde i es un número entero mayor que o igual a 0, dentro Jde un periodo de tiempo prescrito, y la pluralidad de usuarios son asignados a una pluralidad de canales físicos mediante la asignación de los códigos de Walsh dentro del espacio de los códigos i de Walsh. i i Haciendo una comparación Jde los campos (EP_SIZE, ACID, SPID, MAC_ID y WCA) de la¡ Figura 1 (EP_SIZE, ACID, SPID y MAC_ID) y la Figura 2¡ (EP_SIZE, ACID, SPID y MAC_ID) , el número de bits de iriformación ha aumentado de I 13 bits a 20 bits. Con la adición del campo WCA, el número de bits para el PDCCH en el modo TDM/CDM aumentó, dando origen a más consumo de energía. De aquí que existe la necesidad de disminuir leí número de bits de información de los campos PDCCH i I ¡ Es posible utilizar los ' tres enfoques siguientes para reducir el número de bits de información del PDCCH: I I El método 1 es utilizar 8 bits explícitos MAC_ID y adicionar 8 bits CRC (códig'o de verificación de redundancia cíclica) , que es una clase de códigos de detección lineal de errores que genera bits de comprobación de paridad buscando i el resto de una división I polinomial para la detección de errores.
El método 2 es enmascarar j los 16 bits CRC con el usuario implícito MAC_ID y no transmitir el MAC_ID.
El método 3 es utilizar un i "CRC doble", en donde el primer CRC se enmascara por 8 bijts implícitos MAC_ID y un segundo CRC se adiciona con el primer CRC y el MAC_ID no se transmite. ' La ventaja del método 1 es' que el número máximo de decodificaciones ciegas del PDCCH de avance (F-PDCCH) se limita a 4, mientras que el método 2 requiere un máximo de 6 decodificaciones ciegas de F-PDCCH. Por tanto, el método 1 puede ser una solución preferida en términos de complejidad del móvil. La ventaja del método 2 es que la eficacia de UDER (UnDetected Error Ratio, Tasa de Errores no Detectados) es mejor que él método 1 debido a la longitud aumentada del CRC.
El método 3 es un híbrido del método 1 y el método 2, y dos PDCCH están soportados por un sistema y los PDCCH tienen tres tipos de formato de transmisión, el método 3 proporcionará aproximadamente la misma eficacia I UDER como el método 2, manteniendo al mismo tiempo el mismo nivel de complejidad de la estación móvil. Puesto que la complejidad del métodoj 1 y el método 3 es semejante, es razonable elegir un método que proporcione mayor eficacia. De aquí que, la modalidad preferida de la presente invención utiliza el método 3 para reducir el número de bits del PDCCH. ¡' De acuerdo con una modalidad preferida, que utiliza el tercer método, la Figura 3 muestra el formato de mensajes del PDCCH cuando el número de bits de los campos ALSH_MASK, EXT_MSG_TYPE y RESERVED es igual a 0 (véase la Solicitud US Copendiente Serie No. 10/259,292). Como se muestra en ésta, el número dé bits del PDCCH disminuye a 13 bits, incluso con los bits de campo de número de secuencia adicional. i La estructura de la trama PDCCH se muestra en la Figura 4 que incluye los ¡ bits de la cola del decodificador de 8 bits. Además, el número de bits puede reducirse más disminuyendo el número de bits del segundo CRC para que sea menos de 8 bits, por ejemplo 4 bits, dependiendo de los requisitos del sistema. Para generar la estructura de la trama PDCCH, se utilizan los siguientes pasos: Paso 1: Se calculan los bits del primer CRC con base en los 13 bits ¡de entrada del PDCCH aleatorizado y se enmascara por el "MAC_ID" implícito; y Paso 2 : Se calculan íos bits del segundo CRC con base en los 13 bits dé entrada y los bits del primer CRC generados en el paso 1. Paso 3 : Se suman los bits de la cola del codificador. ¡ Dependiendo de la terminología que se utilice, el primer CRC puede referirse a un |CRC externo, y el segundo CRC puede referirse al CRC interno. De otro modo, el primer CRC puede referirse al ¡CRC interno y el segundo CRC puede referirse al CRC externo, dependiendo de la terminología utilizada. Por conveniencia, en adelante se utilizará el primero en esta! modalidad preferida. La Figura 5A muestra un diagrama pie bloques general de una estructura de cadenas de transmisión de PDCCH de acuerdo con una modalidad preferida. Con referencia a la Figura 5A, una secuencia de entrada de EfDCCH, como se muestra en la Figura 3, incluye un campo idéntificador del canal ARQ de 2 bits, un campo de tamaño de! aquetes del codificador de 3 bits y un campo del idéntificador de subpaquetes de 2 bits, el campo CA de 5 bits iy un campo de número se i secuencia opcional de 1 bit. U código de detección de error como un CRC (código de comprobación de redundancia cíclica) se adiciona a la secuencia de entrada en un bloque de adición de códigos de detección de error 101.
Los bits del extremo final para enviar un estado final de una terminación de enrejado se adicionan a una secuencia de salida del bloque ide adición de códigos de detección de errores 101 en un bloque de adición de bits del extremo final 102. La secuencia a la cual se adicionan los bits del extremo jfinal se codifica como un código de convolución en un cocjlificador 103. Después de que la secuencia producida haya sido codificada, se repite en un bloque de repetición de símbolos 104. Los bits repetidos se pinchan en u bloque perforador 105 y después se intercalan en un intiercalador de bloques 106, ? y luego se modulan en un modulador QPSK 107.
La Figura 5B muestra unaj estructura de cadena de transmisión PDCCH detallada de ; acuerdo con una modalidad preferida de la presente invención. En este caso, la estación base de preferencia transmite sobre el Forward Packet Data Control Channel a tiásas de datos variables i-prescritas, por ejemplo de 29600, 14800 y 7400 bps, dependiendo de la duración de la | trama. La duración de la trama de preferencia es NU _SLOT!S (NUM_SL0TS = 1, 2 ó 4) 1.25 ms fracciones de tiempo. j Todos los Packet Data Control Channels y Packet Data jchannels transmitidos al mismo tiempo de preferencia comienzan sus transmisiones al mismo tiempo (SYS_TIME) j y tienen las mismas duraciones. J Para una estación base determinada, las secuencias PN piloto I y Q para el canalj de control de datos en paquetes de avance de preferencia utiliza la misma secuencia PN piloto desplazada jomo para el canal piloto ¡ i de avance. Los símbolos de modulación transmitidos sobre el primer canal de control de datos en paquetes de avance (PDCCH_ID = "0") de preferencijá deben ser transmitidos utilizando al menos tanta energía como los símbolos de modulación transmitidos sobre el segundo canal de control de datos en paquetes de avanc (PDCCH_ID = "1") que se transmite al mismo tiempo, Nmax_PDCH es 2. Véase la Solicitud Copendiente Serie No .' 10/259, 292.
La información transmitida sjóbre el canal de control de datos en paquete de avance jde preferencia contiene SDU[12:0] aleatorizado y SDU [20: 13] cubierto por el indicador de calidad de la trama^ donde SDU (Service Data Unit, Unidad de Datos de Servicie») es un parámetro pasado por la capa MAC. La trama del cknal de control de datos en paquete de avance de preferencia contiene SDU[12:0] 1 aleatorizado, el SDU [20: 13] cubierto por el indicador de la calidad de la trama de 8 bitsl el indicador interno de la calidad de la trama (CRC) de¡ 8 bits y los 8 bits del extremo final del codificador. p El generador del primer CRC 2 OIA y el generador del segundo CRC 201B: El SDU [2b: 13] cubierto por el indicador de la calidad de la ¡trama de 8 bits (primer CRC) se genera realizando la adición del módulo 2 del SDU [20: 13] (MAC_ID) pasado por la capa MAC, con un indicador externo de la calidad de la trama, que se calcula en el SDU [12:0] aleatorizado. El generador del segundo CRC 201B: El indicador interno de la calidad de la trama (segundo CRC) se ca1leula en todos los bits dentro de la trama, excepto ell 'propio indicador interno de la calidad de la trama y los bits en el extremo G final del codificador.
El generador del bit del extremo final (202) genera los últimos 8 bits de cada trama del canal de control de datos en paquete de J avance se denomina los bits del extremo final del codificador. De preferencia, cada uno de los 8 bits se establece en "0". El codificador (203) codifica convolucionalmente como la I trama PDCCH. De preferencia; el codificador se inicializa al estado todo ceroj, en el extremo de cada trama. La trama PDCCH codificada sufre repetición de símbolos de código (204) y l(os símbolos de código resultantes de la repetición1 de los símbolos se puncionan (205) . Los símbolos ¡'de modulación sobre el PDCCH luego se intercalan, y i el bloque intercalador (206) se alinea con la trama PDCCH. j, El símbolo de modulación se proporciona para bloquear el mapeo del punto de jla señal 207 (por ejemplo el modulador) para la transmisión. La Figura 6A muestra detalles del generador del primer CRC (externo) 201A de la Figura 5. El SDU[20:13] cubierto por el indicador de la calidad de la trama de 8 bi¡ts (primer CRC) se genera realizando la adición del niódulo 2 del SDU[20:13] (MAC_ID) pasado por la capa MACT con un indicador externo de la calidad de la trama, que se calcula sobre el SDÜ[12:0] aleatorizado . El polinomio generador para el indicador externo de la calidad ¡ 'de la trama se basa en g(x) = x 8 + x 2 + x + l. de registro establecen en un uno lógico y los conmutadores preferentemente se establecen en la posición ascendente. El registro se cronometra una vez para cada uno1 'de los primeros 13 bits de entrada aleatorizados de la trama del canal de control de datos en paquete de avancé con estos bits como entrada. Después, los conmutadqres se establecen en la posición descendente de modo |que la salida sea una adición módulo 2 con el SDU[?0:13] de 8 bits y las entradas de registro desplazado | sucesivas sean "0". Cada registro se cronometra 8 veces más. Estos bits adicionales forman el campo SDU[20:13] cubierto por el indicador de la calidad de la ' trama, es decir, el CRC externo, que se transmite en ! ¡el orden calculado como salida. Ir La Figura 6B muestra los detalles ^-e^ generador del segundo CRC (interno) 201B que pe muestra en la Figura 5. El indicador interno de la cali'dad de la trama (CRC) se genera con base en todos bits dentro de la trama, excepto el propio indicador interno de la calidad de la trama y los bits del extremo final del codificador. El canal de control de datos en1 paquete de avance de preferencia utiliza un indicadorj.de calidad de la trama de 8 bits. El polinomio generador para el indicador interno de la calidad de la trama preferentemente se basa en g(x) = x 8 + x 7 + x 4 + x 3 -ij'x + l.
De aquí que, el indicador jinterno de la calidad de la trama y el indicador externo áe la calidad de la trama pueden generarse por diferentes polinomios, respectivamente. J; i Al principio, si la duracijfjn de la trama del canal de control de datos en paquete j ;de avance es 1.25 ó 2.5 ms, todos los elementos de registro desplazados 201b0-201b7 preferentemente se iniciaíizan al uno lógico y los conmutadores preferentemente se 'establecen en la posición ascendente. Si la duración de!' l trama del canal de control de datos en paquete de ¡avance es 5 ms, todos los elementos de registro desplazados preferentemente se iniciaíizan a cero lógico ' y los conmutadores j ¡ preferentemente se establecen eii la posición ascendente. Cada registro se cronometra una ¡vez para cada uno de los I primeros 21 bits de la tramaj de control de datos en j ; paquete de avance con estos ¡ i bits como entrada. Los conmutadores se establecen en la ¡posición descendente de modo que la salida sea una adición del módulo 2 con un "0" y las entradas de registros de desplazamientos sucesivas sean "0"s. El registro jse cronometra otras ocho veces. Estos bits adicionales d¡eben ser los bits del indicador interno de la calidad de la trama, que se transmiten en el orden calculado !¿omo salida. j La Figura 7 muestra un diagrama en bloques de un bloque de adición de códigos de ¡detección de error de la Figura 5A de acuerdo con otra modalidad preferida. En la Figura 7, el bloque de adición de códigos de detección de error se denominan generador MAp_ID/WCA-CRC y un código de detección de error generadora partir del generador MAC_ID/WCA-CRC se denomina un| 1 código MAC_ID/WCA-CRC, donde WCA es, por ejemplo, CWSI ó LWCI . El símbolo "/" i por lo regular se interpreta ccjmo "y" u "ó" , si "/" se interpreta como una "ó", puede ¡utilizarse MAC_ID ó WCA. Si "/" se interpreta como una "y", se utilizan MAC_ID y WCA. Con referencia a la Figura j?, un código de detección de error adicionado a PDCCH(i) de acuerdo con esta modalidad preferida de la presente invención, por ejemplo, un ' código MAC_ID/WCA-GRC, se genera utilizando la secuencia de entrada de ha. secuencia de entrada PDCCH(i) con WCA(j) y-o el identificador MAC (i) (MAC_ID(i) ) . El código MAC_ID/WCA-CRC puede generarse a j elección utilizando la secuencia PDCCH(i) y WCA(j) de otro canal de control PDCCH(j) .j En este caso, WCA(j) significa WCA transmitido sobre éjl PDCCH(j), donde i j y de preferencia j = i-1 cuando i>l. El identificador MAC (i) es asignado a una terminal o usuario que debe recibir la información sobre el P CCH(i) .
La Figura 8 muestra un diagrama en bloques más detallado del bloque de adición de códigos de detección de errores ilustrada en la Figura 7 de acuerdo con esta modalidad preferida. El generador MAC_ID/WCA-CRC 201 de acuerdo con la presente invención incluye un generador CRC 301 que genera un código CRC ' general y un operador de módulo 303.
En este caso, el generador CRC 301 utiliza secuencia de entrada PDCCH(i) (EP SIZE, ACID, SPID, WCA(i) y AI_SN) de x bits y WCA(j) como entradas para generar un código CRC que tenga una longitud de M bits general . El generador CRC 102 es un nombre común del generador CRC constituido con registros de transición.
El operador de módulo 303 ljlleva a cabo una operación de módulo 2 (por ejemplo operación exclusiva OR) en el código CRC general de M bits de longitud y un identificador MAC (i) de S bits de longitud para generar un código MAC_ID/ CA-CRC de M bitjs. En este caso, si S<M, los bits restantes (M-S) se completan con "0"s ó "l"s al frente o atrás del identificado MAC (i) y entonces se j lleva a cabo la operación del módjulo 2. i En la Figura 8, WCA(j) y MAC_ID(i) se utilizan a elección para generar el código MAC_ID/WCA-CRC. Es decir, el generador MAC_ID/ CA-CRC utiliza a ambos o cualquiera de estos.
La Figura 9 muestra un diagrama en bloques más detallado del bloque de adición de los códigos de detección de error ilustrado en la Figura 7 de acuerdo con otra modalidad preferida. la Figura 9, un generador CRC 401 incluido en un generador MAC_ID/WCA-CRC inicializa los valores de sus registros de transición utilizando el MAC ID (i) . Si una longitud del identificador MAC (i) es más corta que para inicializar los valores de los registros de transición del generador CRC 401, los "0"s ó "l"s que representan el número necesario se completan al frente atrás del identificador MAC (i) y se lle a a cabo una operación módulo 2. El generador CRC 401 qüe tiene los registros de transición inicializados basados jen MAC_ID(i) utiliza una secuencia de entrada PDCCH(i) de x número de bits y WCA(j) de PDCCH(j) para generar! un código MAC_ID/WCA- CRC(i) con una longitud M bits. En la Figura 9, WCA(j) y MAC_ID(i) se utilizan de manera [alterna para generar el código MAC_ID/WCA-CRC. Es deci él generador MAC_ID/WCA-CRC utiliza ambos o cualquiera estos .
La Figura 10 muestra un diagrama de un resultado de salida de cada uno de los blo|¾ues de adición de los códigos de detección de errores de las Figuras 8 y 9. El código MAC_ID/ CA-CRC (i) se adiciona a la secuencia de entrada del PDDCH(i) [sic] para la entrada al bloque de adición de los bits del extremo ! final 102 de la Figura 5A. Como se puede apreciar, el ^ orden del arreglo del código MAC_ID/WCA-CRC (i) y la secuencia de entrada del PDCCH(i) pueden invertirse. El ijdentificador MAC (i) se utiliza para generar MAC_ID/WCA-CRC ( i) y no necesita ser transmitido por separado a un | extremo receptor cuando WCA(j) no se utiliza ("/" = ó) . Del mismo modo, cuando el identificador MAC (i) y WCA(j) | ¡se utilizan ("/" = y) , estos parámetros no necesitan, ser transmitidos por separado al extremo receptor. En ¡cambio MAC_ID/ CA-CRC (i) y la secuencia de entrada PDCCH(i) se transmiten al extremo receptor. solo se utiliza MAC ID (i) para generar el código MAC ID/WCA-CRC, [es decir, sin CA(j)), no hay consideraciones especiales/ factor que sea necesario tomar en cuenta. No obstante, si se ujtiliza WCA(j) con o sin MAC_ID(j) por el generador MAC_ID/WCA-CRC, deben tomarse en cuenta los siguientes factores operativos Primera consideración operativa Cuando se utiliza un número jlk de PDCH(i) y un número N de PDCCH(i), una terminal debe reconocer el identificador MAC (i) y WCA (j) para recibir PDCCH(i) . De aquí que, para recibir PDCCH(ü ¡ PDCCH(j) necesita ser correctamente recibido para interpretar WCA(j) . Si la interpretación de CA(j) es equivocada o incorrecta, la terminal no puede recibir correctamente el PDCCH(i) .
Segunda consideración operativa En la primera consideración operativa, suponiendo que j es (i-1) , una terminal debe reconocer el identificador MAC(i) y WCA(i-l) Jara recibir el PDCCH(i) . con el fin de recibir el PDCCH(i!)¡, el PDCCH(j-l) necesita ser recibido correctamente para interpretar WCA (i-1) . No obstante, debe determinarse pór anticipado un valor WCA(O) , por ejemplo WCA(O) (00000)2- La Figura muestra un diagrama en bloques ¡más detallado del bloque generador CRC 501 que genera código CRC general y un operador de módulo 502 . El generador CRC 501 utiliza la secuencia de entrada PDCCH(i) de; , x bits para generar un i código CRC general de M bits de longitud. El operador del módulo 502 lleva a cabo la operación del módulo en el código CRC general y { identificádor MAC (i) de S bits + WCA(j) de Y bits}; donde i?j , para generar MAC_ID/WCA-CRC(i) de M bits. Si (S+Y)<M, se completan los " 0"s ó "l"s enfrente o atrás de la secuencia que comprende el { identificador MAC(i) + WCA(j)}, | antes de llevar a cabo la operación del módulo 2 . En la Figura 11 , CA(j) y MAC_ID(i) se utilizan a elecciórij para generar el código MAC_ID/ CA-CRC. Es decir, el generador MAC_ID/WCA-CRC utiliza ambos o cualquiera de estos.
La Figura 12 muestra otro ¡diagrama en bloques del bloque de adición de códigos de ¡detección de error en la Figura 7 de acuerdo con otra Jodalidad preferida. Con referencia a la Figura 12 , un generador CRC 601 incluido en un generador MAC_ID/WCA-CRC 2 Ój 1 inicializa los valores de sus registros de transición utilizando { identificador MAC(i) + WCA(j)}, donde ij [sic]'. El generador CRC 601 que tiene los registros de. tjtansición inicializados utiliza la secuencia de entrada ; PDCCH (i) de x bits de longitud como una entrada para generar MAC_ID/WCA-CRC ( i) de M bits de longitud. Si la longitud de { identificador MAC(i) + WCA(j), ij } es más corta que la que se utiliza para inicializar los valores ! de los registros de transición del generador CRC 601, los "0"s ó "l"s que representan el número necesario se completan en el frente o atrás de la secuencia constituida con el {identificador MAC(i) + WCA(j), ij } y se lleva a cabo entonces la inicialización. : La Figura 13 muestra u diagrama en bloques detallado del bloque de adición ¡de códigos de detección de errores de la Figura 5A de acuerdo con otra modalidad preferida. El bloque de adición de códigos de detección de errores sirve como un generador MAC_ID/WCA-CRC i superpuesto 703 para generar un código MAC_ID/WCA-CRC superpuesto. El generador MAC_IE>|/WCA-CRC superpuesto 703 incluye un generador MAC_ID/WCA-CRC 701 y un generador CRC 702. El generador CRC 702 incluye los registros de transición. El generador MAc|_ID/WCA-CRC 701 puede comprender cualquiera de las modalidades preferidas que se muestran en las Figuras 8, 9, 11 y 12.
El generador MAC_ID/WCA-CRC i701 utiliza la secuencia de entrada PDCCH(i) de x bits, incluido WCA(j) de Y bits y un identificador MAC (i) de S bits desde sus entradas i para generar MAC_ID/WCA-CRC (i) de M bits. El identificador MAC (i) es asignajio a una terminal o un usuario para recibir la información sobre el PDCCH(i) .
El generador CRC 702 utiliza: PDCCH (i) y la secuencia MAC_ID/ CA-CRC (i) para generar ¡CRC (i) de P bits. El CRC (i) generado y el MAC_ID/WCA-CRC(i) se conectan entre sí para generar MAC_ID/WCA-CRC (i¡ traslapado, el cual es introducido a una etapa posterior en la estructura de cadena de transmisión de la Figura 5A ó la Figura 5B.
La Figura 14 muestra un diagrama de un resultado de salida del bloque de adición de ¡códigos de detección de errores de la Figura 13. El orden del arreglo del MAC_ID/WCA-CRC (i) y la secuencia de entrada de PDCCH (i) pueden invertirse. Puesto que el! identificador MAC (i) y WCA(j) se utilizan para generar ¡ 'MAC_ID/ CA-CRC (i) , estos i . campos no necesitan ser transmitidos a un extremo receptor, y el MAC_ID/WCA-CRC (i) traslapado y la secuencia PDCCH (i) se transmiten' al extremo receptor. Si no se utiliza WCA(j), esta modalidad es muy semejante o la misma que la modalidad del doble CRC.
Primera consideración operatiiva de la Figura 13 Cuando se utiliza N número de PDCH(i) y N número de PDCCH(i), una terminal juzga si PDCCH(i) se recibe normalmente o no a través de una serie de los procesos siguientes utilizando MAC_ID/WCA-CRC ( i) traslapado.
La terminal comprueba CRC(il) en MAC_ID/WCA-CRC (i) traslapado para juzgar si I PDCCH(i) se recibe correctamente o no . Si la long!itud de transmisión de PDCCH(i) es variable, la terminal reconoce la duración o longitud de la transmisión d PDCCH(i) comprobando el CRC(i) . Al haber determinado que el PDCCH(i) se recibió correctamente, la terminal juzga si el PDCCH(i) es su canal de control o no utilizando el MAC_ID/ CA-CRC (i) en el MAC_ID/WCA-CRC (i) traslapado, así como juzgando de nuevo si el PDCCH(i) se recibió correctamente. ! En este caso, para comprobar el MAC_ID/ CA-CRC ( i) , la terminal necesita conocer el identificador MAC (i) independientemente ó el identificador MAC (i) y WCA(j) .
En caso de que la terminal necesite conocer el identificador MAC (i) y WCA(j) , 'el PDCCH(j) necesita ser recibido correctamente para que WCA(j) pueda ser interpretado para recibir PDCCH(li) . Si la interpretación de WCA(j) es equivocada, se detecjtará un error cuando se compruebe MAC_ID/WCA-CRC (i) .
Segunda consideración operativa de la Figura 13 Si uno o más PDCCH(i) se transmite al mismo tiempo, los PDCCH(i) transmitidos al mismo tiempo tienen la misma duración de la transmisión, y un PDCCH(k) específico y el resto de los PDCCH(i) (excepto el PDCCH(k) específico) puede tener los MAC_ID/WCA-CRC ( I) traslapados de diferentes estructuras, respectivamente. un error de PDCCH(l) a través de la primera considerac n operativa .
Los PDCCH(i), excepto el PDCCH(l) excluye el proceso de generación de CRC(i) de la Figura 13, y un AC_ID/ CA-CRC(i) traslapado de L bits se genera por el generador MAC ID/WCA-CRC. La terminal comprueba si han ocurrido o no errores de los PCCCH(i) a través de la primera consideración operativa. De aquí que se lleve a cabo la comprobación para CRC(i) .
Tercera consideración operativa de la Figura 13 En la primera y segunda consideraciones operativas, suponiendo que j es (i-1) , una terminal debe reconocer el identificador MAC (i) y CAd-l), para recibir PDCCH(i) . Para recibir PDCCH(i), PDCCH(j-lj) necesita ser recibido correctamente de modo que pueda interpretar correctamente WCA(i-l) . De aquí un valor de WCA(O) necesita ser previamente determinado. Por ejemplo, puede ser que WCA(O) = (00000)2.
Por consiguiente, la modalidad preferida permite la operación en modo CDM/TDM, reduciendo por este medio el desperdicio de recursos disponibles. Además, la presente invención utiliza doble CRC o el código MAC_ID/WCA-CRC, reduciendo por este medio el número de bits del PDCCH y mejorando la capacidad de detección de errores del i \ PDCCH (i) .
Las modalidades antes mencionadas y las ventajas son solo ejemplos y no se consideran como limitantes de la presente invención. La enseñanza Ipresente puede aplicarse fácilmente a otros tipos de aparatos. La descripción de la presente invención se destina para que sea i , ilustrativa, y no para limita.r el alcance de las reivindicaciones. Muchas alternativas, modificaciones y variaciones serán evidentes para los expertos en la técnica. En las reivindicaciones , las cláusulas se proponen para cubrir las estructuras descritas en la presente realizando la función mencionada y no solo los equivalentes estructurales sino también las estructuras equivalentes .

Claims (1)

  1. 4. El método de la reivindicación 1, caracterizado porque los primeros bits prescritos correspondientes a un formato de mensaje de la trama incluye información correspondiente al campo del tamaño de paquetes del codificador, el campo del identif cador del canal ARQ, el campo del identificador de subpaquetes, el campo de asignación del código de Walsh y¡ campo del número secuencia del formato de mensajes 5. El método de l reivindicación 1, caracterizado porque el carrjpo prescrito es un identificador de terminal destinado para recibir la trama sobre el canal prescrito. 6. El método de la reivind:.cación 1, caracterizado porque los segundos bits prescritos son igual a 8 bits . método de la reivindicación 1, caracterizado porque se realiza una operacil módulo 2 para enmascarar los segundos bits prescritos 8. El método de la reivindicación 7, caracterizado porque la operación del módulo: 2 es una operación OR exclusiva . un primer canal prescrito, y un segundo código de indicación de error; jj un generador de bits del extremo final acoplado al bloque de adición de códigos de detección de error para generar bits del extremo final de11 codificador; un codificador acoplado al gjénerador de los bits del extremo final para codificar una ¡¡trama recibida desde el generador de los bits del extremo) final para producir una trama codificada; y un circuito de salida paiha transmitir la trama codificada. 20. La estructura de la cadena de transmisión de canales de la reivindicación 19, caracterizada porque el bloque de adición de los códigos ¡ de detección de error, comprende : un primer generador de códigos de comprobación de redundancia cíclica (primer generador CRC) que recibe los bits de información del primer canal prescrito y la identificación de la terminal para enviar un CRC externo correspondiente al primer código de indicación de error; y un segundo generador de códigos de comprobación de redundancia cíclica (segundo generador CRC) acoplado al primer CRC para generar un CRC interno correspondiente al segundo código de indicación de error. 21. La estructura de la cadena de transmisión de canales de la reivindicación 20, caracterizada porque la identificación de la terminal se enmascara por una operación de módulo 2. 22. Una estructura de tramas de los canales del canal prescrito que comprende: un primer número prescrito jde los primeros bits de información de un canal prescrito'; un primer indicador de la trama de calidad de segundo número de bits prescrito,1 el primer indicador la trama de calidad basándose dm los segundos bits de información de un canal prescrito un segundo indicador de la trama de calidad de un tercer número de bits prescrito. 23. La estructura de trama del canal de la reivindicación 22, caracterizada porque los segundos bits de información indican un identificador MAC de una primera terminal propuesta para recibir los primeros bits de información. 24 La estructura de la [trama del canal de la reivindicación 23, los segundo bits de información además indican información de Walsh Code Allocation (Asignación del Código para una segunda terminal . 25. La estructura de trama del canal de la reivindicación 24, el primer in.icador de la trama de calidad se genera basándose en urjia operación de módulo 2 de los segundos bits de informaqión e inicializando una pluralidad de registros del generador de código de redundancia cíclica con los segundos bits de información. 26. La estructura de trama del canal de la reivindicación 22, caracterizada porque el canal ! prescrito comprende un canal dé control de datos en paquetes . 27 La estructura de trama del canal de la reivindicación 22, caracterizada porque el primer número prescrito es de 13 bits . 28. La estructura de trama del canal de la reivindicación 22, caracterizada ¡porque los segundos bits de información es igual a 8 bits. 29. La estructura de trama del canal de la reivindicación 22, caracterizada porque el segundo y para una primera terminal, un identificador Walsh Code Allocation de un segundo canal prescrito para una segunda terminal y un identificador de terminal correspondiente a la primera terminal. 39. El aparato de l reivindicación 38, caracterizado porque el código d; detección de error se genera por: un generador de códigos de detección de errores que recibe la información de control y el identificador del Walsh Code Allocation a. elección; y un operador de módulo que realiza una operación OR exclusiva basándose en el identifilcador de la terminal . 40. El aparato de la1 reivindicación 38, caracterizado porque el código de detección de errores se genera mediante un generador de ¡códigos de comprobación de redundancia cíclica (CRC) on una pluralidad de registros de transición, los cuales se inicializan basándose en el identificador de lia terminal . 41. El aparato de la1 reivindicación caracterizado porque la plural¡idad de registros transición además se inicialiIzan basándose en identificador del Walsh Code Allocation. 45. El método de la reivindicación caracterizado porque la primeraj información tiene longitud variable . 46. El método de la reivindicación 43, caracterizado porque el primer código de indicación de error enmascarado y el segundo código de 'indicación de error tienen la misma longitud. 47 El método de la reivindicación 43, caracterizado porque el primer código de indicación ror y el segundo código indicación de error se generan por cada polinomio diferente 48. Un método para recibir |una trama de datos que tiene dos indicadores de la calidad de la trama sobre un canal prescrito, que consiste en: determinar si el canal prescribo está asignado o no a una estación móvil detectando una identificación de la terminal a partir de un primer indicador de la calidad de la trama. 49. El método de la reiv:indicación 3! además comprende los pasos de : comprobar si la trama recibida es buena o mala con base en el primer indicador de [calidad de la trama,- y comprobar si la trama recibida es buena o mala con base en el segundo indicador de la| calidad de la trama 50. El método de la reivindicación caracterizado porque el canal pr scrito es un canal control de datos en paquetes .
MXPA04005228A 2001-12-05 2002-12-02 Metodo para generar codigos para deteccion de errores y generador de codigos para deteccion de errores. MXPA04005228A (es)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020010076756A KR100833847B1 (ko) 2001-12-05 2001-12-05 Cdm/tdm에서의 에러 검출 코드 생성 방법 및 에러검출 코드 생성기
KR20010076757 2001-12-05
PCT/KR2002/002269 WO2003049308A1 (en) 2001-12-05 2002-12-02 Error detection code generating method and error detection code generator

Publications (1)

Publication Number Publication Date
MXPA04005228A true MXPA04005228A (es) 2004-10-11

Family

ID=26639499

Family Applications (1)

Application Number Title Priority Date Filing Date
MXPA04005228A MXPA04005228A (es) 2001-12-05 2002-12-02 Metodo para generar codigos para deteccion de errores y generador de codigos para deteccion de errores.

Country Status (8)

Country Link
US (4) US7546511B2 (es)
CN (2) CN101697503B (es)
AU (1) AU2002365791B2 (es)
BR (1) BRPI0215108A2 (es)
CA (1) CA2468919C (es)
GB (1) GB2383243B (es)
MX (1) MXPA04005228A (es)
WO (1) WO2003049308A1 (es)

Families Citing this family (62)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2462135C (en) * 2001-09-29 2014-12-30 Lg Electronics Inc. Method for transferring and /or receiving data in communication system and apparatus thereof
MXPA04005228A (es) 2001-12-05 2004-10-11 Lg Electronics Inc Metodo para generar codigos para deteccion de errores y generador de codigos para deteccion de errores.
WO2003081854A1 (en) * 2002-03-27 2003-10-02 Samsung Electronics Co., Ltd. Apparatus and method for receiving packet data control channel in a mobile communication system
GB0226420D0 (en) * 2002-11-13 2002-12-18 Koninkl Philips Electronics Nv An improved communications protocol
US7426682B2 (en) * 2003-03-11 2008-09-16 Via Technologies, Inc. Method of generating error detection codes
KR100733673B1 (ko) * 2003-07-30 2007-06-29 니폰덴신뎅와 가부시키가이샤 무선패킷 통신방법 및 통신장치
EP1667364B1 (en) * 2003-09-09 2013-09-04 Nippon Telegraph And Telephone Corporation Radio packet communication method and radio packet communication apparatus
US7203885B2 (en) * 2003-09-30 2007-04-10 Rockwell Automation Technologies, Inc. Safety protocol for industrial controller
KR101002814B1 (ko) 2003-10-02 2010-12-21 삼성전자주식회사 패킷 데이터 서비스를 제공하는 이동통신 시스템에서순방향 패킷 데이터 제어 채널 수신 장치 및 방법
BRPI0415326A (pt) * 2003-10-08 2006-12-05 Via Tech Inc método e aparelho para a correção de erros
US7200405B2 (en) * 2003-11-18 2007-04-03 Interdigital Technology Corporation Method and system for providing channel assignment information used to support uplink and downlink channels
US7668078B2 (en) * 2004-03-05 2010-02-23 Telefonaktiebolaget Lm Ericsson (Publ) Allocation of walsh codes to support calls in wireless communication networks
WO2006107047A1 (ja) * 2005-04-04 2006-10-12 Ntt Docomo, Inc. 送信方法、受信方法、無線基地局及び移動局
US7889709B2 (en) * 2005-08-23 2011-02-15 Sony Corporation Distinguishing between data packets sent over the same set of channels
US7688796B2 (en) * 2005-08-31 2010-03-30 Interdigital Technology Corporation Wireless communication method and apparatus for decoding enhanced dedicated channel absolute grant channel transmissions
US7984359B2 (en) * 2006-05-01 2011-07-19 Seagate Technology, Llc Correction of data errors in a memory buffer
KR101472148B1 (ko) * 2006-10-30 2014-12-15 인터디지탈 테크날러지 코포레이션 고속 공유 제어 채널 데이터를 인코딩하고 디코딩하는 방법 및 장치
US7782749B2 (en) * 2007-03-21 2010-08-24 Samsung Electronics Co., Ltd Method for mapping physical downlink control channel to resources and apparatus for transmitting/receiving the mapped physical downlink control channel in a wireless communication system
US8165224B2 (en) * 2007-03-22 2012-04-24 Research In Motion Limited Device and method for improved lost frame concealment
US8379622B2 (en) * 2007-06-15 2013-02-19 Motorola Mobility Llc Method and apparatus for reusing packet data control assignment bits for resource allocation indications
WO2009041785A2 (en) 2007-09-28 2009-04-02 Lg Electronics Inc. Method for detecting control information in wireless communication system
KR101930670B1 (ko) * 2007-12-20 2018-12-18 옵티스 와이어리스 테크놀로지, 엘엘씨 전기통신 시스템에서의 방법 및 장치
CN101494518B (zh) * 2008-01-25 2011-12-21 车王电子股份有限公司 无线通讯的封包处理方法
US8520721B2 (en) 2008-03-18 2013-08-27 On-Ramp Wireless, Inc. RSSI measurement mechanism in the presence of pulsed jammers
US8477830B2 (en) 2008-03-18 2013-07-02 On-Ramp Wireless, Inc. Light monitoring system using a random phase multiple access system
US20100195553A1 (en) 2008-03-18 2010-08-05 Myers Theodore J Controlling power in a spread spectrum system
US8958460B2 (en) * 2008-03-18 2015-02-17 On-Ramp Wireless, Inc. Forward error correction media access control system
US8892983B2 (en) * 2008-11-04 2014-11-18 Alcatel Lucent Method and apparatus for error detection in a communication system
US8848594B2 (en) * 2008-12-10 2014-09-30 Blackberry Limited Method and apparatus for discovery of relay nodes
US8355388B2 (en) * 2008-12-17 2013-01-15 Research In Motion Limited System and method for initial access to relays
US8311061B2 (en) 2008-12-17 2012-11-13 Research In Motion Limited System and method for multi-user multiplexing
US20100150022A1 (en) * 2008-12-17 2010-06-17 Research In Motion Corporation System and Method for a Relay Protocol Stack
US8040904B2 (en) * 2008-12-17 2011-10-18 Research In Motion Limited System and method for autonomous combining
US8402334B2 (en) * 2008-12-17 2013-03-19 Research In Motion Limited System and method for hybrid automatic repeat request (HARQ) functionality in a relay node
US8335466B2 (en) * 2008-12-19 2012-12-18 Research In Motion Limited System and method for resource allocation
US8265128B2 (en) 2008-12-19 2012-09-11 Research In Motion Limited Multiple-input multiple-output (MIMO) with relay nodes
US8446856B2 (en) * 2008-12-19 2013-05-21 Research In Motion Limited System and method for relay node selection
US8363699B2 (en) 2009-03-20 2013-01-29 On-Ramp Wireless, Inc. Random timing offset determination
US20100278533A1 (en) * 2009-04-30 2010-11-04 Telefonaktiebolaget L M Ericsson (Publ) Bit mask to obtain unique identifier
CN102111893B (zh) * 2009-12-23 2013-05-15 富士通株式会社 传输下行调度信令的方法及装置
US20110194511A1 (en) * 2010-02-10 2011-08-11 Qualcomm Incorporated Multi-user control channel assignment
US9397785B1 (en) 2010-04-12 2016-07-19 Marvell International Ltd. Error detection in a signal field of a WLAN frame header
US8627171B2 (en) * 2010-05-03 2014-01-07 Samsung Electronics Co., Ltd. Techniques for cyclic redundancy check encoding in communication system
EP2671337B1 (en) 2011-02-04 2018-04-11 Marvell World Trade Ltd. Control mode phy for wlan
US8588426B2 (en) * 2011-02-21 2013-11-19 Blackberry Limited Methods and apparatus to secure communications in a mobile network
CN102325003B (zh) * 2011-07-14 2014-02-12 海能达通信股份有限公司 数据错误检测的方法及设备
KR102148441B1 (ko) 2012-04-03 2020-10-15 마벨 월드 트레이드 리미티드 Wlan을 위한 물리 계층 프레임 포맷
HUE037326T2 (hu) * 2012-10-26 2018-08-28 Intel Corp Felhasználói sík túlterhelés jelentése
WO2014074069A1 (en) * 2012-11-09 2014-05-15 Agency For Science, Technology And Research Radio communication devices, access points, method for controlling a radio communication device, and methods for controlling an access point
US9075736B2 (en) 2013-01-07 2015-07-07 Qualcomm Incorporated Additional error protection for wireless transmission
US9414432B2 (en) 2013-04-03 2016-08-09 Marvell World Trade Ltd. Physical layer frame format for WLAN
US10390333B2 (en) * 2013-05-02 2019-08-20 Huawei Technologies Co., Ltd. System and method for transmission source identification
KR20230141931A (ko) 2013-09-10 2023-10-10 마벨 아시아 피티이 엘티디. 옥외 wlan용 확장 보호 구간
CN105830410B (zh) 2013-10-25 2020-07-03 马维尔亚洲私人有限公司 一种用于生成用于经由通信信道传输的物理层数据单元的方法和装置
US10218822B2 (en) 2013-10-25 2019-02-26 Marvell World Trade Ltd. Physical layer frame format for WLAN
US10194006B2 (en) 2013-10-25 2019-01-29 Marvell World Trade Ltd. Physical layer frame format for WLAN
US11855818B1 (en) 2014-04-30 2023-12-26 Marvell Asia Pte Ltd Adaptive orthogonal frequency division multiplexing (OFDM) numerology in a wireless communication network
EP3876481B1 (en) * 2014-07-10 2023-08-02 Panasonic Intellectual Property Corporation of America Vehicle network system, electronic control unit, reception method, and transmission method
KR20160075995A (ko) * 2014-12-19 2016-06-30 한국전자통신연구원 물리 채널 전송 방법 및 장치
CN109391348B (zh) * 2017-08-08 2020-06-02 维沃移动通信有限公司 循环冗余校验的方法和设备
JP6807113B2 (ja) * 2019-06-07 2021-01-06 ソナス株式会社 通信システム、通信方法及び通信装置
CN118474081A (zh) * 2024-07-09 2024-08-09 格力电器(赣州)有限公司 一种设备信息校准方法及家用电器

Family Cites Families (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3870893D1 (de) * 1987-01-30 1992-06-17 Sony Corp Verfahren und geraet zum kodieren von aufgezeichneten daten mit einem identifikationskode und einem fehlerpruefkode.
US5142539A (en) * 1990-03-06 1992-08-25 Telefonaktiebolaget L M Ericsson Method of processing a radio signal message
US5511073A (en) * 1990-06-25 1996-04-23 Qualcomm Incorporated Method and apparatus for the formatting of data for transmission
JPH0679276B2 (ja) * 1990-08-31 1994-10-05 インターナショナル・ビジネス・マシーンズ・コーポレイション 同一従属型プロセスのスループット増大方法、プロセス生成回路、周期冗長コードジェネレータ、およびコントローラシステム
US5619274A (en) * 1990-09-10 1997-04-08 Starsight Telecast, Inc. Television schedule information transmission and utilization system and process
US5297067A (en) * 1991-10-16 1994-03-22 Quantum Corporation Electronic hot connection of disk drive module to computer peripheral bus
JPH05218883A (ja) 1992-02-06 1993-08-27 Kyocera Corp 復号回路
GB9218864D0 (en) 1992-09-05 1992-10-21 Philips Electronics Uk Ltd A method of,and system for,transmitting data over a communications channel
US5390197A (en) * 1992-12-04 1995-02-14 Hughes Aircraft Company Vestigial identification for co-channel interference in cellular communications
US5465260A (en) * 1993-11-04 1995-11-07 Cirrus Logic, Inc. Dual purpose cyclic redundancy check
US6016428A (en) * 1995-10-18 2000-01-18 Telefonaktiebolaget Lm Ericsson Registration control of mobile stations in a wireless communication system
US5754734A (en) * 1995-10-31 1998-05-19 Motorola, Inc. Method of transmitting voice coding information using cyclic redundancy check bits
US5790551A (en) 1995-11-28 1998-08-04 At&T Wireless Services Inc. Packet data transmission using dynamic channel assignment
US5844918A (en) * 1995-11-28 1998-12-01 Sanyo Electric Co., Ltd. Digital transmission/receiving method, digital communications method, and data receiving apparatus
JP3544056B2 (ja) * 1996-03-19 2004-07-21 キヤノン株式会社 周波数ホッピング方式を用いた無線通信装置及びその制御方法
EP0958682B1 (en) 1997-02-07 2004-04-21 Salbu Research and Development (Proprietary) Limited Secure packet radio network
US5991286A (en) * 1997-02-20 1999-11-23 Telefonaktiebolaget L M Ericsson (Publ) Support of multiple modulation levels for a cellular packet control channel
JP3117000B2 (ja) 1997-02-21 2000-12-11 株式会社デンソー 通信システムおよびそれに使用される電子制御装置
ID24678A (id) * 1997-06-06 2000-07-27 Salbu Res & Dev Pty Ltd Metode pengoperasian suatu jaringan multi stasiun
AP1142A (en) * 1997-08-01 2003-01-31 Salbu Res And Development Proprietary Limited Power adaption in a multi-station network.
JP3791723B2 (ja) * 1997-08-28 2006-06-28 富士通株式会社 光学的記憶装置
JP3237700B2 (ja) * 1997-10-03 2001-12-10 日本電気株式会社 誤り検出方法及び誤り検出システム
JP3449204B2 (ja) 1998-01-23 2003-09-22 ソニー株式会社 制御装置、無線伝送装置及び無線伝送方法
US6201811B1 (en) * 1998-03-24 2001-03-13 Telefonaktiebolaget Lm Ericsson (Publ) Transferring Identifier information in a telecommunications system
US6608861B1 (en) * 1998-10-05 2003-08-19 Motorola, Inc. Data terminal and coding method for increased data packet reliability in a frequency hopping system
US6430193B1 (en) * 1999-07-06 2002-08-06 Cisco Technology, Inc. Communication of physical layer control parameters
JP3688959B2 (ja) 1999-11-29 2005-08-31 株式会社東芝 パケット伝送システム
KR100657253B1 (ko) 2000-03-29 2006-12-14 삼성전자주식회사 무선 패킷 송수신 장치 및 그 방법
FI110738B (fi) * 2000-05-22 2003-03-14 Nokia Corp Datansiirto tilaajapäätelaitteen paikantamispalvelun toteuttavassa pakettikytkentäisessä radiojärjestelmässä
US6931581B1 (en) 2000-10-25 2005-08-16 Sun Microsystems, Inc. Method for superimposing a sequence number in an error detection code in a data network
US6625172B2 (en) * 2001-04-26 2003-09-23 Joseph P. Odenwalder Rescheduling scheduled transmissions
US6915473B2 (en) 2001-05-14 2005-07-05 Interdigital Technology Corporation Method and system for implicit user equipment identification
US7350207B2 (en) * 2001-05-25 2008-03-25 Tellabs Operations, Inc. Rule-based system and method for downloading computer software over a network
US7043210B2 (en) * 2001-06-05 2006-05-09 Nortel Networks Limited Adaptive coding and modulation
KR100770897B1 (ko) * 2001-11-07 2007-10-26 삼성전자주식회사 통신 시스템에서 패킷 데이터 제어 채널의 송수신 장치 및방법
WO2003047190A1 (en) 2001-11-30 2003-06-05 Samsung Electronics Co., Ltd. Control information between base and mobile stations
MXPA04005228A (es) * 2001-12-05 2004-10-11 Lg Electronics Inc Metodo para generar codigos para deteccion de errores y generador de codigos para deteccion de errores.
KR100983261B1 (ko) 2001-12-05 2010-09-24 엘지전자 주식회사 에러 검출 코드 생성 방법 및 이를 위한 장치 및 이 에러검출 코드에 따른 신호의 수신 방법
GB0207905D0 (en) 2002-04-05 2002-05-15 Roke Manor Research Improvements in or relating to mobile terminal identification
TWI278165B (en) * 2002-06-06 2007-04-01 Sunyen Co Ltd Single body motor/generator dual function device
US7155658B2 (en) * 2002-12-20 2006-12-26 Intel Corporation CRC calculation for data with dynamic header
JP5218883B2 (ja) * 2007-03-30 2013-06-26 株式会社三洋物産 遊技機
US8201062B2 (en) * 2008-03-07 2012-06-12 Lg Electronics Inc. Digital broadcasting system and method of processing data in the digital broadcasting system

Also Published As

Publication number Publication date
CA2468919C (en) 2010-03-09
GB0228090D0 (en) 2003-01-08
CN1602593A (zh) 2005-03-30
BRPI0215108A2 (pt) 2016-07-05
CA2468919A1 (en) 2003-06-12
US20130254621A1 (en) 2013-09-26
AU2002365791B2 (en) 2007-02-15
US8332719B2 (en) 2012-12-11
GB2383243B (en) 2004-09-22
WO2003049308A1 (en) 2003-06-12
US8418024B2 (en) 2013-04-09
US7546511B2 (en) 2009-06-09
US20030103480A1 (en) 2003-06-05
CN101697503A (zh) 2010-04-21
US9838039B2 (en) 2017-12-05
CN100530991C (zh) 2009-08-19
GB2383243A (en) 2003-06-18
US20080282137A1 (en) 2008-11-13
US20080282131A1 (en) 2008-11-13
CN101697503B (zh) 2013-11-20
AU2002365791A1 (en) 2003-06-17

Similar Documents

Publication Publication Date Title
MXPA04005228A (es) Metodo para generar codigos para deteccion de errores y generador de codigos para deteccion de errores.
US7346037B2 (en) Method of transmitting or receiving a data packet in packet data communication system using hybrid automatic repeat request
JP5929989B2 (ja) マルチキャリア移動体通信システム
KR100918759B1 (ko) 패킷 데이터 서비스를 제공하는 이동통신 시스템에서 패킷데이터 제어 채널의 제어 메시지 송신 장치 및 방법
EP3110026B1 (en) Frequency hopping method and apparatus in a wireless communication system
MXPA04007264A (es) Metodo para mezclar datos de paquete usando longitud de ranura variable y aparato del mismo.
KR100487221B1 (ko) 이동 통신시스템에서 제어정보의 송신 전력 제어 방법 및장치
KR100819267B1 (ko) 통신 시스템에서 패킷 데이터 제어 채널의 송수신 장치 및 방법
US20050073978A1 (en) Apparatus and method for receiving data through channels in mobile communication system
EP1355442A1 (en) Uplink signalling in HSDPA
KR100983261B1 (ko) 에러 검출 코드 생성 방법 및 이를 위한 장치 및 이 에러검출 코드에 따른 신호의 수신 방법
EP1353467A1 (en) Method for recovery of frame delineation in HSDPA
KR100830448B1 (ko) 통신 시스템에서 패킷 데이터 제어 정보의 전송 방법과전송 체인
KR20020067006A (ko) 프레임을 갖는 제어 채널과 제어 채널을 전송하기 위한 방법
KR100833847B1 (ko) Cdm/tdm에서의 에러 검출 코드 생성 방법 및 에러검출 코드 생성기
KR20030031329A (ko) 통신 시스템에서 패킷 데이터 전송 방법
GB2415583A (en) A frame including two error detection codes, one of the codes masking additional information such as a terminal identifier or Walsh code identifier
GB2404543A (en) CRC code is combined with Walsh Code Allocation (WCA) identifier or/and terminal identifier to provide implicit transmission of identifiers

Legal Events

Date Code Title Description
FG Grant or registration