[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

LVCMOSとは? わかりやすく解説

Weblio 辞書 > 辞書・百科事典 > 百科事典 > LVCMOSの意味・解説 

LVCMOS

出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2023/02/04 10:22 UTC 版)

低電圧相補型 金属-酸化物-半導体LVCMOS)は、CMOSデジタル集積回路の低電圧な品種である。

概要

より良い性能と低コストを実現するために半導体メーカーは、集積回路のデバイスの幾何学的構造を縮小した。 その縮小にともなって、トランジスタの同じ基本的な動作特性を維持するために関連する動作電圧も縮小する必要がある。 半導体技術の進歩に伴い、5V未満のデジタル論理レベルに対して、LVCMOSの電源電圧と電圧を低減するためのインタフェース標準は、Joint Electron Device Engineering Council (JEDEC)によって定義されてきた。

ロジックレベル [V] 許容誤差 [V] 許容誤差 [%] 出典と注意点
5.0 V +/-0.5 V +/-10.0% 参考としてTTLの標準を示す。LVCMOSではない。
3.3 V +/-0.3 V +/-9.09% JESD8C.01[1]
2.5 V +/-0.2 V +/-8.00% JESD8-5A.01[2] JESD80[3]
1.8 V +/-0.15 V +/-8.33% JESD8-7A[4] JESD76[5]
1.5 V +/-0.1 V +/-8.33% JESD8-11A.01[6] JESD76-3[7]
1.2 V +/-0.1 V +/-8.33% JESD8-12A.01[8] JESD76-2[9]
1.0 V +/-0.1 V +/-8.33% JESD8-14A.01[10]
0.9 V +/-0.045 V +/-5.00%
0.8 V +/-0.04 V +/-5.00%
0.7 V +/-0.05 V +/-7.14%

出典

  1. ^ JEDEC Standard JESD8C.01 — Interface Standard for 3.3V (Normal Range) Power Supply Voltage for Nonterminated Digital Integrated Circuits”. JEDEC (2007年9月). 2019年3月5日閲覧。
  2. ^ JEDEC Standard JESD8-5A.01 — Interface Standard for 2.5V (Normal Range) Power Supply Voltage for Nonterminated Digital Integrated Circuits”. JEDEC (2007年9月). 2019年3月5日閲覧。
  3. ^ JEDEC Standard JESD80 — Standard for Description of 2.5V CMOS Logic Devices”. JEDEC (1999年11月). 2019年3月5日閲覧。
  4. ^ JEDEC Standard JESD8-7A — Interface Standard for 1.8V (Normal Range) Power Supply Voltage for Nonterminated Digital Integrated Circuits”. JEDEC (2007年9月). 2019年3月5日閲覧。
  5. ^ JEDEC Standard JESD76 — Standard for Description of 1.8V CMOS Logic Devices”. JEDEC (2000年4月). 2019年3月5日閲覧。
  6. ^ JEDEC Standard JESD8-11A.01 — Interface Standard for 1.5V (Normal Range) Power Supply Voltage for Nonterminated Digital Integrated Circuits”. JEDEC (2007年9月). 2019年3月5日閲覧。
  7. ^ JEDEC Standard JESD76-3 — Standard for Description of 1.5V CMOS Logic Devices”. JEDEC (2001年8月). 2019年3月5日閲覧。
  8. ^ JEDEC Standard JESD8-12A.01 — Interface Standard for 1.2V (Normal Range) Power Supply Voltage for Nonterminated Digital Integrated Circuits”. JEDEC (2007年9月). 2019年3月5日閲覧。
  9. ^ JEDEC Standard JESD76-2 — Standard for Description of 1.2V CMOS Logic Devices”. JEDEC (2001年6月). 2019年3月5日閲覧。
  10. ^ JEDEC Standard JESD8-14A.01 — Interface Standard for 1.0V (Normal Range) Power Supply Voltage for Nonterminated Digital Integrated Circuits”. JEDEC (2007年9月). 2019年3月5日閲覧。



英和和英テキスト翻訳>> Weblio翻訳
英語⇒日本語日本語⇒英語
  
  •  LVCMOSのページへのリンク

「LVCMOS」の関連用語

1
6% |||||

LVCMOSのお隣キーワード
検索ランキング

   

英語⇒日本語
日本語⇒英語
   



LVCMOSのページの著作権
Weblio 辞書 情報提供元は 参加元一覧 にて確認できます。

   
ウィキペディアウィキペディア
All text is available under the terms of the GNU Free Documentation License.
この記事は、ウィキペディアのLVCMOS (改訂履歴)の記事を複製、再配布したものにあたり、GNU Free Documentation Licenseというライセンスの下で提供されています。 Weblio辞書に掲載されているウィキペディアの記事も、全てGNU Free Documentation Licenseの元に提供されております。

©2025 GRAS Group, Inc.RSS