[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JPH0248865A - Horizontal vertical contour emphasis circuit - Google Patents

Horizontal vertical contour emphasis circuit

Info

Publication number
JPH0248865A
JPH0248865A JP63197915A JP19791588A JPH0248865A JP H0248865 A JPH0248865 A JP H0248865A JP 63197915 A JP63197915 A JP 63197915A JP 19791588 A JP19791588 A JP 19791588A JP H0248865 A JPH0248865 A JP H0248865A
Authority
JP
Japan
Prior art keywords
circuit
horizontal
vertical
signal
gain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63197915A
Other languages
Japanese (ja)
Inventor
Toshimitsu Ozawa
小澤 利光
Takaaki Matono
孝明 的野
Masahito Sugiyama
雅人 杉山
Shigeru Hirahata
茂 平畠
Kazuhiro Kaizaki
一洋 海崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP63197915A priority Critical patent/JPH0248865A/en
Publication of JPH0248865A publication Critical patent/JPH0248865A/en
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)

Abstract

PURPOSE:To emphasize the contour in the horizontal or vertical direction independently and to obtain a natural picture by extracting a signal at a low frequency range in the horizontal and vertical direction of a brightness signal independently, subtracting the extracted signal and the brightness signal and adding the brightness signal to the result of subtraction. CONSTITUTION:A brightness signal (original signal) inputted to an input terminal 1 is given to a vertical LPF circuit 2 and extracted as the vertical low frequency range frequency component subject to gain adjustment in the vertical frequency axial direction. Moreover, the signal is extracted as the horizontal low frequency component subject to gain adjustment in the horizontal frequency axial direction by a horizontal LPF circuit 3. Then the output signal of the horizontal LPF circuit 3 is subtracted from the output signal of the delay compensation circuit 6 by a subtraction circuit 4 and a horizontal/vertical contour signal is outputted. The output signal of the subtraction circuit 4 and the original signal subject to delay compensation are added by an adder circuit 5 and a signal subject to contour emphasis in the horizontal/vertical direction is outputted from an output terminal 9. Furthermore, the contour emphasis to oblique lines is avoided to obtain a natural picture.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、画像の輪郭部を強調して、鮮鋭度を向上させ
る輪郭強調回路に関するものであり、特に、斜め級の輪
郭の過剰な強調8なくした鮮明な画像が得られ、かつ水
平・垂直両方向独立に強調量を可変できる水平・垂直輪
郭強調回路に関するものである。
[Detailed Description of the Invention] [Field of Industrial Application] The present invention relates to an edge enhancement circuit that enhances the edge of an image to improve its sharpness, and in particular, it relates to an edge enhancement circuit that enhances the sharpness of an image. The present invention relates to a horizontal/vertical contour emphasizing circuit that can obtain clear images without the need for 8 and can vary the amount of emphasis independently in both the horizontal and vertical directions.

〔従来の技術〕[Conventional technology]

ディジタルフィルタなどにより画像の高域周波数成分8
強調し輪郭強調を行って画像の鮮鋭度を向上させる輪郭
強調回路が知られている。I#像の水平方向の輪郭を強
調した例には特開昭62−166658 「輪郭補正回
路」などが挙げられる。
High frequency components of the image 8 are removed by digital filters, etc.
2. Description of the Related Art Contour enhancement circuits are known that improve the sharpness of an image by enhancing and emphasizing the contours. An example of emphasizing the horizontal contour of the I# image is ``contour correction circuit'' disclosed in Japanese Patent Application Laid-Open No. 62-166658.

このような水平方向の輪郭強調回路の基本的な構成例を
第11図に示す。
FIG. 11 shows a basic configuration example of such a horizontal edge enhancement circuit.

同図において、85は輝度信号Ysoを入力する入力端
子、 86.87.88.89は1サンプリング期間遅
延時間を有する遅延回路(サンプリング周波数は4 f
sc + fsc :色副搬送波の周波数)、91は2
倍係数乗算回路、95は1/4倍係数乗算回路、90.
94は加算回路、92は減算回路、95は水平方向の輪
郭を強調した信号を出力する出力端子である。
In the figure, 85 is an input terminal for inputting the luminance signal Yso, and 86, 87, 88, and 89 are delay circuits each having a delay time of one sampling period (sampling frequency is 4f).
sc + fsc: frequency of color subcarrier), 91 is 2
A multiplication factor multiplication circuit, 95, a 1/4 multiplication circuit, 90.
94 is an addition circuit, 92 is a subtraction circuit, and 95 is an output terminal that outputs a signal with an emphasized horizontal contour.

次に、この水平輪郭強調回路の動作について説明する。Next, the operation of this horizontal contour enhancement circuit will be explained.

第11図の水平輪郭強調回路において、入力端子85に
与えられた輝度信号Ysoは、遅延回路86、加算回路
90へ入力される。輝度信号Ysoは、遅延回路86.
87−こより2サンプリング期間遅延され、Yslとな
り、さらに遅延回路88.89により2サンプリング期
間遅延され、Ysa 七なって加算回路90へ入力され
る。加算回路90fこおいて、原信号Ysoと遅延回路
89の出力信号Ys4が加算される。
In the horizontal edge enhancement circuit shown in FIG. 11, a luminance signal Yso applied to an input terminal 85 is input to a delay circuit 86 and an addition circuit 90. The luminance signal Yso is sent to the delay circuit 86.
It is delayed by 2 sampling periods from 87- to become Ysl, further delayed by 2 sampling periods by delay circuits 88 and 89, and is input to the adder circuit 90 as Ysa7. In the adder circuit 90f, the original signal Yso and the output signal Ys4 of the delay circuit 89 are added.

減算回路92において、遅延回路87 (、IJ出カ信
号Yslを乗算回路91で2倍した信号(2Ys2 )
から加算回路90の出力信号(Yso +Y84 )が
減算される。減算回路92の出力信号2Ysl −(Y
s6 +Ys4)は乗算回路93#こより1/4倍され
、1/4 (2Ysl  (Ya6 +ys4 ) )
七なる。紡機のフィルタ特性は、f8cを中心周波数と
する水平帯域通過フィルタ(以下水平B−P・Fと称す
)となり、水平方向の輪郭信号成分が抽出される。さら
に乗算回路93の出方信号は加算回路94に入力され、
遅延回路87の出力信号Ys!と加算される。この加算
結果はYS! ” 1/4 (2Y11!−(Ylll
l +Y84 ) )となりfsc付近の周波数が強調
された水平輪郭強調信号が出力端子95より出力される
In the subtraction circuit 92, the delay circuit 87 (, a signal (2Ys2) obtained by doubling the IJ output signal Ysl in the multiplication circuit 91)
The output signal (Yso +Y84) of the adder circuit 90 is subtracted from . Output signal 2Ysl −(Y
s6 +Ys4) is multiplied by 1/4 from the multiplier circuit 93#, and 1/4 (2Ysl (Ya6 +ys4))
Seven. The filter characteristic of the spinning machine is a horizontal band pass filter (hereinafter referred to as horizontal B-P.F.) having a center frequency of f8c, and a contour signal component in the horizontal direction is extracted. Furthermore, the output signal of the multiplier circuit 93 is input to the adder circuit 94,
Output signal Ys of delay circuit 87! is added. This addition result is YES! ” 1/4 (2Y11!-(Yllll
l+Y84)), and a horizontal contour emphasis signal in which the frequency near fsc is emphasized is output from the output terminal 95.

この水平輪郭強調回路の周波数特性8第14図(b)(
こ示す。この回路の出力信号である水平輪郭強調信号に
より、同図における斜線部分で示した水平輪郭成分を強
調した画像を得ることができる。
Frequency characteristics 8 of this horizontal contour emphasizing circuit Fig. 14(b) (
This is shown. Using the horizontal contour emphasis signal which is the output signal of this circuit, it is possible to obtain an image in which the horizontal contour components shown in the shaded area in the figure are emphasized.

次に、画像の垂直方向の輪郭を強調した例として、特開
昭63−10975「垂直輪郭補正装置」が挙げられる
。このような垂直方向の輪郭強調回路の基本的な構成例
を第12図に示す。同図において96は輝度信号YHO
を入力する入力端子、 97.98は1水平走査期間(
1H)の遅延時間を有する遅延回路100は2倍係数乗
算回路、102は1/4倍係数乗算回路、 99.10
3は加算回路、101は減算回路。
Next, as an example of emphasizing the vertical contour of an image, Japanese Patent Application Laid-Open No. 63-10975 "Vertical Contour Correction Apparatus" can be cited. An example of the basic configuration of such a vertical edge enhancement circuit is shown in FIG. In the figure, 96 is the luminance signal YHO
97.98 is one horizontal scanning period (
Delay circuit 100 having a delay time of 1H) is a double coefficient multiplication circuit, 102 is a quarter coefficient multiplication circuit, 99.10
3 is an addition circuit, and 101 is a subtraction circuit.

104は垂直方向の輪郭を強調した信号を出力する出力
端子である。以下にこの垂直輪郭強調回路の動作につい
て説明する。入力端子96に与えられた輝度信号(原信
号) YHOは遅延回路97.加算回路99へ入力され
る0遅延回路97により1水平走食期間(1H)遅延さ
れた輝度信号YHtは、さらに遅延回路98ζこより1
)(:j!!延され、原信号YHoよりも2H期間遅延
された信号YH2となり加算回路99へ入力される。加
算回路99#こおいて原信号YH11と遅延回路98の
出力信号YH8が加算され、この出力信号YHo +Y
H2は減算回路101へ入力される。減算回路1011
こおいて、遅延回路97の出力信号YH+を乗算回路1
00により2倍した信号2 MHI力)ら加算回路99
の出力信号YHO+YH!が減算される。乗算回路10
2fこより減算回路101の出力信号2 YHI  (
YHIII” Yat)は1/4倍され、1/4 (2
MHI −(YHO+YHt ) )となる。荊式のフ
ィルタ特性は525(cph)を中心周波数とする垂直
帯域通過フィルタ(以下垂直B−P−Fと称す)となり
垂直方向の輪郭信号成分が抽出さnる。さらに乗X回路
102の出力信号は加算回路103に入力され遅延回路
97の出カイぎ号YH+と加算される。この加算結果は
MHI + 1/4 (2YHI −(YHO”Yut
 ) )となり、   cph付近の周1−一 波数が強調された垂直輪郭強調信号が出力端子104よ
り出力される。上記の垂直輪郭強調回路の周波数特性を
第14図(a) GC示す。この回路の出力信号である
垂直輪郭g調信号により同図における斜巌部分で示した
垂直輪郭成分を強調した画像を得ることができる。
Reference numeral 104 is an output terminal that outputs a signal that emphasizes the contour in the vertical direction. The operation of this vertical contour emphasizing circuit will be explained below. The luminance signal (original signal) YHO applied to the input terminal 96 is the delay circuit 97. The luminance signal YHt, which is input to the adder circuit 99 and delayed by one horizontal scanning period (1H) by the 0 delay circuit 97, is further inputted to the delay circuit 98ζ by 1
) (:j!!) and becomes a signal YH2 which is delayed by 2H period than the original signal YHo and is input to the adder circuit 99. In the adder circuit 99#, the original signal YH11 and the output signal YH8 of the delay circuit 98 are added. and this output signal YHo +Y
H2 is input to the subtraction circuit 101. Subtraction circuit 1011
Here, the output signal YH+ of the delay circuit 97 is applied to the multiplier circuit 1.
Signal 2 multiplied by 00 (MHI power) and adder circuit 99
The output signal YHO+YH! is subtracted. Multiplication circuit 10
From 2f, the output signal 2 of the subtraction circuit 101 YHI (
YHIII” Yat) is multiplied by 1/4 and 1/4 (2
MHI-(YHO+YHt)). The filter characteristic of the Jing type is a vertical band pass filter (hereinafter referred to as vertical BPF) having a center frequency of 525 (cph), and contour signal components in the vertical direction are extracted. Furthermore, the output signal of the multiplier X circuit 102 is input to an adder circuit 103 and added to the output signal YH+ of the delay circuit 97. The result of this addition is MHI + 1/4 (2YHI - (YHO"Yut
)), and a vertical contour emphasis signal in which the frequency 1-1 wave number near cph is emphasized is output from the output terminal 104. The frequency characteristics of the vertical contour emphasizing circuit described above are shown in FIG. 14(a) GC. Using the vertical contour g-tone signal which is the output signal of this circuit, it is possible to obtain an image in which the vertical contour component shown by the oblique part in the figure is emphasized.

さらに、画像の水平・垂直両方向の輪郭を強調する場合
には上記した水平方向の輪郭強調回路と垂直方向の輪郭
強調回路の縦続接続が考えられる。
Furthermore, in order to enhance the contours of an image in both the horizontal and vertical directions, it is conceivable to connect the above-described horizontal contour enhancement circuit and vertical contour enhancement circuit in cascade.

このような水平・垂直両方向の輪郭強X11回路の基本
的な構成例を第15図(こ示す。同図1こおいて、第1
1図および第12図と同一回路には同一符号を記しであ
る。また、105は輝度信号を入力する入力端子、10
6は水平・垂直両方向の輪郭を強調した信号を出力する
出力端子である。この水平・垂直輪郭強調回路はWJl
 2図の垂直輪郭強調回路と第11図の水平輪郭強調回
路を縦列接続して構成されている。すなわち、遅延回路
97.98と乗算回路10a。
A basic configuration example of such a contour strength X11 circuit in both horizontal and vertical directions is shown in FIG.
The same circuits as in FIGS. 1 and 12 are designated by the same reference numerals. Further, 105 is an input terminal for inputting a luminance signal;
Reference numeral 6 denotes an output terminal that outputs a signal with emphasized contours in both horizontal and vertical directions. This horizontal/vertical contour enhancement circuit is WJl
The vertical contour emphasizing circuit shown in FIG. 2 and the horizontal contour emphasizing circuit shown in FIG. 11 are connected in series. That is, delay circuits 97 and 98 and multiplication circuit 10a.

102と加算回路99. 103と減算回路101で構
成されている部分が垂直輪郭強調回路であり、遅延回路
86.87.88.89と乗算回路91.93と、加算
回路?0,94.減算回路92で構成されている部分が
水平輪郭強調回路である。この水平・垂直輪郭強調回路
ζこより水平及び垂直方向の輪郭を強調した信号が同時
壷こ出力端子106より出力される。上記の水平・垂直
輪郭強調回路の周波数特性%Wc1J図(e)に示す。
102 and an adder circuit 99. 103 and subtraction circuit 101 is a vertical contour enhancement circuit, and delay circuits 86, 87, 88, 89, multiplication circuits 91.93, and addition circuits? 0,94. The portion composed of the subtraction circuit 92 is a horizontal contour enhancement circuit. The horizontal and vertical contour emphasizing circuit ζ outputs a signal with the horizontal and vertical contours emphasized from the simultaneous output terminal 106. The frequency characteristic %Wc1J of the above horizontal/vertical contour emphasizing circuit is shown in Figure (e).

この回路の出力信号である水平・垂直輪郭強調信号によ
り同図のf+巌部分Eこ示した斜め線り輪郭信号成分を
含んだ水平・垂直両方向の輪郭を強調した画像を得るこ
とができる。
The output signal of this circuit, ie, the horizontal/vertical contour emphasizing signal, makes it possible to obtain an image in which both the horizontal and vertical contours including the diagonal line contour signal component shown in the f+stone section E in the figure are emphasized.

しかし、この水平・垂直輪郭強調回路0路では、水平輪
郭強調領域と垂直輪郭強調領域の重なり合った部分(斜
め成分)が異常に強調されすぎて、不自然な画像になる
問題点があった。この問題点を解決するための水平・垂
直輪郭強調回路として本発明者らが、「アイ・イー・イ
ートランザクションオン コンスマーエレクトロニクス
、ボリュウムシーイー55.ナンバ−31オウガスト1
987年ハイ クォリティ ディジタル ティービー 
ウィズ フレーム ストアー グロセッシング(IEE
E、 Transactions on Consum
er Electrn−nic8. Vol、CF−3
3,Nn3. AUGUSTl 987High Qu
ality Digital TVwith Fram
e StoreProcessing )Jで発表した
第15図のような回路構成が考えられる。同図において
、107は輝度信号を入力する入力端子、108は垂直
低域通過フィルタ回路(以下垂直LPF回路と称す)、
109は水平低域通過フィルタ回路(以下水平LPF回
路と称T)、113は水平LPFと垂直LPFの両回路
分の遅延時間を持つ遅延補償回路、110は減算回路、
112は可変係数乗算回路、111は加算回路。
However, this horizontal/vertical edge enhancement circuit 0 has a problem in that the overlapping portion (diagonal component) of the horizontal edge enhancement area and the vertical edge enhancement area is abnormally emphasized too much, resulting in an unnatural image. In order to solve this problem, the present inventors developed a horizontal/vertical contour emphasizing circuit called ``IE Transaction on Consumer Electronics, Volume CEE 55. Number 31 August 1''.
987 High Quality Digital TV
With Frame Store Grossing (IEE
E. Transactions on Consummation
erElectrn-nic8. Vol, CF-3
3, Nn3. AUGUSTl 987High Qu
ality Digital TV with Fram
A circuit configuration as shown in FIG. 15, which was announced in e. In the figure, 107 is an input terminal for inputting a luminance signal, 108 is a vertical low-pass filter circuit (hereinafter referred to as vertical LPF circuit),
109 is a horizontal low-pass filter circuit (hereinafter referred to as horizontal LPF circuit); 113 is a delay compensation circuit having a delay time equivalent to both the horizontal LPF and vertical LPF; 110 is a subtraction circuit;
112 is a variable coefficient multiplication circuit, and 111 is an addition circuit.

114は利得調整端子、115は水平・垂直輪郭強調信
号を出力する出力端子である。次に、この回路の動作を
第17図の周波数特性図を用いて説明する。
114 is a gain adjustment terminal, and 115 is an output terminal for outputting horizontal and vertical contour emphasis signals. Next, the operation of this circuit will be explained using the frequency characteristic diagram shown in FIG.

#!15図の入力端子107に入力された輝度信号(原
信号)はまず第17図(a)で示した特性を持つ垂直L
PF回路108へ入力され垂直の低域周波数成分が抽出
される。垂直LPF回路108から出力された信号は、
第17図(b)で示した特性を持った水平LPF回路1
09へ入°力され、水平の低域周波数成分が抽出される
。その結果として水平LPF回路109の出力から第1
7図(C)で示した特性を持つ水平・垂直低域周波数成
分が得られる。次に、減算回路110において遅延補償
回路115の出力信号(遅延補償された原信号)から水
平LPF回路109の出力信号が減じられ、水平・垂直
輪郭信号が出力される。減算回路110の出力信号(輪
郭信号)は可変係数乗算回路112へ入力され、可変係
数乗算回路112は水平及び垂直方向の輪郭信号成分の
大きさを同時に可変可能とTる。この輪郭信号成分の大
きさは、水平・垂直LPF回路の利得で決定され、水平
・垂直・斜めの輪郭信号成分のゲインが18超えること
はなく斜めの輪郭信号成分が強調されすぎることはない
。加算回路1111こおいて可変係数乗算回路112の
出力信号と遅延補償された原信号が加算され、最終的に
出力端子115から水平・垂直両方向に輪郭強調した信
号が出力される。
#! The luminance signal (original signal) input to the input terminal 107 in FIG. 15 is first converted into a vertical L signal having the characteristics shown in FIG.
The signal is input to the PF circuit 108 and vertical low frequency components are extracted. The signal output from the vertical LPF circuit 108 is
Horizontal LPF circuit 1 having the characteristics shown in Fig. 17(b)
09, and horizontal low frequency components are extracted. As a result, the first
Horizontal and vertical low frequency components having the characteristics shown in FIG. 7(C) are obtained. Next, in the subtraction circuit 110, the output signal of the horizontal LPF circuit 109 is subtracted from the output signal of the delay compensation circuit 115 (original signal subjected to delay compensation), and horizontal/vertical contour signals are output. The output signal (contour signal) of the subtraction circuit 110 is input to a variable coefficient multiplication circuit 112, and the variable coefficient multiplication circuit 112 can simultaneously vary the magnitude of the contour signal components in the horizontal and vertical directions. The magnitude of this contour signal component is determined by the gains of the horizontal and vertical LPF circuits, and the gains of the horizontal, vertical, and diagonal contour signal components do not exceed 18, so that the diagonal contour signal component is not overemphasized. An adder circuit 1111 adds the output signal of the variable coefficient multiplier 112 and the delay-compensated original signal, and finally outputs a signal with contour emphasis in both horizontal and vertical directions from an output terminal 115.

この水平・垂直輪郭強調信号により、斜め線の輪郭強調
信号成分の過剰な強調8なくし水平・垂直両方向の輪郭
を強調した(第171g (d)のf+巌部分)自然な
画像が得らる。
With this horizontal/vertical edge enhancement signal, a natural image is obtained in which the edges in both the horizontal and vertical directions are emphasized (f+stone part in 171g (d)) without excessive emphasis 8 of the edge enhancement signal component of the diagonal line.

〔発明が解決しようとTる課題〕[Problems that the invention attempts to solve]

上記従来の水平・垂直輪郭強調回路の構成では、第14
 因(c)で示している水平輪郭強調領域と垂直輪郭強
調領域が重なり合った部分(斜め成分)が異常に強調さ
れTぎて不自然な画像になるという問題点かあった。ま
た、斜めの輪郭信号成分を強調しすぎないようにした場
合には、水平・垂直方向の輪郭を独立に強調できないと
いう問題点があった0 本発明の目的は、上記の問題点を解決し、水平垂直方向
の輪郭を独立(こ強調することができ、かつ、針め成分
の過剰な強v!48抑えて自然な画像を得ることができ
る水平・垂直輪郭強調回路を提供することである。
In the configuration of the conventional horizontal/vertical contour enhancement circuit described above, the 14th
There was a problem that the overlapping portion (diagonal component) of the horizontal contour emphasis area and the vertical contour emphasis area shown in factor (c) was abnormally emphasized, resulting in an unnatural image. Furthermore, if the diagonal contour signal component is not overemphasized, there is a problem in that horizontal and vertical contours cannot be emphasized independently.An object of the present invention is to solve the above problem. To provide a horizontal/vertical contour emphasizing circuit which can independently emphasize contours in the horizontal and vertical directions and can obtain natural images by suppressing the excessive strength of the needle component. .

〔課題を解決するための手段〕[Means to solve the problem]

上記目的は、利得が可変可能な水平LPF回路及び垂直
LPF回路を用いて輝度信号(原信号)の水平・垂直方
向の低周波数領域の信号を独立に抽出する手段と、抽出
された信号と原信号を減算Tるための減算回路、さらに
この減算結果と原信号を加算するための加算回路を設け
ることにより達成される。
The above object is to provide a means for independently extracting signals in the low frequency regions in the horizontal and vertical directions of a luminance signal (original signal) using a horizontal LPF circuit and a vertical LPF circuit with variable gains, and to This is achieved by providing a subtraction circuit for subtracting the signal and an addition circuit for adding the subtraction result to the original signal.

〔作用〕[Effect]

垂直LPF回路は、垂直周波数軸方向の利得を可変して
画像の垂直方向の低域周波数成分を抽出する。次に垂直
LPF回路の出力を水平周波数軸方向の利得が可変な水
平LPF回路に通すことにより、水平及び垂直周波数軸
方向に利得が可変された水平・垂直方向の低域周波数成
分を抽出する。
The vertical LPF circuit extracts low frequency components in the vertical direction of the image by varying the gain in the vertical frequency axis direction. Next, by passing the output of the vertical LPF circuit through a horizontal LPF circuit whose gain is variable in the horizontal frequency axis direction, horizontal and vertical low frequency components whose gains are variable in the horizontal and vertical frequency axis directions are extracted.

減算回路において、原信号から水平LPF回路の出力を
減じることによって利得の抑えられた斜め線の輪郭信号
成分と水平・垂直の輪郭信号成分を独立に抽出できる。
By subtracting the output of the horizontal LPF circuit from the original signal in the subtraction circuit, it is possible to independently extract the diagonal line contour signal component and the horizontal and vertical contour signal components with suppressed gain.

加算回路において減算回路から得られる輪郭信号成分と
原信号成分を加算するので斜め線の輪郭信号成分を強調
しすぎることな(、かつ水平または垂直方向の輪郭強調
を独立に行うことができる。
Since the contour signal component obtained from the subtraction circuit and the original signal component are added in the addition circuit, the contour signal component of the diagonal line is not overemphasized (and horizontal or vertical contour enhancement can be performed independently).

〔実施例〕〔Example〕

以下、本発明の一実施例を図を用いて説明する。 An embodiment of the present invention will be described below with reference to the drawings.

W、1図は本発明の一実施例の基本的な回路のブロック
図である。同図において、1は輝度信号を入力する入力
端子、2は垂直周波数軸方向の利得が可変可能な垂直L
PF回路、3は水平周波数軸方向の利得が可変可能な水
平LPF回路、7は垂直LPF回路の垂直強調(垂直周
波数軸方向の利得)量調整端子、8は水平LPF回路の
水平強調(水子局波数軸方向の利得)f調整端子、4は
減算回路、5は加算回路、6は水平LPFと垂直LPF
の両回略号の遅延時間を持つ遅延補償回路、9は水平・
垂直輪郭強調信号を出力する出力端子である0 次にこの回路の動作8第4図、第5図を用いて説明する
。第1図1こおける入力端子1に入力された輝度信号(
原信号)は、まず第4図(b)のような特性を持った垂
直LPF回路2へ入力され、垂直周波数軸方向に利得調
整された垂直低域周波数成分として抽出される。さらt
こ垂直LPF回路2から出力された信号は第4図(a)
のような特性を持った水平LPF回路3へ入力され水平
周波数軸方向に利得調整された水平低域周波数成分とし
て抽出され、結果として水平LPF回路5の出力から、
水平及び垂直周波数軸方向にそれぞれ利得調整された水
平・垂直低域周波数成分が抽出される0次に、減算回路
4により遅延補償回路6の出力信号から水平LPF回路
6の出力信号が減じられ、水平・垂直輪郭信号が出力さ
れる0加算回路5において、減算回路4の出力信号と遅
延補償された原信号を加え合わせ、最終的に水平・垂直
方向に輪郭強調された信号が出力端子9より出力される
FIG. 1 is a block diagram of a basic circuit of an embodiment of the present invention. In the figure, 1 is an input terminal for inputting a luminance signal, and 2 is a vertical L whose gain can be varied in the vertical frequency axis direction.
PF circuit, 3 is a horizontal LPF circuit whose gain in the horizontal frequency axis direction is variable, 7 is a vertical emphasis (gain in the vertical frequency axis direction) amount adjustment terminal of the vertical LPF circuit, and 8 is a horizontal emphasis (mizuko) of the horizontal LPF circuit. Gain in the direction of the station wave number axis) f adjustment terminal, 4 is a subtraction circuit, 5 is an addition circuit, 6 is a horizontal LPF and a vertical LPF
Delay compensation circuit with delay time of both circuit symbols, 9 is horizontal and
This is an output terminal for outputting a vertical contour emphasizing signal.Next, the operation of this circuit will be explained with reference to FIGS. 4 and 5. Fig. 1 Luminance signal input to input terminal 1 in Fig. 1 (
The original signal) is first input to the vertical LPF circuit 2 having the characteristics as shown in FIG. 4(b), and is extracted as a vertical low frequency component whose gain is adjusted in the vertical frequency axis direction. Sarat
The signal output from the vertical LPF circuit 2 is shown in FIG. 4(a).
It is input to the horizontal LPF circuit 3 having the characteristics as shown in FIG.
Next, the output signal of the horizontal LPF circuit 6 is subtracted by the subtraction circuit 4 from the output signal of the delay compensation circuit 6, and In the zero addition circuit 5, which outputs horizontal and vertical contour signals, the output signal of the subtraction circuit 4 and the delay-compensated original signal are added together, and finally a signal with contour emphasis in the horizontal and vertical directions is output from the output terminal 9. Output.

この水平・垂直輪郭強調信号により斜め線の輪郭強調信
号成分の過剰な強調をなくし、水平・垂直両方向の輪郭
を強調した自然な画像が得られる。
This horizontal/vertical edge enhancement signal eliminates excessive emphasis on the edge enhancement signal component of diagonal lines, and a natural image with enhanced edges in both the horizontal and vertical directions can be obtained.

また、水平LPF回路5.垂直LPF回路2の利得調整
を別々に行うことにより、画像の水平・垂直方向の輪郭
を独立に強調することができる。この利得調整について
は、例えば第4図(b)の点線で示すように、垂直LP
F回路2の利得を1(係数b=1)にして水平LPF回
路5の水平周波数軸方向の利得調整を行うと、出力端子
9からは第5図(a)のような特性を持った水平輪郭強
調信号が出力される。また、第4図(a)の鎖線で示す
ように水平LPF回路3の利得を1(係数a=1)にし
て垂直LPF回路2の垂直周波数軸方向の利得調整を行
うと、$5図(b)のような特性を持った垂直輪郭強調
信号が出力される。
Also, horizontal LPF circuit 5. By separately adjusting the gain of the vertical LPF circuit 2, the contours of the image in the horizontal and vertical directions can be emphasized independently. Regarding this gain adjustment, for example, as shown by the dotted line in FIG.
When the gain of the F circuit 2 is set to 1 (coefficient b = 1) and the gain of the horizontal LPF circuit 5 is adjusted in the horizontal frequency axis direction, a horizontal signal with characteristics as shown in Fig. 5(a) is output from the output terminal 9. A contour emphasis signal is output. Moreover, as shown by the chain line in FIG. 4(a), when the gain of the horizontal LPF circuit 3 is set to 1 (coefficient a=1) and the gain of the vertical LPF circuit 2 is adjusted in the vertical frequency axis direction, the result of FIG. A vertical contour emphasizing signal having characteristics as shown in b) is output.

第2図は第1図における水平LPF回路5の詳細なブロ
ック図である。同図において、10は輝度信号Yso 
’2人力する入力端子、 11.12.13.14は1
サンプリング(サンプリング周波数は4 fsc ef
sc :色副搬送波の周波数)期間の遅延時間を有する
遅延回路、 15.19は加算回路、17は減算回路。
FIG. 2 is a detailed block diagram of the horizontal LPF circuit 5 in FIG. 1. In the same figure, 10 is the luminance signal Yso
'2 input terminals, 11.12.13.14 are 1
Sampling (sampling frequency is 4 fsc ef
15.19 is an addition circuit, and 17 is a subtraction circuit.

16は1/2倍係数乗算回路、18は可変係数乗算回路
16 is a 1/2 coefficient multiplication circuit, and 18 is a variable coefficient multiplication circuit.

20は水平周波数軸方向の利得v!4姫端子、21は水
平周波数軸方向にオU得調侵された水平低域周波数信号
を出力する出力端子である。
20 is the gain v! in the horizontal frequency axis direction. The fourth terminal, 21, is an output terminal that outputs a horizontal low frequency signal that is tuned in the horizontal frequency axis direction.

次に、この回路の動作について説明する。入力端子10
に入力された輝度信号(入力信号) YB6は遅延回路
10こ入力され1サンプリング期間遅れた信号Ys、と
じて出力される0さらfこ、遅延回路が3個縦列接続す
ることにより各遅延段数分遅延した信号Yst l Y
ss + YB4が同時擾こ得られる。加算回路15で
は入力信号Ysoと遅延回路14の出力信号(4サンプ
リング期間遅nた信号)YB2が加算され、YB6 +
 Ysaとなり、この加算回路15の出力信号Yso 
+ YB2は、乗算回路16へ入力されて1/2倍され
る。減算回路17では、遅延回路12の出力信号Ys、
から乗算回路16の出力信号1/2 (YB6 + Y
B4 )が減算され、この減算回路17の出力信号Ys
、 −−2(Yso ” YB2)は可変係数乗算回路
18へ入力される。可変係数乗算回路18において係数
a(a=0.5〜1.25)が乗算され、a (Yst
 −T (Yso +Ys4 ) )となり、この可変
係数乗算回路18 (/J出力信号と乗算回路16の出
力信号が、加算回路19において加算され、a (Ys
l −−(Yso +Ys4 ) ) +−H(YB6
 +Ys4 )となる。最終的に、出力端子21から、
可変係数乗算回路18の係数aの値により第4図(ロ)
)の周波数特性因のように利得の変化した水平低域周波
数信号が出力される。
Next, the operation of this circuit will be explained. Input terminal 10
The luminance signal (input signal) YB6 is input to 10 delay circuits and is delayed by one sampling period Ys. Delayed signal Yst l Y
ss + YB4 can be obtained simultaneously. In the adder circuit 15, the input signal Yso and the output signal YB2 of the delay circuit 14 (signal delayed by 4 sampling periods) are added, and YB6 +
Ysa, and the output signal Yso of this adder circuit 15
+YB2 is input to the multiplication circuit 16 and multiplied by 1/2. In the subtraction circuit 17, the output signal Ys of the delay circuit 12,
to the output signal 1/2 of the multiplier circuit 16 (YB6 + Y
B4) is subtracted, and the output signal Ys of this subtraction circuit 17 is
, -2(Yso "YB2) is input to the variable coefficient multiplication circuit 18. In the variable coefficient multiplication circuit 18, it is multiplied by a coefficient a (a=0.5 to 1.25), and a (Yst
-T (Yso +Ys4) ), this variable coefficient multiplication circuit 18 (/J output signal and the output signal of the multiplication circuit 16 are added in the addition circuit 19, and a (Ys
l −-(Yso +Ys4) ) +−H(YB6
+Ys4). Finally, from the output terminal 21,
FIG. 4 (b) is determined by the value of the coefficient a of the variable coefficient multiplication circuit 18.
) A horizontal low frequency signal with a changed gain is output as a result of the frequency characteristics.

第3因は第1図における垂直LPF回路2の詳細なブロ
ック図である。第3図において、22は輝度信号YHo
を入力する入力端子、 23.24は1水平走査期間(
1H)の遅延時間を有する遅延回路。
The third factor is a detailed block diagram of the vertical LPF circuit 2 in FIG. In FIG. 3, 22 is the luminance signal YHo
23.24 is one horizontal scanning period (
A delay circuit having a delay time of 1H).

25、29は加算回路、27は減算回路、26は1/2
倍係数乗算回路、28は可変係数乗算回路、30は垂直
周波数軸方向の利得調整端子、31は垂直周波数軸方向
に利得fA整された垂直低域周波数信号を出力する出力
端子である。
25 and 29 are addition circuits, 27 is a subtraction circuit, and 26 is 1/2.
28 is a variable coefficient multiplication circuit, 30 is a gain adjustment terminal in the vertical frequency axis direction, and 31 is an output terminal for outputting a vertical low frequency signal whose gain is adjusted by fA in the vertical frequency axis direction.

次に、この回路の動作について説明する。輝度゛信号(
入力信号) YHOが入力端子22より入力される入力
された輝度信号YHoは遅延回路23へ入力され1H遅
延信号YH+となり、さらに、この信号が遅延回路24
へ入力され2H遅延信号YHIとなる。
Next, the operation of this circuit will be explained. Luminance signal (
Input signal) YHO is input from the input terminal 22. The input luminance signal YHo is input to the delay circuit 23 and becomes a 1H delayed signal YH+, and this signal is further input to the delay circuit 24.
and becomes the 2H delayed signal YHI.

加算回路25では入力信号YHoと遅延回路24の出力
信号(2H遅延信号) MHIが加算され、YHO+Y
H2となり、この加算回路25の出力信号YH,+YH
1は乗算回路26へ入力され1/2倍される。減算回路
27では、遅延回路23の出力信号YH+から乗算回路
26の出力信号2 (YHO+YHt )が減算され、
この減算回路27の出力信号MHI −2(¥Ho ”
 YHt )は可変係数乗算回路28へ入力される。可
変係数乗算回路2御こおいて係数b (b = o、s
〜1.0)が乗算され、b (MHI  2 (Yao
 ”YHt ) )となり、この可変係数乗算回路28
の出力信号と乗算回路26の出力信号が加算回路29ζ
こおいて加算され、b (MHI、  2 (Yno 
+Yet ) ) ” 2 (YHO+YHt )とな
る0最終的に、出力端子31から、可変係数乗算回路2
8の係数すの値により第4図伽)の周波数特性図のよう
に利得の変化した垂直低域周波数信号が出力される。
In the adder circuit 25, the input signal YHo and the output signal (2H delayed signal) MHI of the delay circuit 24 are added, and YHO+Y
H2, and the output signals YH, +YH of this adder circuit 25
1 is input to the multiplication circuit 26 and multiplied by 1/2. In the subtraction circuit 27, the output signal 2 (YHO+YHt) of the multiplication circuit 26 is subtracted from the output signal YH+ of the delay circuit 23.
The output signal MHI −2(¥Ho” of this subtraction circuit 27
YHt) is input to the variable coefficient multiplication circuit 28. In the variable coefficient multiplication circuit 2, coefficient b (b = o, s
~1.0) and b (MHI 2 (Yao
”YHt )), and this variable coefficient multiplier circuit 28
The output signal of the multiplier circuit 26 and the output signal of the multiplier circuit 26
b (MHI, 2 (Yno
+Yet ) ) ” 2 (YHO+YHt ) 0 Finally, from the output terminal 31, the variable coefficient multiplier circuit 2
Depending on the value of the coefficient 8, a vertical low frequency signal with a changed gain is output as shown in the frequency characteristic diagram of FIG.

本発明による第2の実施例を第6因に示す。本実施例は
2:1インタレース走査から走査線補間を行って1:1
ノンインタレース走査へ走査森変換を行った走査線構造
に本発明を適用した例である。同図において、51は水
平・垂直輪郭強調回路であり、この回路は垂直LPF回
路部48と水平LPF回路部49と、演算回路部50で
構成されている。水平・垂直輪郭強調回路51において
、32は実走査線用の輝度信号入力端子、33は補間走
査線用の輝度信号入力端子、 54.55は垂直周波数
軸方向の利得可変が可能な垂直LPF回路、 56.3
7は水平周波数軸方向の利得可変が可能な水平LPF回
路、 58.59は減算回路、 40.41は加算回路
、42゜43は遅延補償回路、44は垂直強調(垂直周
波数軸方向の利得)量調整端子、45は水平強調(水平
周波数軸方向の利得)量調整端子、 46.47はそれ
ぞれ実走査線、補間走査線の水平・垂直輪郭強調信号を
出力する出力端子である。
A second embodiment according to the present invention is shown in the sixth factor. This example performs scanning line interpolation from 2:1 interlaced scanning to 1:1
This is an example in which the present invention is applied to a scanning line structure in which scan forest conversion is performed to non-interlaced scanning. In the figure, 51 is a horizontal/vertical contour emphasizing circuit, and this circuit is composed of a vertical LPF circuit section 48, a horizontal LPF circuit section 49, and an arithmetic circuit section 50. In the horizontal/vertical contour enhancement circuit 51, 32 is a luminance signal input terminal for the actual scanning line, 33 is a luminance signal input terminal for the interpolated scanning line, and 54 and 55 are vertical LPF circuits whose gain can be varied in the vertical frequency axis direction. , 56.3
7 is a horizontal LPF circuit whose gain can be varied in the horizontal frequency axis direction, 58.59 is a subtraction circuit, 40.41 is an addition circuit, 42°43 is a delay compensation circuit, and 44 is a vertical emphasis (gain in the vertical frequency axis direction). Amount adjustment terminal 45 is a horizontal emphasis (gain in the horizontal frequency axis direction) amount adjustment terminal, and 46 and 47 are output terminals for outputting horizontal and vertical contour emphasis signals of the actual scanning line and the interpolation scanning line, respectively.

次に、この回路の動作について説明する。この回路の動
作は基本的には第1の実施例と同じであり、実走査線用
、補間走査線用それぞnに水平・垂直輪郭強調回路を設
けたものである。また、垂直方向の輪郭強調は、1:1
ノン・インタレース走査線構造のためピーク周波数を高
域に持っている0 第7図は、本実施例で用いた垂直LPF回路部48の詳
細なブロック図である。同図において、52゜53はそ
れぞれ実走査線用及び補間走査線用の輝度信号&及び工
0を入力Tる入力端子、 54.55は1水平走査期間
(1H)の遅延時間を有する遅延回路。
Next, the operation of this circuit will be explained. The operation of this circuit is basically the same as in the first embodiment, with horizontal and vertical contour emphasizing circuits provided for each of the actual scanning line and interpolation scanning line. Also, vertical contour enhancement is 1:1.
Because of the non-interlaced scanning line structure, the peak frequency is in the high range. FIG. 7 is a detailed block diagram of the vertical LPF circuit section 48 used in this embodiment. In the figure, 52 and 53 are input terminals for inputting the luminance signals & and 0 for the actual scanning line and interpolation scanning line, respectively, and 54 and 55 are delay circuits having a delay time of one horizontal scanning period (1H). .

56、57.64.65は加算回路、 60.61は減
算回路。
56, 57, 64, and 65 are addition circuits, and 60.61 is a subtraction circuit.

58.59は1/2倍係数乗算回路、 62.65は可
変係数乗算回路、66は垂直周波数軸方向の利得調整端
子。
58.59 is a 1/2 coefficient multiplication circuit, 62.65 is a variable coefficient multiplication circuit, and 66 is a gain adjustment terminal in the vertical frequency axis direction.

67.68はそれぞれ実走査線及び補間走査線の垂直低
域周波数信号を出力する出力端子である。次にこの回路
の動作について説明する。実走査線用の輝度信号&及び
補間走査線用の輝度信号IOが入力端子52及び53か
ら入力される。これらの信号ROI工。は共に1H遅延
回路54.55に入力され1水平走査期間遅れた信号(
IH遅延信号)R+、I+とじて出力され、加算回路5
6.57において、1H遅延信号R+、Lと厚信4Ro
、  Ioが加算される。次に、この加算回路56.5
7の出力信号Ro+R1,I。+1.はそれぞれ乗算回
路58.59へ入力され7倍され、−(Ro+ Rt 
) −2(Io” L )となる。減算回路6oにおい
て遅延回路54の出力信号R1から乗算回路59の出力
信号T(IO十工、)が減算され、この減算されま た信号式−7(I◎+II)は可変係数乗算回路62へ
入力される。可変係数乗算回路62において係数C(c
 = o、s〜1.0)が乗算され、C(R,−7(I
。+11月となる。最終的に、加算回路64において、
この可変係数乗算回路62の出力信号と乗算回路59の
出力信号が加算され、実走査線の垂直低域周波数信号c
 (R,2< 工・+I、))+1(工。+1.)とし
て出力端子67から出力される。また、減算回路61で
は、原信号工◎から乗算回路58の出力信号2 (”o
 ” R+ )が減算され、この減算された信号工。−
−z(RO+RI)は可変係数乗算回路63へ入力され
る。可変係数乗算回路654こおいて係数c(c=a、
s〜1.0)が乗算され、CHI。−2(Ro ” R
+月となる。最終的に、加算回路65において、この可
変係数乗算回路65の出力信号と乗算回路58の出力信
号が加算され、補間走査線の垂直低域周波数信号C(I
。−2(Ro ” R1) ’” 2 (Ro” R+
 )  として出力端子68から出力される。
67 and 68 are output terminals for outputting vertical low frequency signals of the actual scanning line and the interpolation scanning line, respectively. Next, the operation of this circuit will be explained. The luminance signal & for the actual scanning line and the luminance signal IO for the interpolated scanning line are input from input terminals 52 and 53. These signal ROI engineering. are both input to the 1H delay circuits 54 and 55 and are delayed by one horizontal scanning period (
IH delay signal) is output as R+, I+ and added to the adder circuit 5.
At 6.57, 1H delayed signals R+, L and Koshin 4Ro
, Io are added. Next, this addition circuit 56.5
7 output signal Ro+R1,I. +1. are respectively input to multiplier circuits 58 and 59, multiplied by 7, and -(Ro+Rt
) -2(Io" L ). In the subtracting circuit 6o, the output signal T (IO" L ) of the multiplier circuit 59 is subtracted from the output signal R1 of the delay circuit 54, and after this subtraction, the signal equation -7(I ◎ +II) is input to the variable coefficient multiplication circuit 62. In the variable coefficient multiplication circuit 62, the coefficient C (c
= o, s ~ 1.0) and multiplied by C(R, -7(I
. +It will be November. Finally, in the adder circuit 64,
The output signal of the variable coefficient multiplication circuit 62 and the output signal of the multiplication circuit 59 are added, and the vertical low frequency signal c of the actual scanning line is
It is outputted from the output terminal 67 as (R, 2< engineering.+I,))+1 (engineering.+1.). Further, in the subtraction circuit 61, the output signal 2 of the multiplication circuit 58 ("o
"R+) is subtracted, and this subtracted signal engineer.-
-z(RO+RI) is input to the variable coefficient multiplication circuit 63. In the variable coefficient multiplication circuit 654, coefficient c (c=a,
s~1.0) and CHI. -2(Ro”R
+ becomes the moon. Finally, in the adder circuit 65, the output signal of the variable coefficient multiplier circuit 65 and the output signal of the multiplier circuit 58 are added, and the vertical low frequency signal C(I
. -2 (Ro” R1) '” 2 (Ro” R+
) is output from the output terminal 68 as .

出力端子67.68力)ら出力される実走査線、補間走
査線の垂直低域周波数信号は、共に可変係数乗算回路6
2.63の係数Cの値により第8図で示す周波数特性図
のよう−こ利得が変化する。
The vertical low frequency signals of the actual scanning line and the interpolation scanning line outputted from the output terminals 67 and 68 are both sent to the variable coefficient multiplication circuit 6.
Depending on the value of the coefficient C of 2.63, the gain changes as shown in the frequency characteristic diagram shown in FIG.

水平LPF回路36.37は第2図に示したものと同等
である。したがって本実施例の水平・垂直輪郭強調回路
の水平方向のピーク周波数はfsc垂直方向のピーク周
波数は−2(! phとなる。また、本実施fUによn
ば1;1のノンインタレース走査線構造においても、水
平LPF回路・垂直LPF回路の利得調整を別々tζ行
うことにより画像の水平・垂直方向の輪郭を独立に強調
することができる。
The horizontal LPF circuits 36, 37 are similar to those shown in FIG. Therefore, the horizontal peak frequency of the horizontal/vertical contour enhancement circuit of this embodiment is fsc, and the vertical peak frequency is -2(! ph. Also, according to fU of this embodiment, n
Even in the non-interlaced scanning line structure of example 1:1, the contours of the image in the horizontal and vertical directions can be emphasized independently by adjusting the gains of the horizontal LPF circuit and the vertical LPF circuit separately tζ.

例えば、垂直LPF回路の利得を1(係数C=1)にす
ると第51N(a)のような周波数特性を持った水平輪
郭強調信号が得られ、水平LPF回路の利得を1(係数
a=1)にすると第9図のような周波数特性を持った垂
直輪郭強調信号が得られる。さらに、従来の斜め線の輪
郭強調信号成分の過剰な強調が抑えられ、自然な画像を
得ることができる。
For example, if the gain of the vertical LPF circuit is set to 1 (coefficient C = 1), a horizontal contour emphasis signal with a frequency characteristic like the 51N(a) is obtained, and the gain of the horizontal LPF circuit is set to 1 (coefficient a = 1). ), a vertical contour emphasizing signal having frequency characteristics as shown in FIG. 9 is obtained. Furthermore, excessive emphasis on the conventional diagonal line contour emphasis signal component is suppressed, and a natural image can be obtained.

本実施例では、実走査線用、補間走査線用に2系統の水
平・垂直輪郭強調回路を設けたが、実走査線信号と補間
走査線信号を時分割多重して入力することにより、上記
水平・垂直輪郭強調回路を1系統に共用化でき、同様な
水平・垂直独立利得可変及び輪郭強調を行うことができ
る。
In this embodiment, two systems of horizontal/vertical contour emphasizing circuits are provided, one for the actual scanning line and one for the interpolated scanning line. The horizontal and vertical contour enhancement circuits can be shared by one system, and similar horizontal and vertical independent gain variable and contour enhancement can be performed.

第10図に、本発明による第6の実施例を示す。FIG. 10 shows a sixth embodiment of the present invention.

同図の回路の基本的構成は第6図と同じであるが、第6
図で用いられている演算回路部50の構成が変わり、加
算回路40.41が削除され、新たfこN倍係数乗算回
路75.76が加わっている。次(こ、この回路の基本
的動作を説明する。入力端子69.70力)ら笑走査線
、補間走査線用の輝度信号(原信号)が入力されて、垂
直LPF回路71,72.水平LPF回路73,74.
遅延補償回路79.804通過するまでは第6図の動作
と同様である。次に、遅延補償回路79.80の出力信
号が乗算回路75.761こよりN倍される。N倍は1
.5倍、2倍、3倍など任意の正の数が可能であるが、
例えば2倍にすると乗算回路は、1ビツト移動して配線
するだけで簡単に実現でき、また、最終的正ζ減算回路
77、784こおいて乗算回路75.76の出力信号か
ら水平LPF回路73゜74の出力信号である水平・垂
直低域周波数信号を減算することにより、第6図の実施
例の出力信号と同様な特性を持つ実走査線・補間走査線
の水平・垂直輪郭強調信号が得られる。この結果、水平
LLPF回路及び垂直LPF回路の利得調整を別々に行
うことにより画像の水平・垂直方向の輪郭を独立に強調
することができる。
The basic configuration of the circuit in the figure is the same as that in Figure 6, but
The configuration of the arithmetic circuit unit 50 used in the figure has been changed, the adder circuit 40.41 has been deleted, and a new f/N factor multiplication circuit 75.76 has been added. Next, the basic operation of this circuit will be explained. Luminance signals (original signals) for scanning lines and interpolation scanning lines are input from input terminals 69 and 70, and vertical LPF circuits 71, 72, . Horizontal LPF circuits 73, 74.
The operation is similar to that shown in FIG. 6 until the signal passes through the delay compensation circuits 79 and 804. Next, the output signal of the delay compensation circuit 79.80 is multiplied by N by the multiplication circuit 75.761. N times is 1
.. Any positive number is possible, such as 5 times, 2 times, 3 times, etc.
For example, when doubling, the multiplication circuit can be easily realized by moving one bit and wiring, and in the final positive By subtracting the horizontal and vertical low frequency signals that are the output signals of can get. As a result, by separately adjusting the gains of the horizontal LLPF circuit and the vertical LPF circuit, the contours of the image in the horizontal and vertical directions can be emphasized independently.

本発明による第4の実施例8第16図に示す。本実施例
の特徴は、第1図、第6図、第10図と、これまでの実
施例が水平強調量と垂直強調量を独立に設定可能とした
ため調整時には2wA所設定しなければならな力)つた
のに対し1箇所の設定で水平・垂直の強調iを決定でき
るようにしたところにある。この特徴を実現する為に、
第16図では$1図の構成に、水平・垂直強v4(水平
・垂直周波数軸方向の利得)量を一括して調整する為の
輪郭強調量設定回路117と、この輪郭強調量設定回路
117で設定される信号を入力し、1個の設定値に対し
て垂直LPF回路2の利得を制御する制御信号と水平L
PF回路3の利得を制御する制御信−@を独立に発生す
る利得制御回路116とを追加している。
A fourth embodiment 8 according to the present invention is shown in FIG. The feature of this embodiment is that in the previous embodiments as shown in FIGS. 1, 6, and 10, the amount of horizontal emphasis and the amount of vertical emphasis can be set independently. This is where the horizontal and vertical emphasis i can be determined with a single setting for ivy. In order to realize this feature,
In FIG. 16, the configuration shown in FIG. A control signal that controls the gain of the vertical LPF circuit 2 for one set value and a horizontal LPF circuit are input.
A gain control circuit 116 that independently generates a control signal -@ for controlling the gain of the PF circuit 3 is added.

また、118は演算回路部であり、第6図と第10図の
場合で説明したと同様、他の回路画成を取るこさも可能
である。以下の説明では輪郭強調量設定回路117は6
ビツト(64段階)の設定可能なディジタルスイッチ、
利得制御回路116はROMであり、第18図の様なデ
ータが記憶されているとして説明する。
Further, 118 is an arithmetic circuit section, and as explained in the case of FIG. 6 and FIG. 10, it is also possible to take other circuit configurations. In the following explanation, the contour enhancement amount setting circuit 117 is
Bit (64 steps) configurable digital switch,
The explanation will be given assuming that the gain control circuit 116 is a ROM and stores data as shown in FIG.

第16図において、第18図の様な特性の利得制御回路
116により高域周波数成分を加算して輪郭強v4を行
い、また高域周波数成分を減算して輪郭減衰を行うよう
に垂直LPF回路2及び水平LPF回路6が制御される
。輪郭強調を行う場合は、垂直LPF回路2及び水平L
PF回路3が同時に制御されるよう前実施例で示した係
数a及びbを1.0から0.5まで同時に変化させ、水
平・垂直両方向同時に輪郭強調する0また、輪郭減衰を
行う場合は、水平LPF回路だけが制御されるように前
実施例で示した係数aを1.0から1.25まで変化さ
せbは固定値として水平方向の輪郭のみ減衰させる。こ
のような利得制御回路116は第6図、第10図にも適
応可能であり、さらに、ROMのほか、例えば論理ゲー
トヲ組み合わせても容易に実現できる。また、輪郭強調
量設定回路117を単純なスイッチのみならず、マイコ
ンと2ビツトのスイッチを組み合わせ、さらに利得制御
回路117をマイコンのプログラムとして記憶しても実
現でき、このような構成も全て本発F!Aに含まれる。
In FIG. 16, a vertical LPF circuit is configured such that a gain control circuit 116 with characteristics as shown in FIG. 18 adds high frequency components to perform contour enhancement v4, and subtracts high frequency components to perform contour attenuation. 2 and the horizontal LPF circuit 6 are controlled. When performing contour enhancement, vertical LPF circuit 2 and horizontal LPF circuit 2
In order to control the PF circuit 3 at the same time, the coefficients a and b shown in the previous embodiment are changed from 1.0 to 0.5 at the same time to simultaneously emphasize the contour in both the horizontal and vertical directions. The coefficient a shown in the previous embodiment is varied from 1.0 to 1.25 so that only the horizontal LPF circuit is controlled, and b is kept at a fixed value to attenuate only the contour in the horizontal direction. Such a gain control circuit 116 can be applied to FIGS. 6 and 10, and can also be easily realized by combining, for example, logic gates in addition to ROM. Furthermore, the contour enhancement amount setting circuit 117 can be realized not only by a simple switch, but also by combining a microcomputer and a 2-bit switch, and by storing the gain control circuit 117 as a microcomputer program. All such configurations can also be realized by this invention. F! Included in A.

また、第1図、第6図、第10図、第16図の実施例で
用いられている遅延補償回路は、垂直LPFl路の1H
遅延回路を共用して、垂直LPF回路分略号延時間を確
保することもできる。このように遅延補償回路と垂直L
PF回路を共用した回路も本発明tこ含まれる〇 〔発明の効果〕 本発明によれば、水平LPF回路及び垂直LPF回路の
利得v4*を別々に行うことができるので、画像の水平
及び垂直の輪郭強調を独立で行うことができる。また、
斜め線の輪郭部分の過剰な強調を抑えることかできるの
で鮮鋭度を向上させた自然な画像を得ることができる。
Moreover, the delay compensation circuit used in the embodiments of FIGS. 1, 6, 10, and 16 is
It is also possible to share the delay circuit and secure the delay time for the vertical LPF circuit. In this way, the delay compensation circuit and the vertical L
The present invention also includes a circuit that shares a PF circuit. [Effects of the Invention] According to the present invention, since the gain v4* of the horizontal LPF circuit and the vertical LPF circuit can be calculated separately, the horizontal and vertical image Contour enhancement can be performed independently. Also,
Since excessive emphasis on the outline of diagonal lines can be suppressed, a natural image with improved sharpness can be obtained.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例の基本的な回路のブロック図
、第2図は第1図における利得調整が可能な水平LPF
回路の詳細なブロック図、第3図は第1図における利得
調整が可能な垂直LPF回路の詳細なブロック図、第4
図及び第5図は本発明の実施例の周波数特性を示す図、
第6図は本発明の他の実施例を示すブロック図、第7図
は第6図の実施例の詳細なブロック図、第8図及び第9
図は他の実施例の周波数特性を示す図、第10図は本発
明のさらに他の実施例を示すブロック図、第11図は従
来の水平輪郭強調回路のブロック図、第12図は従来の
垂直輪郭強調回路のブロック図、第13図は第11図と
第12図の回路8縦列接続した水平・垂直輪郭強調回路
のブロック図、第14図は従来の回路の周波数特性を示
す図、11115図は従来の他の水平・垂直輪郭強調回
路のブロック図、第16図は本発明の他の実施例のブロ
ック図、第17図は従来の他の回路の周波数特性を示す
図、嘉18図は利得制御回路の周波数特性因である。 1・・・輝度信号を入力する入力端子 2・・・垂直周波数軸方向の利得が可変可能な垂直LP
F回路 3・・・水平周波数軸方向の利得が可変可能な水平LP
F回路 4・・・減算回路    5・・・加算回路6・・・水
平LPFと垂直LPFの両回略号の遅延時間を持つ遅延
補償回路 7・・・垂直LPF回路の垂直強1i11(垂直周波数
軸方向の利得)量詞整端子 8・・・水平LPF回路の水平強調(水平周波数軸方向
の利得)量調整端子 9・・・水平・垂直輪郭強調信号を出方する出力端子 32・・・実走査線用の輝度信号入力端子55・・・補
間走査線用の輝度信号入力端子34.35・・・利得g
l!1贅が可能な垂@LPF回路36.37・・・利得
′D4整が可能な水平LPF回路58.59・・・減算
回路  40.41・・・加算回路42、45・・・遅
延補償回路 44・・・垂直強調(垂直周波数軸方向の利得)量調整
端子 45・・・水平強調(水平周波数軸方向の利得)量調整
端子 46・・・実走査線の水平・垂直輪郭強調信号出方端子 47・・・補間走査線の水平・垂直輪郭強調信号出方端
子 116・・・利得制御回路 117・・・輪郭強調量設定回路 第2図 第 図 第4図 木子局匁奴 (し) 太平転数 (しっ 第 臣 %9図 重直周追数(CPh) 第14図 (b) すSC メ走
Fig. 1 is a block diagram of a basic circuit of an embodiment of the present invention, and Fig. 2 is a horizontal LPF with gain adjustment possible in Fig. 1.
A detailed block diagram of the circuit, FIG. 3 is a detailed block diagram of the vertical LPF circuit that can adjust the gain in FIG. 1, and FIG.
5 and 5 are diagrams showing the frequency characteristics of the embodiment of the present invention,
FIG. 6 is a block diagram showing another embodiment of the present invention, FIG. 7 is a detailed block diagram of the embodiment of FIG. 6, and FIGS.
10 is a block diagram showing still another embodiment of the present invention, FIG. 11 is a block diagram of a conventional horizontal contour emphasizing circuit, and FIG. 12 is a diagram showing a conventional horizontal contour emphasizing circuit. A block diagram of a vertical contour emphasizing circuit. FIG. 13 is a block diagram of a horizontal and vertical contour emphasizing circuit in which the circuits 8 in FIGS. 11 and 12 are connected in cascade. FIG. 14 is a diagram showing the frequency characteristics of the conventional circuit. The figure is a block diagram of another conventional horizontal/vertical contour enhancement circuit, FIG. 16 is a block diagram of another embodiment of the present invention, FIG. 17 is a diagram showing frequency characteristics of another conventional circuit, and FIG. is the frequency characteristic factor of the gain control circuit. 1... Input terminal for inputting a luminance signal 2... Vertical LP whose gain in the vertical frequency axis direction can be varied
F circuit 3...Horizontal LP with variable gain in the horizontal frequency axis direction
F circuit 4...Subtraction circuit 5...Addition circuit 6...Delay compensation circuit with delay time of both horizontal LPF and vertical LPF circuit 7...Vertical strength 1i11 of vertical LPF circuit (vertical frequency axis Directional gain) quantifier adjustment terminal 8...Horizontal LPF circuit horizontal emphasis (horizontal frequency axis direction gain) amount adjustment terminal 9...Output terminal 32 for outputting horizontal and vertical contour emphasis signals...Actual scanning Brightness signal input terminal 55 for line...Brightness signal input terminal 34 for interpolated scanning line 34.35...Gain g
l! 36.37 Horizontal LPF circuit capable of adjusting gain 'D4 58.59 Subtraction circuit 40.41 Addition circuit 42, 45 Delay compensation circuit 44...Vertical emphasis (gain in the vertical frequency axis direction) amount adjustment terminal 45...Horizontal emphasis (gain in the horizontal frequency axis direction) amount adjustment terminal 46...Horizontal and vertical contour emphasis signal output method of the actual scanning line Terminal 47... Horizontal/vertical contour emphasis signal output terminal for interpolated scanning line 116... Gain control circuit 117... Contour enhancement amount setting circuit Figure 2 Figure 4 Figure 4 Number of rotations (Shidaiomi % 9 figure double straight rotation number (CPh) Figure 14 (b) SuSC Meshu

Claims (1)

【特許請求の範囲】 1)、輝度信号の高域周波数成分を抽出し、元の輝度信
号に加えて画像の輪郭を強調する輪郭強調回路において
、輝度信号の水平方向の低域周波数成分の利得を可変し
て抽出する水平LPF回路と輝度信号の垂直方向の低域
周波数成分の利得を可変して抽出する垂直LPF回路と
を縦列接続した可変利得水平・垂直LPF回路と、前記
可変利得水平・垂直LPF回路の遅延分、入力された輝
度信号を遅らせる遅延補償回路と、前記遅延補償回路の
出力信号から前記可変利得水平・垂直LPF回路の出力
信号を減算する演算手段とを設け、画像の水平輪郭と垂
直輪郭とを独立に強調可能にしたことを特徴とする水平
・垂直輪郭強調回路。 2)、2:1インタレース走査された画像の走査線信号
から、実走査線と補間走査線を作成し、1:1ノンイン
タレース走査へ走査周波数変換された画像の輪郭を強調
する輪郭強調回路において、上記実走査線の垂直方向の
低域周波数信号成分の利得を可変して抽出する第1の垂
直LPF回路と、上記実走査線信号の水平方向の低域周
波数信号成分の利得を可変して抽出する第1の水平LP
F回路と、上記第1の垂直LPF回路と上記第1の水平
LPF回路によつて構成される第1の可変利得水平・垂
直LPF回路、上記第1の可変利得水平・垂直LPF回
路の遅延分を補償する第1の遅延補償回路と、上記第1
の遅延補償回路の出力信号から上記第1の可変利得水平
・垂直LPF回路の出力信号を減算する第1の演算手段
と、上記補間走査線信号の垂直方向の低域周波数信号成
分の利得を可変して抽出する第2の垂直LPF回路と、
上記補間走査線信号の水平方向の低域周波数信号成分の
利得を可変して抽出する第2の水平LPF回路と、上記
第2の垂直LPF回路と水平LPF回路によつて構成さ
れる第2の可変利得水平・垂直LPF回路と、上記第2
の可変利得水平・垂直LPF回路の遅延分を補償する第
2の遅延補償回路と、上記第2の遅延補償回路の出力信
号から上記第2の可変利得水平・垂直LPF回路の出力
信号を減算する第2の演算手段とを設け、画像の水平輪
郭と垂直輪郭とを独立に強調可能にしたことを特徴とす
る水平・垂直輪郭強調回路。 3)、さらに、水平の輪郭強調量と垂直の輪郭強調量を
一括して調整するための輪郭強調量設定回路と、前記輪
郭強調量設定回路で設定された1個の設定値に対して、
上記水平LPF回路の利得と、上記垂直LPF回路の利
得を独立に制御する制御信号を発生する利得制御回路と
を具備したことを特徴とする請求項1または請求項2記
載の水平・垂直輪郭強調回路。 4)、前記利得制御回路は、前記水平LPF回路の利得
を正負両方向に制御し、前記垂直LPF回路の利得を正
方向のみ制御することを特徴とする請求項3記載の水平
・垂直輪郭強調回路。 5)、上記演算手段は、上記遅延補償回路の出力信号の
振幅をN倍する乗算回路と、上記乗算回路の出力信号か
ら上記可変利得水平・垂直LPF回路の出力信号を減算
する減算回路とから構成されることを特徴とする請求項
1乃至請求様4のいずれかに記載の水平・垂直輪郭強調
回路。 6)、上記演算手段は、上記遅延補償回路の出力信号か
ら前記可変利得水平・垂直LPF回路の出力信号の減算
を行う減算回路と、この減算回路の出力信号と上記遅延
補償回路の出力信号とを加算する加算回路とから構成さ
れることを特徴とする請求項1乃至請求項4のいずれか
に記載の水平・垂直輪郭強調回路。
[Claims] 1) In an outline enhancement circuit that extracts high frequency components of a luminance signal and enhances the outline of an image in addition to the original luminance signal, gain of horizontal low frequency components of the luminance signal is provided. A variable gain horizontal/vertical LPF circuit in which a horizontal LPF circuit that varies and extracts the vertical low frequency component of the luminance signal and a vertical LPF circuit that varies and extracts the gain of the vertical low frequency component of the luminance signal are connected in series; A delay compensation circuit that delays the input luminance signal by the delay of the vertical LPF circuit, and an arithmetic means for subtracting the output signal of the variable gain horizontal/vertical LPF circuit from the output signal of the delay compensation circuit are provided. A horizontal/vertical contour emphasizing circuit is characterized in that it is capable of emphasizing contours and vertical contours independently. 2) Contour enhancement that creates real scan lines and interpolated scan lines from the scan line signals of a 2:1 interlace scanned image and emphasizes the contours of the image whose scanning frequency has been converted to 1:1 non-interlace scan. The circuit includes a first vertical LPF circuit that varies the gain of the vertical low frequency signal component of the actual scanning line to extract it, and a first vertical LPF circuit that varies the gain of the horizontal low frequency signal component of the actual scanning line signal. The first horizontal LP to be extracted by
F circuit, a first variable gain horizontal/vertical LPF circuit constituted by the first vertical LPF circuit and the first horizontal LPF circuit, and a delay of the first variable gain horizontal/vertical LPF circuit. a first delay compensation circuit that compensates for the first delay compensation circuit;
a first calculation means for subtracting the output signal of the first variable gain horizontal/vertical LPF circuit from the output signal of the delay compensation circuit; and variable gain of the vertical low frequency signal component of the interpolated scanning line signal. a second vertical LPF circuit that extracts the
a second horizontal LPF circuit that varies the gain of the horizontal low frequency signal component of the interpolated scanning line signal to extract it; and a second horizontal LPF circuit that includes the second vertical LPF circuit and the horizontal LPF circuit. Variable gain horizontal/vertical LPF circuit and the second
a second delay compensation circuit that compensates for the delay of the variable gain horizontal/vertical LPF circuit; and subtracting the output signal of the second variable gain horizontal/vertical LPF circuit from the output signal of the second delay compensation circuit. 1. A horizontal/vertical contour emphasizing circuit, characterized in that it is provided with a second calculation means, and is capable of independently emphasizing horizontal and vertical contours of an image. 3) Furthermore, an edge enhancement amount setting circuit for collectively adjusting the horizontal edge enhancement amount and the vertical edge enhancement amount, and one setting value set by the edge enhancement amount setting circuit,
3. The horizontal/vertical contour enhancement according to claim 1 or 2, further comprising a gain control circuit that generates a control signal that independently controls the gain of the horizontal LPF circuit and the gain of the vertical LPF circuit. circuit. 4) The horizontal/vertical contour emphasizing circuit according to claim 3, wherein the gain control circuit controls the gain of the horizontal LPF circuit in both positive and negative directions, and controls the gain of the vertical LPF circuit only in the positive direction. . 5) The calculation means includes a multiplication circuit that multiplies the amplitude of the output signal of the delay compensation circuit by N, and a subtraction circuit that subtracts the output signal of the variable gain horizontal/vertical LPF circuit from the output signal of the multiplication circuit. 5. A horizontal/vertical contour emphasizing circuit according to any one of claims 1 to 4. 6) The calculation means includes a subtraction circuit that subtracts the output signal of the variable gain horizontal/vertical LPF circuit from the output signal of the delay compensation circuit, and an output signal of the subtraction circuit and an output signal of the delay compensation circuit. 5. The horizontal/vertical contour emphasizing circuit according to claim 4, further comprising an adding circuit for adding .
JP63197915A 1988-08-10 1988-08-10 Horizontal vertical contour emphasis circuit Pending JPH0248865A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63197915A JPH0248865A (en) 1988-08-10 1988-08-10 Horizontal vertical contour emphasis circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63197915A JPH0248865A (en) 1988-08-10 1988-08-10 Horizontal vertical contour emphasis circuit

Publications (1)

Publication Number Publication Date
JPH0248865A true JPH0248865A (en) 1990-02-19

Family

ID=16382388

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63197915A Pending JPH0248865A (en) 1988-08-10 1988-08-10 Horizontal vertical contour emphasis circuit

Country Status (1)

Country Link
JP (1) JPH0248865A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5375468A (en) * 1991-07-19 1994-12-27 Mitsubishi Petrochemical Co., Ltd. Acceleration sensor unit having self-checking function
US5438859A (en) * 1991-09-24 1995-08-08 Murata Manufacturing Co. Ltd. Acceleration sensor having fault diagnosing device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61225979A (en) * 1985-03-30 1986-10-07 Toshiba Corp Automatic profile adjusting circuit
JPS61270987A (en) * 1985-05-25 1986-12-01 Nec Home Electronics Ltd Device for improving picture quality of television
JPS62135081A (en) * 1985-12-09 1987-06-18 Hitachi Ltd Contour correcting circuit

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61225979A (en) * 1985-03-30 1986-10-07 Toshiba Corp Automatic profile adjusting circuit
JPS61270987A (en) * 1985-05-25 1986-12-01 Nec Home Electronics Ltd Device for improving picture quality of television
JPS62135081A (en) * 1985-12-09 1987-06-18 Hitachi Ltd Contour correcting circuit

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5375468A (en) * 1991-07-19 1994-12-27 Mitsubishi Petrochemical Co., Ltd. Acceleration sensor unit having self-checking function
US5438859A (en) * 1991-09-24 1995-08-08 Murata Manufacturing Co. Ltd. Acceleration sensor having fault diagnosing device
US5517845A (en) * 1991-09-24 1996-05-21 Murata Manufacturing Co., Ltd. Acceleration sensor having fault diagnosing device

Similar Documents

Publication Publication Date Title
CA1310401C (en) Circuit for detecting motion of television signal
JP2773900B2 (en) Video processing device for NTSC color television camera
JPS61269487A (en) Y/c separating circuit
JPH06121335A (en) Separation circuit of luminance and chrominance
US6864923B2 (en) Edge correction circuit
US5124786A (en) Color signal enhancing cirucit for improving the resolution of picture signals
US5124787A (en) Vertical/horizontal contour correction system
JPH02272894A (en) Color image sigal encoding
JPH0248865A (en) Horizontal vertical contour emphasis circuit
US5177600A (en) Noise reduction circuit
JPH06319152A (en) Time spatial picture filter
EP0998135B1 (en) Contour emphasizing circuit
US7012719B1 (en) Sign sensitive aperture correction system and method
US10692176B2 (en) Decoding a Bayer-mask or like coded image
JPH11289476A (en) Contour emphasis circuit
JPH04126470A (en) Contour emphasis circuit
JPH04172875A (en) Adaptive contour emphasis circuit
JPS62264771A (en) Contour correcting device
JPS6272290A (en) Y/c separating device for high definition television
JPH11178006A (en) Video signal processor
JPS61295791A (en) Improving device for television picture quality
JPS61270987A (en) Device for improving picture quality of television
JPH03196791A (en) Movement adaptive type luminance signal/color signal separation device
JPH03211990A (en) Multimode comb filter device
JPS58161484A (en) Color signal separating system