[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP5063542B2 - Window-type BGA package and manufacturing method thereof - Google Patents

Window-type BGA package and manufacturing method thereof Download PDF

Info

Publication number
JP5063542B2
JP5063542B2 JP2008241434A JP2008241434A JP5063542B2 JP 5063542 B2 JP5063542 B2 JP 5063542B2 JP 2008241434 A JP2008241434 A JP 2008241434A JP 2008241434 A JP2008241434 A JP 2008241434A JP 5063542 B2 JP5063542 B2 JP 5063542B2
Authority
JP
Japan
Prior art keywords
chip
die attach
substrate
recess
slot
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2008241434A
Other languages
Japanese (ja)
Other versions
JP2010073994A (en
Inventor
錦弟 陳
Original Assignee
力成科技股▲分▼有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 力成科技股▲分▼有限公司 filed Critical 力成科技股▲分▼有限公司
Priority to JP2008241434A priority Critical patent/JP5063542B2/en
Publication of JP2010073994A publication Critical patent/JP2010073994A/en
Application granted granted Critical
Publication of JP5063542B2 publication Critical patent/JP5063542B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0612Layout
    • H01L2224/0613Square or rectangular array
    • H01L2224/06134Square or rectangular array covering only portions of the surface to be connected
    • H01L2224/06136Covering only the central area of the surface to be connected, i.e. central arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/4824Connecting between the body and an opposite side of the item with respect to the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92142Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92147Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)

Description

本発明は半導体装置に関し、特に一種のウインドウ型BGAパッケージ及びその製造方法に関する。   The present invention relates to a semiconductor device, and more particularly to a kind of window type BGA package and a manufacturing method thereof.

様々な半導体装置のパッケージ形態においては、ウインドウ型BGAパッケージはチップ搭載する基板に貫通する1つのスロットを設け、基板と基板の上方にあるチップとを電気接続するように用いるボンディングワイヤはスロットを通過し、且つウインドウ型BGAパッケージは外部と電気接続ができるように外接端子用の半田ボールを基板の下方に接合する。チップを基板上に貼り付けることに用いる液体や稠密なダイアタッチ部材は、ダイアタッチ時の加熱と加圧の過程において流動的であるためオーバーフロー現象が発生し、更にチップのボンディングパッドにまで広がってワイヤボンディングを行うことができなくなる。よって、現在のウインドウ型BGAパッケージには、オーバーフローの不具合を避けるため液体や稠密なダイアタッチ部材の代わりにダイアタッチテープしか用いることができないが、コストが高くなる。チップのダイアタッチテープに貼り付けられる部位はチップの主面だけであり且つ平面状となって応力の影響を受け易いので、チップの側面には剥離や断裂等の問題が起き、従来のウインドウ型BGAパッケージに対する信頼性や品質は低くなる。   In various semiconductor device package forms, a window-type BGA package has one slot penetrating a substrate on which a chip is mounted, and a bonding wire used to electrically connect the substrate and a chip above the substrate passes through the slot. In addition, the window-type BGA package has solder balls for external terminals joined to the lower side of the substrate so as to be electrically connected to the outside. The liquid and dense die attach member used for attaching the chip on the substrate are fluid during the heating and pressurizing process during die attach, and therefore overflow phenomenon occurs and further spreads to the bonding pad of the chip. Wire bonding cannot be performed. Therefore, in the current window type BGA package, only a die attach tape can be used instead of a liquid or a dense die attach member in order to avoid an overflow problem, but the cost is increased. The only part of the chip that can be affixed to the die attach tape is the main surface of the chip and is flat and easily affected by stress. Therefore, problems such as peeling and tearing occur on the side of the chip. Reliability and quality for the BGA package will be low.

図1に示すように、周知のウインドウ型BGAパッケージ100は主要に1つの基板110、1つのチップ120、1つのダイアタッチテープ130、複数のボンディングワイヤ140、1つの封止体150及び複数の外接端子160を備える。基板110は1つの内部表面111、1つの外部表面112及び内部表面111と外部表面112とを貫通する1つのスロット114を有する。チップ120は1つの主面121と主面121上にある複数のボンディングパッド124とを有する。チップ120を基板110上に設置するため、ダイアタッチテープ130はチップ120の主面121と基板110の内部表面111とを貼り付け、ダイアタッチの後にスロット114を露出する。チップ120の主面121上に1つの不活性化層125を形成する。ボンディングワイヤ140群はスロット114を通過してボンディングパッド124群を基板110に電気接続する。封止体150はチップ120とボンディングワイヤ140群とを密封する。外接端子160群は基板110の外部表面112に設置される。図1の拡大図に示すように、ダイアタッチテープ130がチップ120の主面121上にある不活性化層125の一部だけに貼り付けられることにより、封止と熱サイクル試験過程において生じた熱応力に起因するチップ120の側面の不活性化層125の剥離や断裂等の問題が容易に発生する。   As shown in FIG. 1, a known window type BGA package 100 mainly includes one substrate 110, one chip 120, one die attach tape 130, a plurality of bonding wires 140, a sealing body 150, and a plurality of external contacts. A terminal 160 is provided. The substrate 110 has an inner surface 111, an outer surface 112, and a slot 114 that passes through the inner surface 111 and the outer surface 112. The chip 120 has one main surface 121 and a plurality of bonding pads 124 on the main surface 121. In order to install the chip 120 on the substrate 110, the die attach tape 130 attaches the main surface 121 of the chip 120 and the inner surface 111 of the substrate 110, and the slot 114 is exposed after the die attach. One passivation layer 125 is formed on the main surface 121 of the chip 120. The bonding wires 140 pass through the slot 114 to electrically connect the bonding pads 124 to the substrate 110. The sealing body 150 seals the chip 120 and the bonding wire 140 group. The external terminals 160 are installed on the outer surface 112 of the substrate 110. As shown in the enlarged view of FIG. 1, the die attach tape 130 was applied to only a part of the passivation layer 125 on the main surface 121 of the chip 120, and thus occurred in the sealing and thermal cycle test process. Problems such as peeling or tearing of the passivation layer 125 on the side surface of the chip 120 due to thermal stress easily occur.

本発明の主な目的は、一種のウインドウ型BGAパッケージ及びその製造方法を提供することである。該パッケージは、パッケージ全体の厚みを薄くすることが可能になるとともに、従来のウインドウ型BGAパッケージに対するチップの側面の剥離や断裂等の問題を有効に解決することができる。   A main object of the present invention is to provide a kind of window type BGA package and a method of manufacturing the same. The package can reduce the overall thickness of the package and can effectively solve problems such as peeling and tearing of the side surface of the chip with respect to the conventional window type BGA package.

上記目的を達成するため、本発明に係るウインドウ型BGAパッケージは、主に基、第一チップ、ダイアタッチ部材、複数の第一ボンディングワイヤ、封止体及び複数の外接端子を備える。基板は、内部表面、外部表面、内部表面に形成したダイアタッチ凹部及び外部表面からダイアタッチ凹部まで貫通するスロットを有する。第一チップは、ダイアタッチ凹部に照準を合わせ基板の内部表面に設置されて、第一主面、第一背面及び第一主面と第一背面との間にある複数の側面を有する。ダイアタッチ部材は、ダイアタッチ凹部の内に形成されて第一チップの第一主面を基板の内部表面に貼り付ける。ダイアタッチ凹部ダイアタッチ部材の形状を制限することにより、ダイアタッチ部材第一チップの側面群とダイアタッチ凹部の周縁との間の間隙に充填され、且つ第一チップの側面群の一部を被覆する。第一ボンディングワイヤ群はスロットを通て第一チップと基板とを電気接続する。封止体は基板の内部表面上に形成されかつスロットに十分に充填されて、第一チップと第一ボンディングワイヤ群とを密封する。外接端子群は基板の外部表面に設置される。
To achieve the above object, window type BGA package according to the present invention mainly includes board, first chip, da Iatatchi member, a plurality of first bonding wires, a sealing body and a plurality of circumscribing terminals. Substrate, the internal surface, external surface, Da is formed on the inner surface Iatatchi recess, and a die attachment recess until in transmural passed away lot from the exterior surface. First chip is installed in the inner surface of the substrate focused on die attach recess, the first major surface, a first rear, and has a plurality of side surfaces located between the first major surface and a first rear . The die attach member is formed in the die attach concave portion and affixes the first main surface of the first chip to the inner surface of the substrate . By die attach recess to limit the shape of the die attach member, die attach member is filled in a gap between the periphery of the side group and the die attach recess of the first chip, and part of the side surface groups of the first chip Coating. The first bonding wire group for electrically connecting the first chip and the substrate through its slot. The sealing body is formed on the inner surface of the substrate and is sufficiently filled in the slot to seal the first chip and the first bonding wire group. The circumscribed terminal group is installed on the outer surface of the substrate.

さらに、第一チップは第一主面を被覆する1つの不活性化層を有してもよく、この不活性化層はダイアタッチ凹部の内に完全に埋め込まれることにより、不活性化層の周辺縁部はダイアタッチ部材に密封される。
またさらに、ダイアタッチ凹部の深さはダイアタッチ部材と不活性化層との厚み合計より大きく、第一チップの厚みより小さくなってもよく、これにより第一チップの一部はダイアタッチ凹部の内に埋め込まれる。
Furthermore, the first chip may have one passivation layer that covers the first main surface, and this passivation layer is completely embedded in the die attach recess, so that The peripheral edge is sealed to the die attach member.
Furthermore, the depth of the die attach recess may be greater than the total thickness of the die attach member and the passivation layer, and may be smaller than the thickness of the first chip. Embedded within.

またさらに、ダイアタッチ凹部の周縁は第一チップの外に位置し、第一チップの側面群に所定の微小な間隙を隔てて配置されてもよい。
またさらに、ダイアタッチ部材はスロットの内に拡散してもよい。
またさらに、ダイアタッチ部材は第一チップに接続する第一ボンディングワイヤ群の一端を密封してもよい。
Furthermore, the periphery of the die attach recess is located outside of the first chip may be arranged at a predetermined small gap to the side surface groups of the first chip.
Still further, the die attach member may diffuse into the slot.
Furthermore, the die attach member may tightly seal the end of the first bonding wire group connected to the first chip.

またさらに、第一チップは第一主面に形成した複数の第一ボンディングパッドを有してもよく、この第一ボンディングパッド群はスロットに照準を合わせて第一ボンディングワイヤ群の接合用に用いられる。
またさらに、基板は1つの梯形ギャップを有してもよく、この梯形ギャップは外部表面とスロットとの側辺に形成される。
Furthermore, the first chip may have a plurality of first bonding pads formed on the first main surface, and the first bonding pad group is used for bonding the first bonding wire group while aiming at the slot. It is done.
Still further, the substrate may have a trapezoidal gap, which is formed on the sides of the outer surface and the slot.

またさらに、外接端子群は複数の半田ボールを有してもよい。
またさらに、1つの第二チップを有してもよく、この第二チップは背中合わせに第一チップ上に積層されて複数の第二ボンディングパッドを有する。
またさらに、複数の第二ボンディングワイヤを有してもよく、この第二ボンディングワイヤ群は第二ボンディングパッド群を基板に電気接続する。
またさらに、封止体は第一チップの第一背面を被覆してもよい。
Furthermore, the external terminal group may have a plurality of solder balls.
Furthermore, it may have one second chip, and the second chip is stacked on the first chip back to back and has a plurality of second bonding pads.
Furthermore, it may have a plurality of second bonding wires, and this second bonding wire group electrically connects the second bonding pad group to the substrate.
Furthermore, the sealing body may cover the first back surface of the first chip.

また本発明に係るウインドウ型BGAパッケージの製造方法は、先ず、1つの基板を用意する。この基板は内部表面、外部表面、内部表面に形成されるダイアタッチ凹部、及び、外部表面からダイアタッチ凹部まで貫通するスロットを有する。そして、ダイアタッチ凹部内にダイアタッチ部材を形成する。次に、第一チップを用意する。この第一チップはダイアタッチ凹部に照準を合わせて基板の内部表面に仮に貼り付けられる。第一チップは第一主面、第一背面及び第一主面と第一背面との間にある複数の側面を有する。ダイアタッチ部材は第一チップの第一主面を基板の内部表面に仮に貼り付け、そして、ワイヤボンディングを行、スロットを通て第一チップと基板とを複数の第一ボンディングワイヤ群で電気接続する。次に、第一チップに圧力を印加することによりダイアタッチ部材を拡散させるダイアタッチ拡散ステップを実施する。このとき、ダイアタッチ部材の拡散はダイアタッチ凹部に制限されるため、ダイアタッチ部材は第一チップの側面群とダイアタッチ凹部の周縁との間の間隙に充填され、第一チップの側面群の一部を被覆する。その後、封止体を基板の外部表面上に形成しかつスロットに十分充填することにより第一チップと第一ボンディングワイヤ群とを密封する。最後に、基板の外部表面に複数の外接端子を設置する。 In the method for manufacturing a window type BGA package according to the present invention, first, one substrate is prepared. The substrate internal surface, external surface, is formed on the inner surface holder Iatatchi recess, and a die attachment recess until in transmural passed away lot from the exterior surface. Then, a dust Iatatchi member die attach concave portion. Next , a first chip is prepared. This first chip is temporarily attached to the inner surface of the substrate with the aim of the die attach recess. The first chip is first major surface, a first rear, and has a plurality of side surfaces located between the first major surface and a first rear. Die attach member stuck tentatively the first major surface of the first chip to the inner surface of the substrate, and, have a row wire bonding, the first chip and the first bonding wire group and the substrate a plurality Through a slot Make electrical connections. Next , a die attach diffusion step of diffusing the die attach member by applying pressure to the first chip is performed. At this time, since the diffusion of the die attach member is limited to the die attach recess, the die attach member is filled in the gap between the side surface group of the first chip and the peripheral edge of the die attach recess, Cover part. Thereafter, a sealing body is formed on the outer surface of the substrate and the slot is sufficiently filled to seal the first chip and the first bonding wire group. Finally, a plurality of external terminals are installed on the outer surface of the substrate.

以上に述べたように、本発明のウインドウ型BGAパッケージ及びその製造方法は下記の利点と効果を有する。
(1)基板の内部表面にダイアタッチ凹部を形成しかつダイアタッチ凹部に第一チップの一部を埋め込むことにより、パッケージ全体の厚みを薄くすることが可能となる。
(2)ダイアタッチ部材を用いてダイアタッチ凹部と第一チップとの間の間隙を充填しかつ第一チップの側面の一部を被覆することにより、非平面のダイアタッチ区域を提供してダイアタッチ強度を増強する。
As described above, the window type BGA package and the manufacturing method thereof according to the present invention have the following advantages and effects.
(1) By forming a die attach recess on the inner surface of the substrate and embedding a part of the first chip in the die attach recess, the thickness of the entire package can be reduced.
(2) The die attach member is used to fill a gap between the die attach recess and the first chip and cover a part of the side surface of the first chip, thereby providing a non-planar die attach area. Increase touch strength.

(3)ダイアタッチ部材を用いて第一チップの不活性化層の周辺縁部を密封することにより、第一チップの受ける応力が減少し、チップと不活性化層の剥離及び第一チップの側面の断裂の発生を避ける。
(4)ダイアタッチ部材を用いて第一ボンディングワイヤ群を第一チップの一端に密封することにより、封止過程において第一ボンディングワイヤ群がモールド流れの衝撃を受けることによる断線の発生を防止する。
(5)基板の梯形ギャップは基板の外部表面より低くすることにより、低いワイヤボンディング区域を提供し、比較的細いボンディングワイヤを用いてワイヤボンディング接合を行うことができ、ボンディングワイヤ露出のリスクを抑える。
(3) By sealing the peripheral edge of the passivation layer of the first chip using a die attach member, the stress received by the first chip is reduced, and the chip and the passivation layer are peeled off. Avoid side tears.
(4) Sealing the first bonding wire group to one end of the first chip using a die attach member prevents the first bonding wire group from being disconnected due to the impact of the mold flow during the sealing process. .
(5) By making the trapezoidal gap of the substrate lower than the outer surface of the substrate, a low wire bonding area can be provided, wire bonding can be performed using a relatively thin bonding wire, and the risk of exposure of the bonding wire is suppressed. .

(第1実施形態)
本発明の第1実施形態によるウインドウ型BGAパッケージを図2の断面図を参照して説明する。
図2に示すように、ウインドウ型BGAパッケージ200は、主に1つの基板210、1つの第一チップ220、1つのダイアタッチ部材230、複数の第一ボンディングワイヤ240、1つの封止体250及び複数の外接端子260より構成されている。基板210は1つの内部表面211、1つの外部表面212、内部表面211に形成した1つのダイアタッチ凹部213及び外部表面212からダイアタッチ凹部213までを貫通する1つのスロット214を有する。内部表面211は封止体250に露出しない基板210の1つの表面であり、第一チップ220の設置に用いられる。外部表面212は封止体250から露出する基板210の1つの表面であり、外接端子260群の設置に用いられる。スロット214は、中央スロットであってもよく、第一チップ220の複数の第一ボンディングパッド224を露出して第一ボンディングワイヤ240群の通過をさせる。第1実施形態において、基板210は1つの梯形ギャップ215を有し、この梯形ギャップ215は外部表面212とスロット214との側辺に形成されて第一ボンディングワイヤ240群の円弧高さを低くすることができる。具体的に言えば、図2に示すように、基板210は更に外部表面212に形成した複数の外接パッド217と複数の第一フィンガー216を有し、第一フィンガー216群は梯形ギャップ215に形成かつ排列されて第一ボンディングワイヤ240群と電気接続することに提供される。外接パッド217群はマトリックス排列或いは多列の周辺排列になってもよく、外接端子260群と接合することに提供される。基板210は更に1つのはんだマスク層218を有してもよく、このはんだマスク層218は外部表面212に形成されるが、外接パッド217群を露出する。第1実施形態において、はんだマスク層218は更に第一フィンガー216群を露出し梯形ギャップ215を形成する。一般に、基板210は一種の配線基板であり、例えば、印刷回路基板又はセラミック回路基板が有る。
(First embodiment)
A window type BGA package according to a first embodiment of the present invention will be described with reference to a cross-sectional view of FIG.
As shown in FIG. 2, the window type BGA package 200 mainly includes one substrate 210, one first chip 220, one die attach member 230, a plurality of first bonding wires 240, a sealing body 250, and It comprises a plurality of external terminals 260. The substrate 210 has one inner surface 211, one outer surface 212, one die attach recess 213 formed in the inner surface 211, and one slot 214 penetrating from the outer surface 212 to the die attach recess 213. The inner surface 211 is one surface of the substrate 210 that is not exposed to the sealing body 250 and is used for installing the first chip 220. The external surface 212 is one surface of the substrate 210 exposed from the sealing body 250 and is used for installation of the external terminals 260 group. The slot 214 may be a central slot, exposing the plurality of first bonding pads 224 of the first chip 220 and allowing the first bonding wires 240 to pass therethrough. In the first embodiment, the substrate 210 has one trapezoidal gap 215 that is formed on the side of the outer surface 212 and the slot 214 to reduce the arc height of the first bonding wires 240 group. be able to. Specifically, as shown in FIG. 2, the substrate 210 further includes a plurality of circumscribed pads 217 and a plurality of first fingers 216 formed on the outer surface 212, and the first fingers 216 are formed in a trapezoidal gap 215. And arranged to be electrically connected to the first bonding wire 240 group. The circumscribed pads 217 may be arranged in a matrix arrangement or a multi-row peripheral arrangement, and are provided for joining with the circumscribed terminals 260. The substrate 210 may further include one solder mask layer 218, which is formed on the outer surface 212 but exposes the circumscribed pads 217. In the first embodiment, the solder mask layer 218 further exposes the first finger 216 group to form a trapezoidal gap 215. In general, the substrate 210 is a kind of wiring substrate, for example, a printed circuit board or a ceramic circuit board.

図2に示すように、第一チップ220はダイアタッチ凹部213に照準を合わせて基板210の内部表面211上に設置され、1つの第一主面221、1つの第一背面222及び第一主面221と第一背面222との間の複数の側面223を有する。具体的に言えば、第一チップ220は、ダイアタッチ凹部213よりサイズがやや小さくなってもよい。また、第一チップ220の一部は第一主面221が基板210に向かうようにダイアタッチ凹部213に埋め込まれる。ダイアタッチ凹部213の周縁213Aは第一チップ220の外に位置してもよいが、第一チップ220の側面223群に緊密接近し、よって、側面223群とダイアタッチ凹部213の周縁213Aとの間に1つの間隙Sが形成される。第一チップ220の第一主面221に形成された第一ボンディングパッド224群はスロット214の内に照準を合わせて第一ボンディングワイヤ240群と接合するのに用いられる。第1実施形態において、第一ボンディングパッド224群は第一主面221の中央辺りに位置し、即ち、中央ボンディングパッドと見なされることができる。また、第一ボンディングパッド224群は第一チップ220の内部にある集積回路が外部と接続する電極となり、材質としてアルミ、銅又はアルミ合金を採用してもよい。図2の拡大図に示すように、第一チップ220は更に第一主面221を被覆する1つの不活性化層225を有し、この不活性化層225は第一ボンディングパッド224群を露出し、ポリイミド(Polyimide、PI)、BCB樹脂(Benzocyclobutene、BCB)、シリサイド(Silicide)の中から何れかを用いることができ、ここで、シリサイドはシリカ(Silica)又は窒化シリコン(Silicone Nitride)を含む。   As shown in FIG. 2, the first chip 220 is installed on the inner surface 211 of the substrate 210 so as to aim at the die attach recess 213, and includes a first main surface 221, a first first back surface 222, and a first main surface. A plurality of side surfaces 223 between the surface 221 and the first back surface 222 are provided. Specifically, the first chip 220 may be slightly smaller in size than the die attach recess 213. A part of the first chip 220 is embedded in the die attach recess 213 so that the first main surface 221 faces the substrate 210. The peripheral edge 213A of the die attach recess 213 may be located outside the first chip 220, but is in close proximity to the side surface 223 group of the first chip 220, so that the side surface 223 group and the peripheral edge 213A of the die attach recess 213 are One gap S is formed between them. The first bonding pads 224 formed on the first main surface 221 of the first chip 220 are used to aim at the inside of the slot 214 and join the first bonding wires 240. In the first embodiment, the first bonding pad 224 group is located around the center of the first main surface 221, that is, can be regarded as a central bonding pad. In addition, the first bonding pads 224 group serve as electrodes for connecting an integrated circuit inside the first chip 220 to the outside, and aluminum, copper, or an aluminum alloy may be adopted as a material. As shown in the enlarged view of FIG. 2, the first chip 220 further includes one passivation layer 225 that covers the first major surface 221, and the passivation layer 225 exposes the first bonding pads 224 group. In addition, any one of polyimide (Polyimide, PI), BCB resin (Benzocyclobutene, BCB), and silicide (Silicide) can be used, where the silicide includes silica (Silica) or silicon nitride (Silicone Nitride). .

再び図2を参照する。ダイアタッチ部材230はダイアタッチ凹部213の内に形成されて第一チップ220の第一主面221を貼り付ける。ダイアタッチ凹部213によりダイアタッチ部材230の形状は制限されるので、ダイアタッチ部材230は第一チップ220の側面223群とダイアタッチ凹部213の周縁213Aとの間の間隙Sに充填され、且つ第一チップ220の側面223群の一部までを被覆することによって、ダイアタッチ部材230の接着範囲が増加するとともに、ダイアタッチ区域を非平面(ほぼU字形の断面となる)にさせ、第一チップ220と基板210との接着力を増強できる。また、ダイアタッチ凹部213の深さDが、ダイアタッチ部材230と不活性化層225との厚み合計Tより大きくなって第一チップ220の厚みより小さくなることが好ましく、それにより、第一チップ220の一部をダイアタッチ凹部213の内に埋め込ませてパッケージ全体の厚みを薄くすることが可能となる。ここで、ダイアタッチ部材230の厚みは不活性化層225からダイアタッチ凹部213の底面までのダイアタッチ部材230最短距離とみなされる。好ましくは、第一チップ220の不活性化層225がダイアタッチ凹部213の内に完全に埋め込まれ、それにより、不活性化層225の周辺縁部はダイアタッチ部材230に密封されて不活性化層225の第一チップ220から剥離現象の発生を避ける。ダイアタッチ部材230はB‐ステージ接着剤(B-stage adhesive)を採用することができ、このB‐ステージ接着剤はマルチステージ硬化特性を有して第一チップ220の側面223群を被覆する効果を調整する。   Refer to FIG. 2 again. The die attach member 230 is formed in the die attach recess 213 and affixes the first main surface 221 of the first chip 220. Since the shape of the die attach member 230 is limited by the die attach recess 213, the die attach member 230 is filled in the gap S between the side surface 223 group of the first chip 220 and the peripheral edge 213 A of the die attach recess 213, and By covering up to a part of the side surface 223 group of one chip 220, the adhesion range of the die attach member 230 is increased, and the die attach area is made non-planar (substantially U-shaped cross section). The adhesive force between 220 and the substrate 210 can be increased. Further, the depth D of the die attach recess 213 is preferably larger than the total thickness T of the die attach member 230 and the passivation layer 225 and smaller than the thickness of the first chip 220, whereby the first chip A portion of 220 can be embedded in the die attach recess 213 to reduce the thickness of the entire package. Here, the thickness of the die attach member 230 is regarded as the shortest distance of the die attach member 230 from the passivation layer 225 to the bottom surface of the die attach recess 213. Preferably, the passivation layer 225 of the first chip 220 is completely embedded in the die attach recess 213 so that the peripheral edge of the passivation layer 225 is sealed to the die attach member 230 and deactivated. The occurrence of a peeling phenomenon from the first chip 220 of the layer 225 is avoided. The die attach member 230 may employ a B-stage adhesive, and the B-stage adhesive has a multi-stage curing property and has an effect of covering the side surfaces 223 of the first chip 220. Adjust.

図2を再び参照する。第一ボンディングワイヤ240群はスロット214を通過して第一チップ220の第一ボンディングパッド224群を基板210の第一フィンガー216群に電気接続して第一チップ220と基板210との間を電気的に相互接続する。第一ボンディングワイヤ240群はワイヤボンディング方法で形成されることができ、材質としては金又は銅等の導電材料が適当である。第一フィンガー216群は梯形ギャップ215に位置するため、基板210と第一チップ220との間は比較的短いワイヤボンディング高度差を有し、第一ボンディングワイヤ240群の円弧高さが低くなり、比較的細いボンディングワイヤを採用してワイヤボンディング接合を行うことができる。また、ダイアタッチ部材230は更にスロット214の内まで拡散し、好ましくは、ダイアタッチ拡散を介し第一チップ220の一端に第一ボンディングワイヤ240群を更に密封してモールド流れの衝撃によるボンディングワイヤの断線を防止する。   Reference is again made to FIG. The first bonding wire 240 group passes through the slot 214 and electrically connects the first bonding pad 224 group of the first chip 220 to the first finger 216 group of the substrate 210 to electrically connect the first chip 220 and the substrate 210. Interconnect. The first bonding wires 240 can be formed by a wire bonding method, and a conductive material such as gold or copper is appropriate as the material. Since the first finger 216 group is located in the trapezoidal gap 215, there is a relatively short wire bonding height difference between the substrate 210 and the first chip 220, and the arc height of the first bonding wire 240 group is lowered, Wire bonding can be performed using a relatively thin bonding wire. Further, the die attach member 230 further diffuses into the slot 214. Preferably, the first bonding wire 240 group is further sealed at one end of the first chip 220 through the die attach diffusion, and the bonding wire is formed by the impact of the mold flow. Prevent disconnection.

図2に示すように、封止体250は基板210の内部表面211に形成されるだけでなく、スロット214に十分に充填されて第一チップ220と第一ボンディングワイヤ240群を密封する。第1実施形態では、封止体250は第一チップ220の第一背面222を被覆することができるが、他の実施形態では、第一チップ220の第一背面222を露出して放熱効果を増加してもよい(図示せず)。   As shown in FIG. 2, the sealing body 250 is not only formed on the inner surface 211 of the substrate 210 but also sufficiently filled in the slot 214 to seal the first chip 220 and the first bonding wire 240 group. In the first embodiment, the sealing body 250 can cover the first back surface 222 of the first chip 220, but in other embodiments, the first back surface 222 of the first chip 220 is exposed to provide a heat dissipation effect. It may increase (not shown).

図2に示すように、外接端子260群は基板210の外部表面212にある外接パッド217に設置され、ウインドウ型BGAパッケージ200の入力端及び/或は出力端として利用されて外部の装置(例えば、外部の印刷回路基板)と電気接続する。外接端子260群は半田ボール、金属ボール、ソルダペースト、接触パッド又は接触ピンを有していてもよい。   As shown in FIG. 2, the external terminals 260 are installed on the external pads 217 on the external surface 212 of the substrate 210, and are used as input terminals and / or output terminals of the window-type BGA package 200 to provide external devices (for example, Electrical connection with external printed circuit board). The group of external terminals 260 may have solder balls, metal balls, solder paste, contact pads, or contact pins.

従って、ダイアタッチ凹部213によって、ダイアタッチ部材230のダイアタッチ拡散が有効に制御されるようになるため、第一チップ220の側面223群の一部までが被覆され、ダイアタッチ面積を有効に増加することができるとともに、ダイアタッチ区域を非平面にすることもできる。その結果、パッケージ全体の厚みを薄くすることが可能となり、ダイアタッチ強度を増強することもでき、且つ不活性化層225は第一チップ220から剥離することなく、第一チップ220の側面223群が断裂することを避けることができる。また、ダイアタッチ凹部213により、ダイアタッチ部材230は基板210の周縁に拡散することがないので、ダイアタッチ部材230は封止体250に完全密封されて良好な耐湿性を確保する。ダイアタッチ部材230は更に第一チップ220の一端に第一ボンディングワイヤ240群を密封すれば好ましく、それにより、封止過程における第一ボンディングワイヤ240群がモールド流れの衝撃を受けて断線することも防止する。   Accordingly, since the die attach diffusion of the die attach member 230 is effectively controlled by the die attach recess 213, a part of the side surface 223 group of the first chip 220 is covered, and the die attach area is effectively increased. And the die attach area can be non-planar. As a result, the thickness of the entire package can be reduced, the die attach strength can be increased, and the side surface 223 group of the first chip 220 is not peeled off from the first chip 220. Can be avoided. Further, the die attach recess 213 prevents the die attach member 230 from diffusing to the periphery of the substrate 210, so that the die attach member 230 is completely sealed by the sealing body 250 to ensure good moisture resistance. It is preferable that the die attach member 230 further seals the first bonding wire 240 group at one end of the first chip 220, so that the first bonding wire 240 group in the sealing process may be disconnected due to the impact of the mold flow. To prevent.

次に、図3及び図4Aから図4Eを参照しながら本発明の第1実施形態によるウインドウ型BGAパッケージの製造方法を説明する。図3は製造のフローチャートを示し、図4Aから図4Eは製造過程における素子の断面図を示す。
図3に示すように、ウインドウ型BGAパッケージの製造過程は、主要に「基板を提供する」ステップ1、「仮にダイアタッチする」ステップ2、「電気接続」ステップ3、「ダイアタッチ拡散」ステップ4、「封止体を形成する」ステップ5及び「外接端子を設置する」ステップ6等を含む。
Next, a method for manufacturing the window type BGA package according to the first embodiment of the present invention will be described with reference to FIGS. 3 and 4A to 4E. FIG. 3 shows a manufacturing flowchart, and FIGS. 4A to 4E show cross-sectional views of the device in the manufacturing process.
As shown in FIG. 3, the manufacturing process of the window type BGA package mainly includes “provide substrate” step 1, “temporarily die attach” step 2, “electrical connection” step 3, “die attach diffusion” step 4. , “Form a sealing body” step 5, “install external terminals” step 6, and the like.

先ず、「基板を提供する」ステップ1を実施する。すなわち、図4Aに示すように、基板210を提供する。基板210の内部表面211にはダイアタッチ凹部213とスロット214とが形成される。スロット214は外部表面212からダイアタッチ凹部213までを貫通し、ダイアタッチ凹部213の内にダイアタッチ部材230を形成する。ここで、ダイアタッチ凹部213を機械的に形成する時に基板210の内部にある配線構成を破壊することがないようにダイアタッチ凹部213の底面には配線層を設けない。ダイアタッチ部材230はマルチステージ硬化の稠密接着剤を採用すれば好ましく、基板210形成の時にダイアタッチ部材230は優れた流動性を有するため、スクリーン印刷又は鋼板印刷の方法でダイアタッチ凹部213に形成されることができる。ダイアタッチ部材230は、スロット214を露出させるためダイアタッチ凹部213に十分充填されず、且つ基板210の内部表面211と同一平面又は内部表面211よりやや高くなる。基板210の第一フィンガー216群は外接パッド217群と同一配線層になる。基板210は更に1つのはんだマスク層218を有し、はんだマスク層218は外部表面212に形成されて外接パッド217群を露出し、更に1つの梯形ギャップ215を構成し、梯形ギャップ215は第一フィンガー216群を露出する。   First, step 1 of “providing a substrate” is performed. That is, as shown in FIG. 4A, a substrate 210 is provided. A die attach recess 213 and a slot 214 are formed in the inner surface 211 of the substrate 210. The slot 214 extends from the outer surface 212 to the die attach recess 213 to form a die attach member 230 in the die attach recess 213. Here, no wiring layer is provided on the bottom surface of the die attach recess 213 so that the wiring configuration inside the substrate 210 is not destroyed when the die attach recess 213 is mechanically formed. The die attach member 230 is preferably a multi-stage curing dense adhesive. Since the die attach member 230 has excellent fluidity when the substrate 210 is formed, the die attach member 230 is formed in the die attach recess 213 by screen printing or steel plate printing. Can be done. The die attach member 230 is not sufficiently filled in the die attach recess 213 to expose the slot 214 and is flush with the inner surface 211 of the substrate 210 or slightly higher than the inner surface 211. The first finger 216 group of the substrate 210 becomes the same wiring layer as the circumscribed pad 217 group. The substrate 210 further has a solder mask layer 218, which is formed on the outer surface 212 to expose the circumscribed pads 217, and further forms a trapezoidal gap 215, the trapezoidal gap 215 being the first. The group of fingers 216 is exposed.

次に、「仮にダイアタッチする」ステップ2を実施する。すなわち、図4Bに示すように、第一チップ220は、ダイアタッチ凹部213に照準を合わせて基板210の内部表面211にダイアタッチ部材230で仮に貼り付けられる。第一チップ220はダイアタッチ凹部213の内にわずかに落ち込んでもダイアタッチ部材230が変形しすぎることがなく、ダイアタッチ部材230のオーバーフロー範囲も変わらない。ここで、ダイアタッチ部材230は第一チップ220の第一主面221を仮に貼り付け、第一チップ220の第一ボンディングパッド224群はスロット214の内に照準を合わせる。具体的に言えば、ステップ2において、基板210をバーンイン(burn-in)する必要が有り、それにより、ダイアタッチ部材230は室温で半硬化状態になって粘着性を有して第一チップ220を貼り付けるのに用いられる。この時、ダイアタッチ温度を利用してダイアタッチ部材230を比較的低い流動性に調整するため、ダイアタッチ部材230は窪み易くならない外形を有して第一ボンディングワイヤ240群まで流れかつ被覆することにより、ワイヤボンディングを行えなくなる問題を避ける。   Next, step 2 of “temporarily die attach” is performed. That is, as shown in FIG. 4B, the first chip 220 is temporarily attached to the inner surface 211 of the substrate 210 with the die attach member 230 while aiming at the die attach recess 213. Even if the first chip 220 slightly falls into the die attach recess 213, the die attach member 230 does not deform too much, and the overflow range of the die attach member 230 does not change. Here, the die attach member 230 temporarily attaches the first main surface 221 of the first chip 220, and the first bonding pads 224 group of the first chip 220 aim within the slot 214. Specifically, in step 2, it is necessary to burn-in the substrate 210, so that the die attach member 230 becomes semi-cured at room temperature and has an adhesive property. Used to paste. At this time, in order to adjust the die attach member 230 to a relatively low fluidity using the die attach temperature, the die attach member 230 has an outer shape that does not easily become depressed and flows and covers the first bonding wires 240 group. This avoids the problem that wire bonding cannot be performed.

次に、「電気接続」ステップ3を実施する。すなわち、図4Cに示すように、ワイヤボンディング法で形成した第一ボンディングワイヤ240群はスロット214を通過して第一チップ220の第一ボンディングパッド224群を基板210の第一フィンガー216群に電気接続する。
次に、「ダイアタッチ拡散」ステップ4を実施する。すなわち、図4Dに示すように、第一チップ220に加熱加圧することにより、ダイアタッチ部材230は拡散し、第一チップ220はダイアタッチ凹部213の内により落ち込む。このステップ4における加熱温度と印加圧力はステップ2における操作温度と圧力より高くなる。第一チップ220がダイアタッチ凹部213に押圧及び貼着される時、温度の上昇によってダイアタッチ部材230に優れた流動性を与えることになるが、ダイアタッチ部材230の形状はダイアタッチ凹部213に制限されるため、ダイアタッチ部材230は拡散して第一チップ220の側面223群とダイアタッチ凹部213の周縁との間の間隙S(図2参照)に流れ込み、更に第一チップ220の側面223群の一部を被覆することとなる。なお、ダイアタッチ部材230は第一ボンディングワイヤ240群の形成後に拡張変形を起こし始めるので、たとえダイアタッチ部材230が第一ボンディングワイヤ240群へ流れ込んでもワイヤボンディング実行不可の問題にならないだけでなく、第一ボンディングワイヤ240群の固定にも役立つ。ステップ4において、ダイアタッチ部材230は更にスロット214の内に拡散すれば好ましく、第一ボンディングワイヤ240群の一端を被覆してもよく、ダイアタッチ部材230が硬化した後に第一ボンディングワイヤ240群の一端が固定封止されることにより、後続の封止過程における第一ボンディングワイヤ240群がモールド流れの衝撃を受けて断線することを防止する。第1実施形態において、ダイアタッチ部材230の硬化を「ダイアタッチ拡散」ステップ4と同時に又はその後に実施してもよいし、又は「封止体を形成する」ステップ5の過程において完成しても構わない。また、図2及び図3に示すように、より具体的に言えば、「ダイアタッチ拡散」ステップ4において、第一チップ220の不活性化層225はダイアタッチ凹部213の内に完全埋め込まれるため、不活性化層225の周辺縁部はダイアタッチ部材230に密封される。
Next, “electrical connection” step 3 is performed. That is, as shown in FIG. 4C, the first bonding wire 240 group formed by the wire bonding method passes through the slot 214 to electrically connect the first bonding pad 224 group of the first chip 220 to the first finger 216 group of the substrate 210. Connecting.
Next, “Die attach diffusion” step 4 is performed. That is, as shown in FIG. 4D, by applying heat and pressure to the first chip 220, the die attach member 230 is diffused, and the first chip 220 falls into the die attach recess 213. The heating temperature and applied pressure in step 4 are higher than the operating temperature and pressure in step 2. When the first chip 220 is pressed and adhered to the die attach recess 213, the die attach member 230 is given excellent fluidity due to an increase in temperature, but the shape of the die attach member 230 is changed to the die attach recess 213. Therefore, the die attach member 230 diffuses and flows into the gap S (see FIG. 2) between the side surface 223 group of the first chip 220 and the periphery of the die attach recess 213, and further, the side surface 223 of the first chip 220. A part of the group will be covered. In addition, since the die attach member 230 starts to undergo expansion deformation after the formation of the first bonding wire 240 group, even if the die attach member 230 flows into the first bonding wire 240 group, it does not become a problem that wire bonding cannot be performed. It is also useful for fixing the first bonding wires 240 group. In step 4, it is preferable that the die attach member 230 further diffuses into the slot 214, and may cover one end of the first bonding wire 240 group. The one end is fixed and sealed, thereby preventing the first bonding wires 240 in the subsequent sealing process from being disconnected due to the impact of the mold flow. In the first embodiment, the die attach member 230 may be cured simultaneously with or after the “die attach diffusion” step 4, or may be completed in the process of “forming a sealing body” step 5. I do not care. 2 and FIG. 3, more specifically, in the “die attach diffusion” step 4, the passivation layer 225 of the first chip 220 is completely embedded in the die attach recess 213. The peripheral edge of the passivation layer 225 is sealed with the die attach member 230.

その後、「封止体を形成する」ステップ5を実施する。すなわち、図4Eに示すように、トランスファモールド(transfer mold)技術を用い封止体250を基板210の内部表面211上に形成し、更にスロット214に十分充填して第一チップ220と第一ボンディングワイヤ240群とを密封する。ダイアタッチ凹部213がダイアタッチ部材230の形状を制限することにより、ダイアタッチ部材230は基板210の周辺へ拡散しないので、封止体250に完全密封されることができる。   Thereafter, step 5 of “forming a sealing body” is performed. That is, as shown in FIG. 4E, a sealing body 250 is formed on the inner surface 211 of the substrate 210 using a transfer mold technique, and the slot 214 is sufficiently filled to be bonded to the first chip 220 and the first bonding. The wire 240 group is sealed. Since the die attach recess 213 limits the shape of the die attach member 230, the die attach member 230 does not diffuse to the periphery of the substrate 210, and can be completely sealed by the sealing body 250.

最後に、「外接端子を設置する」ステップ6を実施する。すなわち、リフロー技術を用いて外接端子260群を外接パッド217群に設置すると、図2に示すようなウインドウ型BGAパッケージ200の構成になる。尚、他の実施形態において、ウインドウ型BGAパッケージ200の製造方法は更に1つの第二チップ(図示せず)の設置ステップを含み、第二チップは背中合わせに第一チップ220の第一背面222上に積層されてもよい。   Finally, Step 6 of “Installing the circumscribed terminal” is performed. That is, when the external contact 260 group is installed in the external pad 217 group using the reflow technique, the configuration of the window type BGA package 200 as shown in FIG. 2 is obtained. In another embodiment, the method for manufacturing the window-type BGA package 200 further includes an installation step of one second chip (not shown), and the second chip is back-to-back on the first back surface 222 of the first chip 220. May be laminated.

(第2実施形態)
本発明の第2実施形態によるウインドウ型BGAパッケージを図5の断面図を参照しながら説明する。第2実施形態のウインドウ型BGAパッケージの構成は第1実施形態と基本的に同じであるが、より多いチップを積層することができる。
図5に示すように、ウインドウ型BGAパッケージ300は、主要に1つの基板210、1つの第一チップ220、1つのダイアタッチ部材230、複数の第一ボンディングワイヤ240、1つの封止体250及び複数の外接端子260より構成されている。基板210は1つの内部表面211、1つの外部表面212、内部表面211に形成した1つのダイアタッチ凹部213及び外部表面212からダイアタッチ凹部213までを貫通する1つのスロット214を有する。基板210は1つの梯形ギャップ215を有してもよく、この梯形ギャップ215は外部表面212とスロット214の側辺とに形成される。第2実施形態において、梯形ギャップ215の両側にある外部表面212に複数の第一フィンガー216を形成してもよく、そして、ダイアタッチ凹部213の外部にある内部表面211にも複数の第二フィンガー319を形成してよい。基板210は多層印刷回路基板を用いることができ、それにより、第一フィンガー216群と第二フィンガー319群とを外部表面212の複数の外接パッド217に電気接続させることが可能となる。第一チップ220はダイアタッチ凹部213に照準を合わせて基板210の内部表面211上に設置される。第一チップ220は1つの第一主面221、1つの第一背面222及び第一主面221と第一背面222との間にある複数の側面223を有する。図5に示すように、ダイアタッチ部材230はダイアタッチ凹部213の内に形成されて第一チップ220の第一主面221を貼り付ける。ダイアタッチ部材230の形状はダイアタッチ凹部213に制限されるため、ダイアタッチ部材230は第一チップ220の側面223群とダイアタッチ凹部213の周縁213Aとの間の間隙に充填されるとともに、第一チップ220の側面223群までを被覆することにより、第一チップ220の一部はダイアタッチ凹部213の内に埋め込まれてパッケージ全体の厚みを薄くする。
(Second Embodiment)
A window type BGA package according to a second embodiment of the present invention will be described with reference to a sectional view of FIG. The configuration of the window type BGA package of the second embodiment is basically the same as that of the first embodiment, but more chips can be stacked.
As shown in FIG. 5, the window-type BGA package 300 mainly includes one substrate 210, one first chip 220, one die attach member 230, a plurality of first bonding wires 240, one sealing body 250, and It comprises a plurality of external terminals 260. The substrate 210 has one inner surface 211, one outer surface 212, one die attach recess 213 formed in the inner surface 211, and one slot 214 penetrating from the outer surface 212 to the die attach recess 213. The substrate 210 may have one trapezoidal gap 215 formed on the outer surface 212 and the sides of the slot 214. In the second embodiment, a plurality of first fingers 216 may be formed on the outer surface 212 on both sides of the trapezoidal gap 215, and a plurality of second fingers are also formed on the inner surface 211 outside the die attach recess 213. 319 may be formed. The substrate 210 can be a multilayer printed circuit board, which allows the first finger 216 group and the second finger 319 group to be electrically connected to the plurality of circumscribed pads 217 on the outer surface 212. The first chip 220 is placed on the inner surface 211 of the substrate 210 with the aim of the die attach recess 213. The first chip 220 has one first main surface 221, one first back surface 222, and a plurality of side surfaces 223 between the first main surface 221 and the first back surface 222. As shown in FIG. 5, the die attach member 230 is formed in the die attach recess 213 and affixes the first main surface 221 of the first chip 220. Since the shape of the die attach member 230 is limited to the die attach recess 213, the die attach member 230 is filled in the gap between the side surface 223 group of the first chip 220 and the peripheral edge 213A of the die attach recess 213, and By covering up to the side surface 223 group of one chip 220, a part of the first chip 220 is embedded in the die attach recess 213 to reduce the thickness of the entire package.

図5に示すように、第一チップ220は第一主面221に形成した複数の第一ボンディングパッド224を有し、この第一ボンディングパッド224群はスロット214の内に照準を合わせている。第一ボンディングワイヤ240群はスロット214を通過して第一チップ220の第一ボンディングパッド224群を基板210の第一フィンガー216群に電気接続する。第2実施形態において、ウインドウ型BGAパッケージ300は更に1つの第二チップ370を備え、この第二チップ370は1つの第二主面371及び第二主面371に相対する一つの第二背面372を有する。第二チップ370は背中合わせに第一チップ220の第一背面222上に設置され、即ち、第二チップ370の第二背面372は第一チップ220の第一背面222に貼り付けられ、第二主面371は上に向かっている。第二チップ370は更に第二主面371に形成した複数の第二ボンディングパッド374を有する。第2実施形態において、第二チップ370は実質的に第一チップ220と同じチップであり、例えば、チップサイズ、電気機能及びボンディングパッド配置は皆一致し、且つ第二ボンディングパッド374群は中央ボンディングパッドにもなるので、チップ種類が減少し、チップの製造と管理コストを下げることができる。また、複数の第二ボンディングワイヤ341を用い第二ボンディングパッド374群を基板210の第二フィンガー319群に電気接続することにより、第二チップ370と基板210との間を電気的に相互接続する。封止体250は基板210の内部表面211上に形成されかつスロット214に十分充填されて第一チップ220、第二チップ370、第一ボンディングワイヤ240群及び第二ボンディングワイヤ341群を密封する。外接端子260群は外部と接合するため基板210の外部表面212にある外接パッド217群に設置される。   As shown in FIG. 5, the first chip 220 has a plurality of first bonding pads 224 formed on the first main surface 221, and the first bonding pads 224 are aimed in the slots 214. The first bonding wire 240 group passes through the slot 214 to electrically connect the first bonding pad 224 group of the first chip 220 to the first finger 216 group of the substrate 210. In the second embodiment, the window-type BGA package 300 further includes one second chip 370, and the second chip 370 has one second main surface 371 and one second back surface 372 opposed to the second main surface 371. Have The second chip 370 is placed back-to-back on the first back surface 222 of the first chip 220, that is, the second back surface 372 of the second chip 370 is affixed to the first back surface 222 of the first chip 220, The surface 371 faces upward. The second chip 370 further has a plurality of second bonding pads 374 formed on the second main surface 371. In the second embodiment, the second chip 370 is substantially the same chip as the first chip 220. For example, the chip size, the electrical function, and the bonding pad arrangement are all the same, and the second bonding pad 374 group is the center bonding. Since it also becomes a pad, the number of chip types is reduced, and the manufacturing and management costs of the chip can be reduced. Further, the second bonding pads 374 are electrically connected to the second fingers 319 of the substrate 210 using a plurality of second bonding wires 341, thereby electrically connecting the second chip 370 and the substrate 210 to each other. . The sealing body 250 is formed on the inner surface 211 of the substrate 210 and sufficiently fills the slot 214 to seal the first chip 220, the second chip 370, the first bonding wire 240 group, and the second bonding wire 341 group. The circumscribing terminal 260 group is installed on the circumscribing pad 217 group on the outer surface 212 of the substrate 210 for joining with the outside.

ダイアタッチ部材230の形状はダイアタッチ凹部213に制限されるため、ダイアタッチ部材230が伸びて第一チップ220の側面223群の一部までを被覆しても基板210の内部表面211の周辺へ流れ込むことがなく、第二フィンガー319群の汚染が避けられる。その結果、ウインドウ型BGAパッケージ300にとって、内部表面211にオーバーフロー誤差許容値を用意する必要がない故にパッケージ全体のサイズを縮小することが可能となる。以上述べたように、ウインドウ型BGAパッケージ300は、パッケージ全体の厚みを薄くするだけでなくダイアタッチ強度が増強されることでチップ剥離も避けられ、更にパッケージ全体のサイズを縮小することができる。
以上、本発明をその好適な実施形態に基づいて説明したが、本発明の保護範囲は特許申請範囲で限定されて、この保護範囲に基準して、本発明の精神と範囲内に触れるどんな変更や修正は本発明の保護範囲に属する。
Since the shape of the die attach member 230 is limited to the die attach concave portion 213, even if the die attach member 230 extends and covers a part of the side surface 223 group of the first chip 220, it moves to the periphery of the inner surface 211 of the substrate 210. There is no flow and contamination of the second finger 319 group is avoided. As a result, for the window type BGA package 300, since it is not necessary to prepare an overflow error tolerance on the inner surface 211, the size of the entire package can be reduced. As described above, the window-type BGA package 300 not only reduces the thickness of the entire package but also increases die attach strength, thereby avoiding chip peeling and further reducing the size of the entire package.
Although the present invention has been described based on the preferred embodiments, the scope of protection of the present invention is limited by the scope of patent application, and any modification that comes within the spirit and scope of the present invention based on this scope of protection. And modifications belong to the protection scope of the present invention.

周知のウインドウ型BGAパッケージを示す断面図及びその一部を拡大した部分断面図である。It is sectional drawing which shows a known window type BGA package, and the fragmentary sectional view which expanded the part. 本発明の第1実施形態によるウインドウ型BGAパッケージを示す断面図及びその一部を拡大した部分断面図である。1 is a cross-sectional view showing a window-type BGA package according to a first embodiment of the present invention and a partial cross-sectional view enlarging a part thereof. 本発明の第1実施形態によるウインドウ型BGAパッケージの製造方法を示すフローチャートである。3 is a flowchart illustrating a method for manufacturing a window type BGA package according to the first embodiment of the present invention. 本発明の第1実施例形態によるウインドウ型BGAパッケージの製造過程を示す断面図である。It is sectional drawing which shows the manufacturing process of the window type BGA package by 1st Example of this invention. 本発明の第1実施例形態によるウインドウ型BGAパッケージの製造過程を示す断面図である。It is sectional drawing which shows the manufacturing process of the window type BGA package by 1st Example of this invention. 本発明の第1実施例形態によるウインドウ型BGAパッケージの製造過程を示す断面図である。It is sectional drawing which shows the manufacturing process of the window type BGA package by 1st Example of this invention. 本発明の第1実施例形態によるウインドウ型BGAパッケージの製造過程を示す断面図である。It is sectional drawing which shows the manufacturing process of the window type BGA package by 1st Example of this invention. 本発明の第1実施例形態によるウインドウ型BGAパッケージの製造過程を示す断面図である。It is sectional drawing which shows the manufacturing process of the window type BGA package by 1st Example of this invention. 本発明の第2実施形態によるウインドウ型BGAパッケージを示す断面図である。It is sectional drawing which shows the window type BGA package by 2nd Embodiment of this invention.

符号の説明Explanation of symbols

S:第一チップの側面とダイアタッチ凹部の周縁との間の間隙、D:ダイアタッチ凹部の深さ、T:ダイアタッチ部材と不活性化層との厚み合計、200:ウインドウ型BGAパッケージ、210:基板、211:内部表面、212:外部表面、213:ダイアタッチ凹部、213A:周縁、214:スロット、215:梯形ギャップ、216:第一フィンガー、217:外接パッド、218:はんだマスク層、220:第一チップ、221:第一主面、222:第一背面、223:側面、224:第一ボンディングパッド、225:不活性化層、230:ダイアタッチ部材、240:第一ボンディングワイヤ、250:封止体、260:外接端子、300:ウインドウ型BGAパッケージ、319:第二フィンガー、341:第二ボンディングワイヤ、370:第二チップ、371:第二主面、372:第二背面、374:第二ボンディングパッド   S: gap between the side surface of the first chip and the periphery of the die attach recess, D: depth of the die attach recess, T: total thickness of the die attach member and the inactivation layer, 200: window type BGA package, 210: substrate, 211: inner surface, 212: outer surface, 213: die attach recess, 213A: peripheral edge, 214: slot, 215: trapezoidal gap, 216: first finger, 217: circumscribed pad, 218: solder mask layer, 220: first chip, 221: first main surface, 222: first back surface, 223: side surface, 224: first bonding pad, 225: deactivation layer, 230: die attach member, 240: first bonding wire, 250: Sealed body, 260: External terminal, 300: Window type BGA package, 319: Second finger, 341: Second bondy Guwaiya, 370: second chip, 371: second main surface, 372: second back, 374: second bonding pad

Claims (11)

内部表面、外部表面、前記内部表面に形成したダイアタッチ凹部及び前記外部表面から前記ダイアタッチ凹部まで貫通するスロットを有する基板と、
前記ダイアタッチ凹部に照準を合わせて前記基板の前記内部表面上に設置され、第一主面、第一背面及び前記第一主面と前記第一背面との間の複数の側面を有する第一チップと、
前記ダイアタッチ凹部内に形成されて前記第一チップの前記第一主面を前記内部表面に貼り付け、前記ダイアタッチ凹部により形状が制限されることで前記第一チップの前記側面群と前記ダイアタッチ凹部の周縁との間の間隙に充填され前記第一チップの前記側面群の一部を被覆するダイアタッチ部材と、
前記スロットを通じて前記第一チップと前記基板とを電気接続する複数の第一ボンディングワイヤと、
前記基板の前記内部表面に形成されるとともに前記スロットに充填され前記第一チップと前記第一ボンディングワイヤ群とを密封する封止体と、
前記基板の前記外部表面に設置される複数の外接端子と、
を備え
前記第一チップは前記第一主面を被覆する不活性化層を有し、
前記不活性化層は前記ダイアタッチ凹部の内に完全に埋め込まれ、
前記ダイアタッチ凹部の周縁は前記第一チップの前記側面群に対し所定の間隙を隔てて配置され、
前記不活性化層の周辺縁部は前記ダイアタッチ部材に密封されることを特徴とするウインドウ型BGAパッケージ。
Inner surface, a substrate having an external surface, the die attach recess formed on the inner surface, and the die attach recess or in the slot to penetrations from the external surface,
Wherein is by focusing on die attach recess disposed on said inner surface of said substrate, first major surface, a first rear, and has a plurality of side surfaces between the first and back the first major surface The first chip,
The paste the first major surface of the formed in the die attach concave portion first chip to the inner surface, wherein the front Symbol the side groups of the first chip by the by die attach recess shape is limited a die attach member for covering the part of the side groups of the first chip is filled in a gap between the periphery of the die attach recess,
A plurality of first bonding wires for electrically connecting the substrate and the first chip through its said slot,
Wherein formed on the inner surface of the substrate is Hama charged to Rutotomoni said slot, and a sealing member for sealing said first bonding wire group and the first chip,
A plurality of external terminals installed on the external surface of the substrate;
Equipped with a,
The first chip has a passivation layer that covers the first main surface;
The passivation layer is completely embedded in the die attach recess;
The peripheral edge of the die attach recess is disposed with a predetermined gap with respect to the side group of the first chip,
Windowed BGA package peripheral edge of the passivation layer, wherein Rukoto sealed in the die attach member.
前記ダイアタッチ凹部の深さが前記ダイアタッチ部材と前記不活性化層との厚み合計より大きく且つ前記第一チップの厚みより小さくされることにより、前記第一チップの前記不活性化層側の一部はダイアタッチ凹部の内に埋め込まれることを特徴とする請求項に記載のウインドウ型BGAパッケージ。 The Rukoto is smaller than the larger and the thickness of the first chip from the total thickness of the die attach recess depth the die attach member and the passivation layer, the passivation layer side of the first chip 2. The window type BGA package according to claim 1 , wherein a part of the window type BGA package is embedded in a die attach recess. 前記ダイアタッチ部材は前記スロット内に拡散することを特徴とする請求項1に記載のウインドウ型BGAパッケージ。 The die attach member is windowed BGA package according to claim 1, characterized in that diffuse into the slot inside and. 前記ダイアタッチ部材は、前記第一チップに接続する前記第一ボンディングワイヤ群の一端を密封することを特徴とする請求項に記載のウインドウ型BGAパッケージ。 The window-type BGA package according to claim 1 , wherein the die attach member seals one end of the first bonding wire group connected to the first chip. 前記基板は梯形ギャップを有し、前記梯形ギャップは前記外部表面と前記スロットとの側辺に形成されることを特徴とする請求項1に記載のウインドウ型BGAパッケージ。   The window type BGA package according to claim 1, wherein the substrate has a trapezoidal gap, and the trapezoidal gap is formed on a side of the outer surface and the slot. 前記第一チップは前記第一主面に形成した第一ボンディングパッド群を有し、前記第一ボンディングパッド群は前記スロットの内に照準を合わせて前記第一ボンディングワイヤ群と接合するのに用いられ、
背中合わせに前記第一チップの前記第一背面上に設置されて複数の第二ボンディングパッドを有する第二チップと、
前記第二ボンディングパッド群を前記基板に電気接続する第二ボンディングワイヤと、
をさらに備えることを特徴とする請求項1に記載のウインドウ型BGAパッケージ。
The first chip has a first bonding pad group formed on the first main surface, and the first bonding pad group is used to join the first bonding wire group with aiming in the slot. And
A second chip installed on the first back of the first chip back to back and having a plurality of second bonding pads;
A second bonding wire for electrically connecting the second bonding pad group to the substrate;
The window-type BGA package according to claim 1, further comprising:
部表面、外部表面、前記内部表面に形成したダイアタッチ凹部及び前記外部表面から前記ダイアタッチ凹部まで貫通するスロットを有する基板を用意、前記ダイアタッチ凹部内にダイアタッチ部材を形成するステップと、
一主面、第一背面前記第一主面と前記第一背面との間の複数の側面、及び、前記第一主面を被覆する不活性化層を有する第一チップを用意し、前記ダイアタッチ凹部に照準を合わせて前記ダイアタッチ部材で前記第一チップの前記第一主面を前記基板の前記内部表面に仮に貼り付けるステップと、
記スロットを通前記第一チップ前記基板とを第一ボンディングワイヤで電気接続するワイヤボンディングを行うステップと、
前記不活性化層が前記ダイアタッチ凹部内に完全に埋め込まれ、且つ、前記ダイアタッチ凹部の周縁が前記第一チップの前記側面群に対し所定の間隙を隔てて配置された状態で、前記第一チップに圧力を印加することにより前記ダイアタッチ部材を拡散させ、前記ダイアタッチ部材の拡散前記ダイアタッチ凹部制限することにより前記ダイアタッチ部材前記第一チップの前記側面群と前記ダイアタッチ凹部の周縁との間の間隙に充填させ前記不活性化層の周辺縁部を前記ダイアタッチ部材で密封するとともに前記第一チップの前記側面群の一部を前記ダイアタッチ部材で被覆するダイアタッチ拡散ステップと、
記基板の前記内部表面を覆いかつ前記スロット内を満たすように封止体を形成し、前記第一チップと前記第一ボンディングワイヤ群とを密封するステップと、
記基板の前記外部表面に複数の外接端子を設置るステップと、
を含むことを特徴とするウインドウ型BGAパッケージの製造方法。
Internal surface, an external surface, wherein the die attach recess formed on the inner surface, and providing a substrate that have a said die attachment recess or in the slot to penetrations from the external surface, the die attach before Symbol die attachment concave portion Forming a member;
First main, first back, a plurality of side surfaces between the first and back the first major surface, and providing a first chip to have a passivation layer covering the first major surface A step of temporarily attaching the first main surface of the first chip to the inner surface of the substrate with the die attach member while aiming at the die attach concave portion;
And performing wire bonding for electrically connecting the first bonding wires previous SL slot through Ji said first chip and said substrate,
The deactivation layer is completely embedded in the die attach recess, and the periphery of the die attach recess is disposed with a predetermined gap from the side surface group of the first chip . to diffuse the die attach member by applying pressure to one chip, and the side groups of the die attach member said first chip by Ri before Symbol die attach member to limit at the die attachment recess diffusion in the die attach member a portion of the side groups of the first chip together is filled in the gap, to seal the peripheral edge of the passivation layer in the die attach member between the periphery of the die attach recess A die attach diffusion step to coat;
A step of pre-Symbol forming the sealing member so as to satisfy the cover inner surface and within the slot of the substrate to seal the said first bonding wire group and the first chip,
A step you install a plurality of circumscribing terminals to the external surface of the front Stories substrate,
A method for manufacturing a window-type BGA package, comprising:
前記ダイアタッチ拡散ステップにおいて、前記ダイアタッチ部材は前記スロット内に拡散することを特徴とする請求項に記載のウインドウ型BGAパッケージの製造方法。 Wherein the die attach diffusion step, the die attach member manufacturing method of the window-type BGA package according to claim 7, characterized in that the diffusion before Symbol slots in and. 前記ダイアタッチ部材は、前記第一チップに接続する前記第一ボンディングワイヤ群の一端を密封することを特徴とする請求項に記載のウインドウ型BGAパッケージの製造方法。 8. The method of manufacturing a window type BGA package according to claim 7 , wherein the die attach member seals one end of the first bonding wire group connected to the first chip . 前記第一チップは前記第一主面に形成した第一ボンディングパッド群を有し、
前記第一ボンディングパッド群は前記スロットの内に照準を合わせて前記第一ボンディングワイヤ群と接合するのに用いられ、
第二チップを設置し、前記第二チップは背中合わせに前記第一チップの前記第一背面上に設置されて複数の第二ボンディングパッドを有し、且つ複数の第二ボンディングワイヤを形成し、前記第二ボンディングワイヤ群は前記第二ボンディングパッド群を前記基板に電気接続するステップをさらに含むことを特徴とする請求項に記載のウインドウ型BGAパッケージの製造方法。
The first chip has a first bonding pad group formed on the first main surface,
The first bonding pad group is used to join the first bonding wire group with aiming in the slot;
Installing a second chip, wherein the second chip is placed back-to-back on the first back surface of the first chip, has a plurality of second bonding pads, and forms a plurality of second bonding wires, 8. The method of manufacturing a window type BGA package according to claim 7 , wherein the second bonding wire group further includes a step of electrically connecting the second bonding pad group to the substrate.
内部表面、外部表面、前記内部表面に形成したダイアタッチ凹部、及び、前記外部表面から前記ダイアタッチ凹部まで貫通するスロットを有する基板と、A substrate having an inner surface, an outer surface, a die attach recess formed in the inner surface, and a slot penetrating from the outer surface to the die attach recess;
前記ダイアタッチ凹部に照準を合わせて前記基板の前記内部表面上に設置され、第一主面、第一背面、及び、前記第一主面と前記第一背面との間の複数の側面を有する第一チップと、Aimed at the die attach recess and installed on the inner surface of the substrate, has a first main surface, a first back surface, and a plurality of side surfaces between the first main surface and the first back surface. The first chip,
前記ダイアタッチ凹部内に形成されて前記第一チップの前記第一主面を前記内部表面に貼り付け、前記ダイアタッチ凹部により形状が制限されることで前記第一チップの前記側面群と前記ダイアタッチ凹部の周縁との間の間隙に充填され前記第一チップの前記側面群の一部を被覆するダイアタッチ部材と、The first side surface of the first chip and the die are formed by attaching the first main surface of the first chip to the inner surface and being limited in shape by the die attach recess. A die attach member that fills a gap between the peripheral edge of the touch recess and covers a part of the side group of the first chip;
前記スロットを通じて前記第一チップと前記基板とを電気接続する複数の第一ボンディングワイヤと、A plurality of first bonding wires for electrically connecting the first chip and the substrate through the slot;
前記基板の前記内部表面に形成されるとともに前記スロットに充填され、前記第一チップと前記第一ボンディングワイヤ群とを密封する封止体と、A sealing body which is formed on the inner surface of the substrate and is filled in the slot, and seals the first chip and the first bonding wire group;
前記基板の前記外部表面に設置される複数の外接端子と、A plurality of external terminals installed on the external surface of the substrate;
を備え、With
前記ダイアタッチ部材は、前記スロット内に拡散し、前記第一チップに接続する前記第一ボンディングワイヤ群の一端を密封することを特徴とするウインドウ型BGAパッケージ。The window-type BGA package, wherein the die attach member diffuses into the slot and seals one end of the first bonding wire group connected to the first chip.
JP2008241434A 2008-09-19 2008-09-19 Window-type BGA package and manufacturing method thereof Expired - Fee Related JP5063542B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008241434A JP5063542B2 (en) 2008-09-19 2008-09-19 Window-type BGA package and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008241434A JP5063542B2 (en) 2008-09-19 2008-09-19 Window-type BGA package and manufacturing method thereof

Publications (2)

Publication Number Publication Date
JP2010073994A JP2010073994A (en) 2010-04-02
JP5063542B2 true JP5063542B2 (en) 2012-10-31

Family

ID=42205494

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008241434A Expired - Fee Related JP5063542B2 (en) 2008-09-19 2008-09-19 Window-type BGA package and manufacturing method thereof

Country Status (1)

Country Link
JP (1) JP5063542B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101819960B (en) * 2010-05-07 2012-04-18 日月光半导体制造股份有限公司 Substrate, semiconductor package using same, and manufacturing method thereof
CN109257872B (en) * 2018-10-23 2024-03-26 广东晶科电子股份有限公司 Mini LED module and manufacturing method thereof
CN113327899A (en) * 2021-04-22 2021-08-31 成都芯源系统有限公司 Flip chip packaging unit and packaging method

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61149334U (en) * 1985-03-05 1986-09-16
JPH02125628A (en) * 1988-11-04 1990-05-14 Fujitsu Ltd Manufacturing method of semiconductor device
JP3030605B2 (en) * 1995-03-28 2000-04-10 株式会社三井ハイテック Semiconductor device
JP2002208656A (en) * 2001-01-11 2002-07-26 Mitsubishi Electric Corp Semiconductor device
JP2006073652A (en) * 2004-08-31 2006-03-16 Shinko Electric Ind Co Ltd Semiconductor device
JP2006344677A (en) * 2005-06-07 2006-12-21 Toshiba Corp Semiconductor device

Also Published As

Publication number Publication date
JP2010073994A (en) 2010-04-02

Similar Documents

Publication Publication Date Title
JP2833996B2 (en) Flexible film and semiconductor device having the same
JP3400877B2 (en) Semiconductor device and manufacturing method thereof
WO1999018609A1 (en) Chip scale ball grid array for integrated circuit package
EP0948814A1 (en) Chip scale ball grid array for integrated circuit package
US7786568B2 (en) Window BGA semiconductor package
JP5262983B2 (en) Mold package and manufacturing method thereof
CN107210267B (en) Semiconductor device with a plurality of transistors
JP5063542B2 (en) Window-type BGA package and manufacturing method thereof
JP2586835B2 (en) Semiconductor integrated circuit
JPH09129811A (en) Resin sealed semiconductor device
CN101635280B (en) Window type ball grid array package structure and manufacturing method thereof
JP5097174B2 (en) Manufacturing method of semiconductor integrated circuit device
JP2005093635A (en) Resin-sealed semiconductor device
JP3293202B2 (en) Semiconductor device and manufacturing method thereof
JP2002324873A (en) Semiconductor device and its manufacturing method
JP2008235492A (en) Semiconductor device and manufacturing method of semiconductor device
JPH0974149A (en) Small package and manufacture
JP3337911B2 (en) Semiconductor device and manufacturing method thereof
JPH10233417A (en) Semiconductor device and manufacturing method thereof
JP3589093B2 (en) TAB tape with heat sink and reinforcing plate and semiconductor device
JP2000150696A (en) Manufacture of semiconductor package
JP4872736B2 (en) How to connect electronic devices
CN117751446A (en) Semiconductor package, electronic component, and electronic device
JP4397920B2 (en) Manufacturing method of semiconductor integrated circuit device
JP3257931B2 (en) Semiconductor package, method of manufacturing the same, and semiconductor device

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110621

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110624

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110905

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120522

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120529

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120629

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20120702

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20120725

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120807

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150817

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees