[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP3958341B2 - Liquid crystal display module and liquid crystal display device - Google Patents

Liquid crystal display module and liquid crystal display device Download PDF

Info

Publication number
JP3958341B2
JP3958341B2 JP2006041944A JP2006041944A JP3958341B2 JP 3958341 B2 JP3958341 B2 JP 3958341B2 JP 2006041944 A JP2006041944 A JP 2006041944A JP 2006041944 A JP2006041944 A JP 2006041944A JP 3958341 B2 JP3958341 B2 JP 3958341B2
Authority
JP
Japan
Prior art keywords
liquid crystal
crystal display
view
drain
ground
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2006041944A
Other languages
Japanese (ja)
Other versions
JP2006146275A (en
Inventor
眞澄 流石
克彦 柴田
史朗 上田
直人 小林
Original Assignee
株式会社 日立ディスプレイズ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社 日立ディスプレイズ filed Critical 株式会社 日立ディスプレイズ
Priority to JP2006041944A priority Critical patent/JP3958341B2/en
Publication of JP2006146275A publication Critical patent/JP2006146275A/en
Application granted granted Critical
Publication of JP3958341B2 publication Critical patent/JP3958341B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

本発明は、液晶表示モジュールおよび液晶表示装置に関する。   The present invention relates to a liquid crystal display module and a liquid crystal display device.

例えばアクティブ・マトリクス方式の液晶表示装置の液晶表示素子では、液晶層を介して互いに対向配置されるガラス等からなる2枚の透明絶縁基板のうち、その一方のガラス基板の液晶層側の面に、そのx方向に延在し、y方向に並設されるゲート線群と、このゲート線群と絶縁されてy方向に延在し、x方向に並設されるドレイン線群とが形成されている。   For example, in a liquid crystal display element of an active matrix type liquid crystal display device, a liquid crystal layer side surface of one of the two transparent insulating substrates made of glass or the like disposed opposite to each other with a liquid crystal layer interposed therebetween. A gate line group extending in the x direction and juxtaposed in the y direction, and a drain line group extending in the y direction insulated from the gate line group and juxtaposed in the x direction are formed. ing.

これらのゲート線群とドレイン線群とで囲まれた各領域がそれぞれ画素領域となり、この画素領域にスイッチング素子として例えば薄膜トランジスタ(TFT)と透明画素電極とが形成されている。   Each region surrounded by the gate line group and the drain line group becomes a pixel region, and for example, a thin film transistor (TFT) and a transparent pixel electrode are formed as switching elements in the pixel region.

ゲート線に走査信号が供給されることにより、薄膜トランジスタがオンされ、このオンされた薄膜トランジスタを介してドレイン線からの映像信号が画素電極に供給される。   When the scanning signal is supplied to the gate line, the thin film transistor is turned on, and the video signal from the drain line is supplied to the pixel electrode through the turned on thin film transistor.

なお、ドレイン線群の各ドレイン線はもちろんのこと、ゲート線群の各ゲート線においても、それぞれ透明絶縁基板の周辺にまで延在されて外部端子を構成し、この外部端子にそれぞれ接続されて映像駆動回路、ゲート走査駆動回路、すなわち、これらを構成する複数個の駆動用IC(半導体集積回路)が該透明絶縁基板の周辺に外付けされるようになっている。つまり、これらの各駆動用ICを搭載したテープキャリアパッケージ(TCP)を基板の周辺に複数個外付けする。   Note that each drain line of the drain line group, as well as each gate line of the gate line group, extends to the periphery of the transparent insulating substrate to constitute an external terminal, and is connected to each of the external terminals. A video driving circuit and a gate scanning driving circuit, that is, a plurality of driving ICs (semiconductor integrated circuits) constituting them are externally attached to the periphery of the transparent insulating substrate. That is, a plurality of tape carrier packages (TCP) each mounting these driving ICs are externally attached to the periphery of the substrate.

しかし、このように透明絶縁基板は、その周辺に駆動用ICが搭載されたTCPが外付けされる構成となっているので、これらの回路によって、透明絶縁基板のゲート線群とドレイン線群との交差領域によって構成される表示領域の輪郭と、該透明絶縁基板の外枠の輪郭との間の領域(通常、額縁と称している)の占める面積が大きくなってしまい、液晶表示モジュールの外形寸法を小さくしたいという要望に反する。   However, since the transparent insulating substrate has a configuration in which a TCP having a driving IC mounted on the periphery thereof is externally attached, the gate line group and the drain line group of the transparent insulating substrate are formed by these circuits. The area occupied by the area (usually referred to as a frame) between the outline of the display area formed by the intersecting areas of the transparent insulating substrate and the outline of the outer frame of the transparent insulating substrate is increased. Contrary to the desire to reduce dimensions.

それゆえ、このような問題を少しでも解消するために、すなわち、液晶表示素子の高密度化と液晶表示モジュールの外形をできる限り縮小したいとの要求から、TCP部品を使用せず、映像駆動用ICおよびゲート走査駆動用ICを透明絶縁基板上に直接搭載する構成が提案された。このような実装方式をフリップチップ方式、あるいはチップ・オン・ガラス(COG)方式という。   Therefore, in order to eliminate such problems as much as possible, that is, in order to reduce the density of the liquid crystal display element and reduce the external shape of the liquid crystal display module as much as possible. There has been proposed a configuration in which the IC and the gate scan driving IC are directly mounted on the transparent insulating substrate. Such a mounting method is called a flip-chip method or a chip-on-glass (COG) method.

また、公知例ではないが、フリップチップ方式の液晶表示装置に関しては、同一出願人であるが、モジュール実装方法について先願がある(特願平6−256426号)。   Although not a known example, the flip-chip liquid crystal display device is the same applicant, but there is a prior application for a module mounting method (Japanese Patent Application No. 6-256426).

パソコンあるいはワープロ等の情報処理装置に表示部として組み込まれる液晶表示装置(すなわち、液晶表示モジュール)は、例えば、表示用の透明電極と配向膜等をそれぞれ積層した面が対向するように所定の間隙を隔てて2枚のガラス等からなる透明絶縁基板を重ね合せ、該両基板間の周縁部近傍に枠状(ロの字状)に設けたシール材により、両基板を貼り合せると共に、シール材の一部に設けた切り欠け部である液晶封入口から両基板間のシール材の内側に液晶を封止し、さらに両基板の外側に偏光板を設けて成る液晶表示素子(すなわち、液晶表示パネル、LCD:リキッド クリスタル ディスプレイ(Liquid Crystal Display))と、液晶表示素子の下に配置され、液晶表示素子に光を供給するバックライトと、液晶表示素子の外周部の外側に配置した液晶駆動用回路基板と、バックライトを収納、保持するモールド成型品である下側ケースと、前記各部材を収納し、表示窓があけられた金属製シールドケース等で構成されている。   A liquid crystal display device (that is, a liquid crystal display module) incorporated as a display unit in an information processing device such as a personal computer or a word processor has a predetermined gap so that, for example, surfaces on which a transparent electrode for display and an alignment film are laminated face each other. Two transparent insulating substrates made of glass or the like are overlapped with each other, and both substrates are bonded together by a sealing material provided in a frame shape (b-shaped) in the vicinity of the peripheral edge between the two substrates. A liquid crystal display element (that is, a liquid crystal display) in which a liquid crystal is sealed inside a sealing material between both substrates from a liquid crystal sealing opening which is a cutout portion provided in a part of the substrate, and a polarizing plate is provided outside the both substrates. Panel, LCD: Liquid Crystal Display), a backlight that is placed under the liquid crystal display element and supplies light to the liquid crystal display element, and an outer periphery of the liquid crystal display element A liquid crystal driving circuit board arranged, housing a backlight, and the lower case is molded article for holding, each member was housed, and a display window spaced metal shield case or the like.

なお、バックライトは、例えば、光源から発せられる光を光源から離れた方へ導き、液晶表示素子全体に光を均一に照射するための透明のアクリル板等の合成樹脂板から成る導光体と、導光体の少なくとも1端面(1側面)近傍に該端面に沿って該端面と平行に配置した線状光源である冷陰極蛍光管等の蛍光管と、蛍光管をそのほぼ全長にわたって覆い、断面形状がほぼU字状で、その内面が反射面であるランプ反射シートと、導光体の上に配置され、例えば上面が多数本の3角柱状のプリズムを平行に配列して成るプリズム面、下面が平滑面で構成され、広い角度範囲にわたって発せられるバックライトの光を一定の角度範囲にそろえ、バックライトの輝度を向上させるためのプリズムシートと、導光体からの光を拡散する拡散シートと、導光体の下に配置され、導光体からの光を液晶表示素子の方へ反射させる反射シート等から構成される。   The backlight is, for example, a light guide made of a synthetic resin plate such as a transparent acrylic plate for guiding light emitted from the light source to a direction away from the light source and uniformly irradiating the entire liquid crystal display element with light. A fluorescent tube, such as a cold cathode fluorescent tube, which is a linear light source disposed in parallel with the end surface in the vicinity of at least one end surface (one side surface) of the light guide, and the fluorescent tube covering almost the entire length thereof, A prism surface having a substantially U-shaped cross-section and a lamp reflecting sheet whose inner surface is a reflecting surface, and a prism that is arranged on the light guide and has, for example, a large number of triangular prisms arranged in parallel on the upper surface. The bottom surface is made of a smooth surface, and the light emitted from the light guide is diffused by a prism sheet for aligning the backlight light emitted over a wide angle range and improving the backlight brightness. Sheet, It is arranged below the optical member, and the light from the light guide member from the reflection sheet or the like that reflects toward the liquid crystal display device.

従来の液晶表示モジュールにおいては、蛍光管は該液晶表示モジュールの表示上方側に配置されていた。このため、蛍光管駆動用のインバータ(すなわち、インバータ電源回路)を、該液晶表示モジュールを表示部として組み込んだ情報処理装置の表示部側に配置しないで、キーボード部側に配置する場合、蛍光管の配線が長くなり、蛍光管の始動性が低下するという問題があった。   In the conventional liquid crystal display module, the fluorescent tube is arranged on the upper side of the display of the liquid crystal display module. For this reason, when an inverter for driving a fluorescent tube (that is, an inverter power supply circuit) is not disposed on the display unit side of the information processing apparatus in which the liquid crystal display module is incorporated as a display unit, There is a problem that the wiring of the fluorescent lamp becomes longer and the startability of the fluorescent tube is lowered.

本発明の目的は、インバータを情報処理装置のキーボード部側に配置する場合でも、蛍光管の配線を短くすることができ、蛍光管の始動性を向上できる液晶表示装置を提供することにある。   An object of the present invention is to provide a liquid crystal display device capable of shortening the wiring of the fluorescent tube and improving the startability of the fluorescent tube even when the inverter is arranged on the keyboard portion side of the information processing device.

前記課題を解決するために、本発明の液晶モジュールは、表示部と、キーボード部を有する開閉式の液晶表示装置に用いる液晶モジュールであって、前記表示部側には、液晶表示素子と、前記液晶表示素子に光を照射する導光体と、前記導光体の一端面近傍に配置した線状光源とを有する液晶モジュールが配置され、前記線状光源は、前記導光体の長辺側でかつ前記表示部の下方側に、グランド側が左側に、高圧側が右側になるように配置され、前記線状光源のグランド側のランプケーブルと高圧側のランプケーブルを、前記液晶モジュールの右下から出すことで、前記キーボード側に配置されている前記線状光源を駆動するインバータと、前記キーボード部の右上において接続できるように構成している。
また、本発明の液晶表示装置は、前記インバータは、前記キーボード部側であって、前記表示部を開いた状態におけるキーボードの配置位置と前記表示部との間の領域に配置されるものであって、前記グランド側のランプケーブルと前記高圧側のランプケーブルは、前記インバータと前記表示部を開いた状態における前記キーボードの配置位置と前記表示部との間の領域における右側において接続されている。
さらに、本発明の液晶表示装置は、前記グランド側のランプケーブル及び前記高圧側のランプケーブルは、前記キーボード部側に配置されているインバータと接続するコネクタが取り付けられている。
In order to solve the above problems, a liquid crystal module of the present invention is a liquid crystal module used in an openable liquid crystal display device having a display unit and a keyboard unit, and the display unit side includes a liquid crystal display element, A liquid crystal module having a light guide for irradiating light to the liquid crystal display element and a linear light source arranged in the vicinity of one end surface of the light guide is arranged, and the linear light source is on the long side of the light guide And the lower side of the display unit is arranged so that the ground side is on the left side and the high voltage side is on the right side, and the lamp cable on the ground side and the high voltage side lamp cable of the linear light source are connected from the lower right side of the liquid crystal module. Thus, it is configured such that it can be connected to an inverter that drives the linear light source disposed on the keyboard side, at the upper right of the keyboard portion.
In the liquid crystal display device of the present invention, the inverter is disposed on the keyboard unit side and in a region between the keyboard layout position and the display unit when the display unit is opened. The ground-side lamp cable and the high-pressure-side lamp cable are connected on the right side in the region between the keyboard and the display section in a state where the inverter and the display section are opened.
Further, in the liquid crystal display device of the present invention, the ground side lamp cable and the high voltage side lamp cable are attached with connectors for connecting to an inverter arranged on the keyboard side.

本発明によれば、バックライトの線状光源を該液晶表示装置の表示下方側に配置したことにより、該液晶表示モジュールを表示部として組み込んだ情報処理装置のキーボード側にインバータを配置する場合でも、蛍光管の配線を短くすることができ、蛍光管の始動性を向上できる。   According to the present invention, even when the inverter is arranged on the keyboard side of the information processing apparatus in which the liquid crystal display module is incorporated as a display unit by arranging the linear light source of the backlight on the display lower side of the liquid crystal display apparatus. The wiring of the fluorescent tube can be shortened, and the startability of the fluorescent tube can be improved.

以下、図面を用いて本発明の実施例について詳細に説明する。なお、以下で説明する図面で、同一機能を有するものは同一符号を付け、その繰返しの説明は省略する。   Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. In the drawings described below, components having the same function are denoted by the same reference numerals, and repeated description thereof is omitted.

《液晶表示モジュールの全体構成》
図1は、液晶表示モジュールMDLの分解斜視図である。
<Overall configuration of liquid crystal display module>
FIG. 1 is an exploded perspective view of the liquid crystal display module MDL.

SHDは金属板から成るシールドケース(メタルフレームとも称す)、WDは表示窓、SPC1〜4は絶縁スペーサ、FPC1、2は折り曲げられた多層フレキシブル回路基板(FPC1はゲート側回路基板、FPC2はドレイン側回路基板)、PCBはインターフェイス回路基板、ASBはアセンブルされた駆動回路基板付き液晶表示素子、PNLは重ね合せた2枚の透明絶縁基板の一方の基板上に駆動用ICを搭載した液晶表示素子(液晶表示パネルとも称す)、GC1およびGC2はゴムクッション、PRSはプリズムシート(2枚)、SPSは拡散シート、GLBは導光板、RFSは反射シート、MCAは一体成型により形成された下側ケース(モールドケース)、LPは蛍光管、LPCはランプケーブル、LCTはインバータ用の接続コネクタ、GBは蛍光管LPを支持するゴムブッシュであり、図に示すような上下の配置関係で各部材が積み重ねられて液晶表示モジュールMDLが組み立てられる。   SHD is a shield case made of a metal plate (also called a metal frame), WD is a display window, SPC1 to 4 are insulating spacers, FPC1 and FPC2 are bent multilayer flexible circuit boards (FPC1 is a gate side circuit board, FPC2 is a drain side) Circuit board), PCB is an interface circuit board, ASB is an assembled liquid crystal display element with a drive circuit board, PNL is a liquid crystal display element having a driving IC mounted on one of the two transparent insulating substrates superimposed ( GC1 and GC2 are rubber cushions, PRS is a prism sheet (two sheets), SPS is a diffusion sheet, GLB is a light guide plate, RFS is a reflection sheet, and MCA is a lower case formed by integral molding. Mold case), LP for fluorescent tube, LPC for lamp cable, LCT for inverter Continued connector, GB is a rubber bush for supporting the fluorescent tube LP, the liquid crystal display module MDL is assembled members are stacked in the arrangement relation of the upper and lower as shown in FIG.

図2は、液晶表示モジュールMDLの組立完成図で、液晶表示素子PNLの表面側(すなわち、上側、表示側)からみた正面図、前側面図、右側面図、左側面図である。   FIG. 2 is a completed assembly view of the liquid crystal display module MDL, and is a front view, a front side view, a right side view, and a left side view as seen from the front surface side (that is, the upper side and the display side) of the liquid crystal display element PNL.

図3は、液晶表示モジュールMDLの組立完成図で、液晶表示素子の裏面側(下側)からみた裏面図である。   FIG. 3 is an assembled view of the liquid crystal display module MDL, and is a back view as seen from the back side (lower side) of the liquid crystal display element.

モジュールMDLは、下側ケースMCA、シールドケースSHDの2種の収納・保持部材を有する。   The module MDL has two types of storage / holding members, a lower case MCA and a shield case SHD.

HLDは、当該モジュールMDLを表示部としてパソコン、ワープロ等の情報処理装置に実装するために設けた4個の取付穴である。下側ケースMCAの取付穴MH(図10、11参照)に一致する位置にシールドケースSHDの取付穴HLDが形成されており(図2参照)、両者の取付穴にねじ等を通して情報処理装置に固定、実装する。当該モジュールMDLでは、バックライト用のインバータをMI部分に配置し、接続コネクタLCT、ランプケーブルLPCを介してバックライトBLに電源を供給する。本体コンピュータ(ホスト)からの信号および必要な電源は、モジュール裏面に位置するインターフェイスコネクタCT1を介して、液晶表示モジュールMDLのコントローラ部および電源部に供給する。   The HLD is four mounting holes provided for mounting the module MDL as a display unit on an information processing apparatus such as a personal computer or a word processor. A mounting hole HLD of the shield case SHD is formed at a position corresponding to the mounting hole MH (see FIGS. 10 and 11) of the lower case MCA (see FIG. 2). Fixed and implemented. In the module MDL, an inverter for backlight is arranged in the MI portion, and power is supplied to the backlight BL via the connection connector LCT and the lamp cable LPC. A signal from the main computer (host) and necessary power are supplied to the controller and power supply of the liquid crystal display module MDL via the interface connector CT1 located on the back of the module.

なお、図2において、モジュールMDLのシールドケースSHDの各外形最大寸法については、横(長辺)方向の長さWは275.5±0.5mm、縦(短辺)方向の長さHは199±0.5mm、厚さTは8±0.5mm、有効画素部ARからはかって、シールドケースSHDの上額縁までの幅X1は5.25mm、下額縁までの幅X2は9.25mm、左額縁までの幅Y1は16.5mm、右額縁までの幅Y2は5.5mm、右額縁までのコーナー部近傍の幅広部の幅Y3は7.5mmである。   In FIG. 2, regarding the maximum external dimensions of the shield case SHD of the module MDL, the length W in the horizontal (long side) direction is 275.5 ± 0.5 mm, and the length H in the vertical (short side) direction is 199 ± 0.5 mm, thickness T is 8 ± 0.5 mm, the width X1 from the effective pixel part AR to the upper frame of the shield case SHD is 5.25 mm, the width X2 to the lower frame is 9.25 mm, The width Y1 to the left frame is 16.5 mm, the width Y2 to the right frame is 5.5 mm, and the width Y3 of the wide portion near the corner to the right frame is 7.5 mm.

図29は、図1に示した実施例であるTFT液晶表示モジュールのTFT液晶表示素子とその外周部に配置された回路を示すブロック図である。図示していないが、本例では、ドレインドライバIC〜ICおよびゲートドライバIC〜ICは、液晶表示素子の一方の透明絶縁基板上に形成されたドレイン側引き出し線DTMおよびゲート側引き出し線GTMと異方性導電膜あるいは紫外線硬化樹脂等でチップ・オン・ガラス実装(COG実装)されている。本例では、XGA仕様である800×3×600の有効ドット(縦横の画素サイズ=307.5μm)を有する液晶表示素子に適用している。このため、液晶表示素子の透明絶縁基板上には、240出力のドレインドライバICを1長辺に10個(M=10)と、101出力および100出力のゲートドライバICを短辺に6個(N=6)とをCOG実装している。液晶表示素子の下側にはドレインドライバ部103が配置され、また、左側面部には、ゲートドライバ部104、同じ左側面部には、コントローラ部101、電源部102が配置される。コントローラ部101および電源部102、ドレインドライバ部103、ゲートドライバ部104は、それぞれ電気的接続手段JN1、2により相互接続させる。なお、コントローラ部101および電源部102は、ゲートドライバ部104の裏側に配置される。 FIG. 29 is a block diagram showing a TFT liquid crystal display element of the TFT liquid crystal display module according to the embodiment shown in FIG. 1 and a circuit disposed on the outer periphery thereof. Although not shown, in this example, the drain drivers IC 1 to IC M and the gate drivers IC 1 to IC N are the drain side lead lines DTM and gate side lead lines formed on one transparent insulating substrate of the liquid crystal display element. Chip-on-glass mounting (COG mounting) is performed using a line GTM and an anisotropic conductive film or an ultraviolet curable resin. In this example, the present invention is applied to a liquid crystal display element having 800 × 3 × 600 effective dots (vertical and horizontal pixel size = 307.5 μm) that are XGA specifications. For this reason, on the transparent insulating substrate of the liquid crystal display element, there are ten 240-output drain driver ICs on one long side (M = 10) and six 101-output and 100-output gate driver ICs on the short side ( N = 6) and COG mounting. A drain driver unit 103 is disposed below the liquid crystal display element, a gate driver unit 104 is disposed on the left side surface, and a controller unit 101 and a power source unit 102 are disposed on the same left side surface. The controller unit 101, the power supply unit 102, the drain driver unit 103, and the gate driver unit 104 are interconnected by electrical connection means JN1 and JN2, respectively. The controller unit 101 and the power supply unit 102 are arranged on the back side of the gate driver unit 104.

以下、各構成部品の具体的な構成を図2〜図28に示し、各部材について詳しく説明する。   The specific configuration of each component is shown in FIGS. 2 to 28, and each member will be described in detail.

《金属製シールドケースSHD》
図2に、シールドケースSHDの上面、前側面、右側面、左側面が示され、シールドケースSHDの斜め上方からみたときの斜視図は図1に示される。
《Metal shield case SHD》
FIG. 2 shows the top surface, front side surface, right side surface, and left side surface of the shield case SHD, and FIG. 1 shows a perspective view of the shield case SHD as viewed obliquely from above.

シールドケース(メタルフレーム)SHDは、1枚の金属板をプレス加工技術により、打ち抜きと折り曲げ加工により作製される。WDは液晶表示素子PNLを視野に露出する開口を示し、以下表示窓と称す。   The shield case (metal frame) SHD is manufactured by stamping and bending a single metal plate by a press working technique. WD indicates an opening that exposes the liquid crystal display element PNL in the field of view, and is hereinafter referred to as a display window.

NLはシールドケースSHDと下側ケースMCAとの固定用爪(全部で12個)、HKは同じく固定用のフック(全部で6個)であり、シールドケースSHDに一体に設けられている。図1、図2に示された固定用爪NLは折り曲げ前の状態で、駆動回路付き液晶表示素子ASBをスペーサSPCを挟んで、シールドケースSHDに収納した後、それぞれ内側に折り曲げられて下側ケースMCAに設けられた四角い固定用凹部NR(図10の各側面図参照)に挿入される(折り曲げた状態は図3参照)。固定用フックHKは、それぞれ下側ケースMCAに設けた固定用突起HP(図10の側面図参照)に嵌合される。これにより、駆動回路付き液晶表示素子ASB等を保持・収納するシールドケースSHDと、導光板GLB、蛍光管LP等を保持・収納する下側ケースMCAとがしっかりと固定される。また、液晶表示素子PNLの下面の表示に影響を与えない四方の縁周囲には薄く細長い長方形状のゴムクッションGC1、GC2(ゴムスペーサとも称す。図1参照)が設けられている。また、固定用爪NLと固定用フックHKは取り外しが容易なため(固定用爪NLの折り曲げを延ばし、固定用フックHKを外すだけ)、2部材の分解・組立が容易なので、修理が容易で、バックライトBLの蛍光管LPの交換も容易である。また、本実施例では、図2に示すように、一方の辺を主に固定用フックHKで固定し、向かい合う他方の辺を固定用爪NLで固定しているので、すべての固定用爪NLを外さなくても、一部の固定用爪NLを外すだけで分解することができる。したがって、修理やバックライトの交換が容易である。   NL is a fixing claw (12 in total) between the shield case SHD and the lower case MCA, and HK is also a fixing hook (6 in total), and is provided integrally with the shield case SHD. 1 and 2, the fixing claw NL is in a state before being bent, and after the liquid crystal display element ASB with a drive circuit is accommodated in the shield case SHD with the spacer SPC interposed therebetween, each of the fixing claws NL is bent inwardly. It is inserted into a square fixing recess NR (see each side view of FIG. 10) provided in the case MCA (see FIG. 3 for the folded state). The fixing hooks HK are fitted into fixing protrusions HP (see the side view of FIG. 10) provided on the lower case MCA, respectively. As a result, the shield case SHD that holds and stores the liquid crystal display element ASB and the like with the drive circuit and the lower case MCA that holds and stores the light guide plate GLB, the fluorescent tube LP, and the like are firmly fixed. Further, thin and long rectangular rubber cushions GC1 and GC2 (also referred to as rubber spacers, also referred to as FIG. 1) are provided around the four edges that do not affect the display on the lower surface of the liquid crystal display element PNL. In addition, because the fixing claw NL and the fixing hook HK are easy to remove (just extend the bending of the fixing claw NL and remove the fixing hook HK), it is easy to repair and disassemble and assemble the two parts. The fluorescent tube LP of the backlight BL can be easily replaced. In this embodiment, as shown in FIG. 2, one side is mainly fixed by the fixing hook HK, and the other side facing each other is fixed by the fixing claws NL. Even if it is not removed, it can be disassembled by simply removing some of the fixing claws NL. Therefore, repair and replacement of the backlight are easy.

CSPは貫通穴で、製造時、固定して立てたピンに、シールドケースSHDを貫通穴CSPに挿入して実装することにより、シールドケースSHDと他部品との相対位置を精度よく設定するためのものである。絶縁スペーサSPC1〜4は、絶縁物の両面に粘着材が塗布されており、シールドケースSHDおよび駆動回路付き液晶表示素子ASBを確実に絶縁スペーサの間隔を保って固定できる。また、当該モジュールMDLをパソコン等の応用製品に実装するとき、この貫通穴CSPを位置決めの基準とすることも可能である。   The CSP is a through hole. By inserting the shield case SHD into the through hole CSP and mounting the pin on a pin that is fixed at the time of manufacture, the relative position between the shield case SHD and other parts can be set accurately. Is. The insulating spacers SPC1 to SPC4 are coated with an adhesive on both surfaces of the insulator, and can securely fix the shield case SHD and the liquid crystal display element ASB with drive circuit while keeping the distance between the insulating spacers. Further, when the module MDL is mounted on an application product such as a personal computer, the through hole CSP can be used as a positioning reference.

《絶縁スペーサ》
図1、26〜28に示すように、絶縁スペーサSPCは、シールドケースSHDと駆動回路付き液晶表示素子ASBとの絶縁を確保するだけでなく、シールドケースSHDとの位置精度の確保や駆動回路付き液晶表示素子ASBとシールドケースSHDとの固定をする。
《Insulating spacer》
As shown in FIGS. 1 and 26 to 28, the insulating spacer SPC not only secures insulation between the shield case SHD and the liquid crystal display element ASB with drive circuit, but also secures positional accuracy with the shield case SHD and with drive circuit. The liquid crystal display element ASB and the shield case SHD are fixed.

《多層フレキシブル基板FPC1、2》
図4は、液晶表示素子PNLの外周部に、ゲート側フレキシブル基板FPC1と、折り曲げる前のドレイン側フレキシブル基板FPC2を実装した駆動回路基板付き液晶表示素子の正面図である。
<< Multilayer flexible board FPC1, 2 >>
FIG. 4 is a front view of a liquid crystal display element with a drive circuit board in which the gate side flexible board FPC1 and the drain side flexible board FPC2 before being bent are mounted on the outer periphery of the liquid crystal display element PNL.

図5は、インターフェイス回路基板PCBを実装した図4の駆動回路基板付き液晶表示素子の裏面図である。   5 is a back view of the liquid crystal display element with a drive circuit board of FIG. 4 on which the interface circuit board PCB is mounted.

図6は、シールドケースSHDを下に置いて、フレキシブル基板FPC1、2、インターフェイス回路基板PCBを実装した後、フレキシブル基板FPC2を折り曲げ、液晶表示素子PNLをシールドケースSHDに収納した状態の裏面図である。   FIG. 6 is a back view of a state in which the flexible substrate FPC1 and interface circuit board PCB are mounted with the shield case SHD on the bottom, the flexible substrate FPC2 is bent, and the liquid crystal display element PNL is accommodated in the shield case SHD. is there.

図4の左側の6個は垂直走査回路側の駆動用ICチップ、下側の10個は映像信号駆動回路側の駆動用ICチップで、異方性導電膜(図24のACF2)や紫外線硬化剤等を使用して透明絶縁基板上にチップ・オン・ガラス(COG)実装されている。従来法では、駆動用ICチップがテープ オートメイティド ボンディング法(TAB)により実装されたテープキャリアパッケージ(TCP)を異方性導電膜を使用して液晶表示素子PNLに接続していた。COG実装では、直接駆動ICを使用するため、前記のTAB工程が不要となり工程短縮となり、テープキャリアも不要となるため原価低減の効果もある。さらに、COG実装は、高精細・高密度液晶表示素子PNLの実装技術として適している。すなわち、本例では、SVGAパネルとして800×3×600ドットの12.1インチ画面サイズのTFT液晶表示モジュールを設計した。このため、赤(R)、緑(G)、青(B)の各ドットの大きさは、307.5μm(ゲート線ピッチ)×102.5μm(ドレイン線ピッチ)となっており、1画素は、赤(R)、緑(G)、青(B)の3ドットの組合せで、307.5μm角となっている。このため、ドレイン線引き出しDTMを800×3本とすると、引き出し線ピッチは100μm以下となってしまい、現在使用可能なTCP実装の接続ピッチ限界以下となる。一方、COG実装では、使用する異方性導電膜等の材料にも依存するが、おおよそ駆動用ICチップのバンプBUMP(図24参照)のピッチで約70μmおよび下地配線との交叉面積で約50μm角が現在使用可能な最小値といえる。このため、本例では、液晶表示素子PNLの片側の長辺側にドレインドライバICを一列に並べ、ドレイン線を片側の長辺側に引き出した。したがって、駆動用ICチップのバンプBUMP(図24参照)ピッチを約70μmおよび下地配線との交叉面積を約50μm角に設計でき、下地配線とより高い信頼性の接続が可能となった。ゲート線ピッチは307.5μmと十分大きいため、片側の短辺側にてゲート線引き出しGTMを引き出しているが、さらに高精細になると、対向する2個の短辺側にゲート線引き出し線GTMを交互に引き出すことも可能である。   6 on the left side of FIG. 4 is a driving IC chip on the vertical scanning circuit side, and 10 on the lower side are driving IC chips on the video signal driving circuit side. An anisotropic conductive film (ACF2 in FIG. 24) and UV curing are used. Chip-on-glass (COG) is mounted on the transparent insulating substrate using an agent or the like. In the conventional method, a tape carrier package (TCP) in which a driving IC chip is mounted by a tape automated bonding method (TAB) is connected to the liquid crystal display element PNL using an anisotropic conductive film. In the COG mounting, since the direct drive IC is used, the TAB process is not required and the process is shortened, and the tape carrier is not required, so that the cost can be reduced. Furthermore, COG mounting is suitable as a mounting technology for the high-definition, high-density liquid crystal display element PNL. That is, in this example, a TFT liquid crystal display module of 12.1 inch screen size of 800 × 3 × 600 dots was designed as the SVGA panel. For this reason, the size of each dot of red (R), green (G), and blue (B) is 307.5 μm (gate line pitch) × 102.5 μm (drain line pitch). , Red (R), green (G), and blue (B) in a combination of 3 dots, which is 307.5 μm square. Therefore, if the drain line lead DTM is 800 × 3, the lead line pitch is 100 μm or less, which is less than the connection pitch limit of the currently available TCP mounting. On the other hand, in COG mounting, depending on the material such as the anisotropic conductive film used, the pitch of bumps BUMP (see FIG. 24) of the driving IC chip is approximately 70 μm and the crossing area with the underlying wiring is approximately 50 μm. It can be said that the corner is the minimum value that can be used at present. Therefore, in this example, the drain driver ICs are arranged in a line on the long side on one side of the liquid crystal display element PNL, and the drain line is drawn out on the long side on one side. Therefore, the bump BUMP (see FIG. 24) pitch of the driving IC chip can be designed to be about 70 μm and the crossing area with the base wiring can be set to about 50 μm square, and the base wiring can be connected with higher reliability. Since the gate line pitch is sufficiently large as 307.5 μm, the gate line pull-out GTM is pulled out on one short side. However, when the definition becomes higher, the gate line lead line GTM is formed on two opposing short sides. It is also possible to pull out alternately.

ドレイン線あるいはゲート線を交互に引き出す方式では、前述したように、引き出し線DTMあるいはGTMと駆動ICの出力側BUMPとの接続は容易になるが、周辺回路基板を液晶表示素子PNLの対向する2長辺の外周部に配置する必要が生じ、このため外形寸法が片側引き出しの場合よりも大きくなるという問題があった。特に、表示色数が増えると表示データのデータ線数が増加し、情報処理装置の最外形が増加する。このため、本例では、多層フレキシブル基板を使用し、ドレイン線を片側のみに引き出すことで従来の問題を解決する。   In the method of drawing out the drain lines or the gate lines alternately, as described above, the connection between the lead line DTM or GTM and the output side BUMP of the driving IC is facilitated, but the peripheral circuit board is opposed to the liquid crystal display element PNL. There is a need to dispose on the outer peripheral portion of the long side, and thus there is a problem that the outer dimension becomes larger than in the case of one-side drawer. In particular, when the number of display colors increases, the number of data lines of display data increases and the outermost shape of the information processing apparatus increases. For this reason, in this example, the conventional problem is solved by using a multilayer flexible substrate and pulling out the drain line only on one side.

図17(a)は、ゲートドライバを駆動するための多層フレキシブル基板FPC1の裏面(下面)図、(b)は正面(上面)図である。図15(a)は、ドレインドライバを駆動するための多層フレキシブル基板FPC2の裏面(下面)図、(b)は正面(上面)図である。図21(a)は、図15(a)のA−A′切断線における断面図、(b)はB−B′切断線における断面図、(c)はC−C′切断線における断面図である。なお、図21の厚さ方向と平面方向の寸法の割合は、実際の寸法と異なり、誇張して表わされている。   FIG. 17A is a back (bottom) view of the multilayer flexible substrate FPC1 for driving the gate driver, and FIG. 17B is a front (top) view. FIG. 15A is a back (bottom) view of the multilayer flexible substrate FPC2 for driving the drain driver, and FIG. 15B is a front (top) view. 21A is a cross-sectional view taken along the line AA ′ in FIG. 15A, FIG. 21B is a cross-sectional view taken along the line BB ′, and FIG. 21C is a cross-sectional view taken along the line CC ′. It is. Note that the ratio of the dimension in the thickness direction to the planar direction in FIG. 21 is exaggerated, unlike the actual dimension.

図18は、多層フレキシブル基板FPC内の信号配線と透明絶縁基板SUB1上の駆動用ICへの入力信号との接続関係を示す配線概略図である。多層フレキシブル基板FPC内の信号配線は、透明絶縁基板SUB1の1辺に平行な第1の配線群と垂直な第2の配線群がある。第1の配線群は、駆動用IC間に共通の信号を供給する共通配線群で、第2の配線群は、各駆動用ICに必要な信号を供給する配線群である。このため、最低でも、部分FSLは1層の導体層から構成される。また、部分FMLは最低でも、2層の導体層から構成され、貫通穴で、第1の配線群と第2の配線群とを電気接続する必要がある。本例では、折り曲げたときに、下偏向版の端に触れない長さまで、部分FMLの短辺長さを短くする必要が生じた。   FIG. 18 is a schematic wiring diagram showing the connection relationship between the signal wiring in the multilayer flexible substrate FPC and the input signal to the driving IC on the transparent insulating substrate SUB1. The signal wiring in the multilayer flexible substrate FPC includes a second wiring group perpendicular to the first wiring group parallel to one side of the transparent insulating substrate SUB1. The first wiring group is a common wiring group that supplies a common signal between the driving ICs, and the second wiring group is a wiring group that supplies signals necessary for each driving IC. For this reason, at least, the partial FSL is composed of one conductor layer. Further, the partial FML is composed of at least two conductor layers, and it is necessary to electrically connect the first wiring group and the second wiring group with a through hole. In this example, it is necessary to shorten the short side length of the partial FML to a length that does not touch the end of the lower deflection plate when bent.

すなわち、図21に示すように、3層以上の導体層、例えば、本例では、8層の導体層L1〜8の部分FMLを液晶表示素子PNLの1辺に並行して設け、この部分に周辺回路配線や電子部品を搭載することで、データ線数が増加しても、基板外形を保持したまま層数を増やすことで対応できる。導体層L1は部品パッド、グランド用、L2は階調基準電圧Vref、5ボルト(3.3ボルト)電源用、L3はグランド用、L4はデータ信号、クロックCL2、クロックCL1用、L5は第2の配線群である引き出し配線用、L6は階調基準電圧Vref用、L7はデータ信号用、L8は5ボルト(3.3ボルト)電源用である。 That is, as shown in FIG. 21, three or more conductor layers, for example, in this example, eight portions of the conductor layers L1 to LML8 are provided in parallel with one side of the liquid crystal display element PNL. By mounting peripheral circuit wiring and electronic components, even if the number of data lines increases, it can be handled by increasing the number of layers while maintaining the board outline. The conductor layer L1 is for component pads and ground, L2 is for gradation reference voltage V ref , for 5 volt (3.3 volt) power supply, L3 is for ground, L4 is for data signal, clock CL2, for clock CL1, and L5 is the first L6 is for the gradation reference voltage Vref , L7 is for the data signal, and L8 is for the 5 volt (3.3 volt) power source.

各導体層間の接続は、貫通孔VIA(図23(a)参照)を通して電気的に接続される。導体層L1〜8は、銅CU配線から形成されるが、液晶表示素子PNLの駆動ICへの入力端子配線Td(図19、20参照)と接続される導体層L5の部分には、銅CU上ニッケル下地Ni上にさらに金メッキAUを施している。したがって、出力端子TMと入力端子配線Tdとの接続抵抗が低減できる。各導体層L1〜8間は、絶縁層としてポリイミドフィルムBFIからなる中間層を介在させ、粘着剤層BINにより各導体層を固着する。導体層は、出力端子TM以外は、絶縁層で被覆されるが、多層配線部分FMLでは、絶縁を確保するためソルダレジストSRSを最上および最下層に塗布した。さらに、最表面側には絶縁シルク材SLKを貼り付けた。   The connection between the conductor layers is electrically connected through the through hole VIA (see FIG. 23A). The conductor layers L1 to L8 are formed of copper CU wiring, but the copper layer CU is provided in a portion of the conductor layer L5 connected to the input terminal wiring Td (see FIGS. 19 and 20) to the driving IC of the liquid crystal display element PNL. Gold plating AU is further applied on the upper nickel base Ni. Therefore, the connection resistance between the output terminal TM and the input terminal wiring Td can be reduced. Between each conductor layer L1-8, the intermediate | middle layer which consists of polyimide films BFI is interposed as an insulating layer, and each conductor layer is fixed by adhesive layer BIN. The conductor layer is covered with an insulating layer except for the output terminal TM. However, in the multilayer wiring portion FML, a solder resist SRS is applied to the uppermost layer and the lowermost layer in order to ensure insulation. Furthermore, an insulating silk material SLK was pasted on the outermost surface side.

多層フレキシブル基板の利点は、COG実装する場合に必要な接続端子部分TMを含む導体層L5が他の導体層と一体で構成でき、部品点数が減ることである。   The advantage of the multilayer flexible board is that the conductor layer L5 including the connection terminal portion TM necessary for COG mounting can be formed integrally with other conductor layers, and the number of parts is reduced.

また、3層以上の導体層の部分FMLで構成することで、変形が少なく硬い部分になるため、この部分に位置決め用穴FHLを配置できる。また、多層フレキシブル基板の折り曲げ時にも、この部分で変形を生じることなく、信頼性および精度良い折り曲げができる。さらに、後で述べるが、ベタ状あるいは直径200μmの細かい穴MESHを多数設けたメッシュ状導体パターンERH(図23(a)参照)を表面層L1に配置でき、残りの2層以上の導体層で、部品実装用や周辺配線用導体パターンの配線を行うことができる。   Moreover, since it becomes a hard part with few deformation | transformation by comprising by the part FML of the conductor layer of 3 layers or more, the positioning hole FHL can be arrange | positioned in this part. Further, even when the multilayer flexible substrate is bent, it can be bent with high reliability and accuracy without causing deformation in this portion. Further, as will be described later, a mesh-like conductor pattern ERH (see FIG. 23A) provided with a large number of solid or fine holes MASH having a diameter of 200 μm can be arranged on the surface layer L1, and the remaining two or more conductor layers can be arranged. In addition, it is possible to perform wiring of a conductor pattern for component mounting or peripheral wiring.

さらに、突出部分FSLは単層L5の導体層である必要はなく、突出部分FSLを2層の導体層で構成することもできる。この構成は、駆動ICへの入力端子配線Tdのピッチが狭くなった場合に、端子配線Tdおよび接続端子部分TMのパターンを千鳥状に複数列の配線群にパターン形成し、異方性導電膜等で各々を電気的に接続させ、第1の導体層にある接続端子部分TMの引き出し時に、一方の列の配線群は貫通孔VIAを介して他層の第2の導体層に接続させる場合や、周辺配線の一部を突出部分FSL内の第2の導体層に配置する場合に、2層の導体層の構成は有効である。   Further, the protruding portion FSL does not need to be a single-layer L5 conductor layer, and the protruding portion FSL can be formed of two conductor layers. In this configuration, when the pitch of the input terminal wiring Td to the driving IC is narrowed, the pattern of the terminal wiring Td and the connection terminal portion TM is formed in a staggered pattern in a plurality of wiring groups, and the anisotropic conductive film When the connection terminal portion TM in the first conductor layer is pulled out, the wiring group in one row is connected to the second conductor layer in the other layer through the through hole VIA. In addition, when a part of the peripheral wiring is disposed on the second conductor layer in the protruding portion FSL, the configuration of the two conductor layers is effective.

このように、突出部分FSLを2層以下の導体層で構成することで、ヒートツールでの熱圧着時に、熱伝導が良く圧力を均一に加えることができ、接続端子部分TMと端子配線Tdの電気的な信頼性を向上できる。また、多層フレキシブル基板の折り曲げ時にも、接続端子部分TMに曲げ応力を与えることなく、精度良い折り曲げができる。また、突出部分FSL部分が半透明であるため、導体層のパターンが多層フレキシブル基板の上面側からも観察できるため、接続状態等のパターン検査が上面側からもできるという利点もある。なお、図15のJT2は、ドレイン側フレキシブル基板FPC2とインターフェイス回路基板PCBとを電気的に接続するための凸部、CT4は凸部JTの先端部に設けたフレキシブル基板FPC2とインターフェイス回路基板PCBとを電気的に接続するためのフラットタイプコネクタである。   Thus, by constituting the projecting portion FSL with two or less conductor layers, heat conduction is good and pressure can be uniformly applied during thermocompression bonding with a heat tool, and the connection terminal portion TM and the terminal wiring Td Electrical reliability can be improved. Further, even when the multilayer flexible substrate is bent, the bending can be performed with high accuracy without applying bending stress to the connection terminal portion TM. In addition, since the projecting portion FSL portion is translucent, the pattern of the conductor layer can be observed from the upper surface side of the multilayer flexible substrate, so that there is an advantage that pattern inspection such as connection state can be performed from the upper surface side. Note that JT2 in FIG. 15 is a convex part for electrically connecting the drain side flexible board FPC2 and the interface circuit board PCB, and CT4 is a flexible board FPC2 and interface circuit board PCB provided at the tip of the convex part JT. Is a flat type connector for electrical connection.

図16(a)は、図15(a)のJ部の拡大詳細図、(b)は多層フレキシブル基板FPC2の実装および折り返し状態を示す側面図である。   FIG. 16A is an enlarged detailed view of a portion J in FIG. 15A, and FIG. 16B is a side view showing a mounted and folded state of the multilayer flexible substrate FPC2.

図16(a)において、Pは端部が波状のポリイミドフィルムBFIの波長、Pは波高(波の振幅×2)、Pは波の山どうしを結ぶ直線(波の山線と称す)、Pは波の谷どうしを結ぶ直線(波の谷線と称す)、LY2は多層フレキシブル基板FPC2の下部透明ガラス基板SUB1との接続部の長さ(接続長と称す)、LY1は多層フレキシブル基板FPC2の下部透明ガラス基板SUB1との接続部と波の山線Pとの間の長さである。 In FIG. 16 (a), P X is called end wavelength of the wavy polyimide film BFI, P Y wave height (amplitude × 2 wave), P 1 is a mountain line of a straight line (wave connecting the mountain each other wave ), P 2 is referred to as linear (wave trough line connecting each other wave trough), LY2 is referred to as length (connecting length of the connection portion of the lower transparent glass substrate SUB1 of the multilayer flexible substrate FPC 2), LY1 multilayer the length between the mountain line P 1 of the connecting portion and the wave of the lower transparent glass substrate SUB1 of the flexible substrate FPC 2.

ドレイン側フレキシブル基板FPC2は、図16(b)に示すように、一端が液晶表示素子PNLの下部透明ガラス基板SUB1の端部のドレイン線の端子(図19、20のTd)に異方性導電膜ACFを介して接続され、その端辺の外側で波高Pの中間部で折り返され、他端の多層配線部分FMLが下部透明ガラス基板SUB1の端部の下側に配置され、両面テープBATにより下部透明ガラス基板SUB1の下面に貼り付られている。なお、図16(a)の出力端子TMに付した番号1〜45は、図19、20の端子Tdに付した番号1〜45に対応しており、異方性導電膜ACF1を介在して電気接続される。図16(a)のPは出力端子TMのピッチで、0.41mmである。本例では、フレキシブル基板FPC2の絶縁層であるポリイミド樹脂から成るポリイミドフィルム(カバーフィルム)BFIの端部が、折り曲げ線方向に沿って波状(あるいは鋸歯状)に形成されている。例えば、波長P=0.6mm、波高P=0.6〜1mm、波のうねり半径(アール)は0.3mm、接続長LY2=1.75mm、LY1=0.3〜0.5mmである。下部透明ガラス基板SUB1と接続されたフレキシブル基板FPC2の端部から山線Pまでの長さは、該フレキシブル基板FPC2の下部透明ガラス基板SUB1との接続長LY2=1.75mm+透明ガラス基板SUB1のガラスの切断誤差0.3〜0.5mm以内である。また、フレキシブル基板FPC2の曲げ部分の長さは、透明ガラス基板SUB1の厚さ(0.7〜1.1mm)×円周率π÷2=1.7〜1.1mmである。該曲げ部分の長さの間に、波の山線Pと谷線Pとが存在する。また、本例では、フレキシブル基板FPC2の長さは263.42±0.5mm、多層配線部分FMLと突出部分FSLを含めた幅は8.7mm、多層配線部分FMLの幅は5mm、突出部分FSLの幅は3.7mm、フレームグランドパッドFGPとFGPとの中心線間隔(図15(b)参照)は47.76mm、凸部JT2の先端のコネクタCT4を設けた長方形部分の長辺の長さは22mm、図16(a)において、番号1と45を付した出力端子TMの中心線間隔は18.04mm、コネクタCT4の最外端子の中心線間隔は14.5mm、多層の合計厚みは約350〜400μmである。 As shown in FIG. 16B, the drain-side flexible substrate FPC2 has anisotropic conductivity at one end of the drain line terminal (Td in FIGS. 19 and 20) at the end of the lower transparent glass substrate SUB1 of the liquid crystal display element PNL. Connected via the film ACF, folded back at the middle part of the wave height P Y outside the edge, the multilayer wiring part FML at the other end is arranged below the edge part of the lower transparent glass substrate SUB1, and the double-sided tape BAT Is attached to the lower surface of the lower transparent glass substrate SUB1. The numbers 1 to 45 given to the output terminals TM in FIG. 16A correspond to the numbers 1 to 45 given to the terminals Td in FIGS. 19 and 20, and the anisotropic conductive film ACF1 is interposed therebetween. Electrically connected. P D in FIG. 16 (a) at a pitch of the output terminals TM, is 0.41 mm. In this example, an end portion of a polyimide film (cover film) BFI made of a polyimide resin which is an insulating layer of the flexible substrate FPC2 is formed in a wave shape (or a sawtooth shape) along the folding line direction. For example, the wavelength P X = 0.6 mm, the wave height P Y = 0.6 to 1 mm, the wave undulation radius (R) is 0.3 mm, the connection length LY2 = 1.75 mm, and LY1 = 0.3 to 0.5 mm. is there. The length from the end portion of the flexible substrate FPC2 connected to the lower transparent glass substrate SUB1 to mountain line P 1 is the connection length LY2 = 1.75 mm + the transparent glass substrate SUB1 of the lower transparent glass substrate SUB1 of the flexible substrate FPC2 The cutting error of the glass is within 0.3 to 0.5 mm. The length of the bent portion of the flexible substrate FPC2 is the thickness of the transparent glass substrate SUB1 (0.7 to 1.1 mm) × circumferential ratio π / 2 = 1.7 to 1.1 mm. During the length of the bending portion, there is a mountain lines P 1 and valley P 2 waves. In this example, the length of the flexible substrate FPC2 is 263.42 ± 0.5 mm, the width including the multilayer wiring portion FML and the protruding portion FSL is 8.7 mm, the width of the multilayer wiring portion FML is 5 mm, and the protruding portion FSL. Is 3.7 mm, the center line distance between the frame ground pads FGP and FGP (see FIG. 15B) is 47.76 mm, and the length of the long side of the rectangular portion provided with the connector CT4 at the tip of the projection JT2 16 mm, the center line spacing of the output terminals TM numbered 1 and 45 is 18.04 mm, the center line spacing of the outermost terminal of the connector CT4 is 14.5 mm, and the total thickness of the multilayer is about It is 350-400 micrometers.

このように本例では、一端が液晶表示素子の透明ガラス基板SUB1の端部に接続され、他端が該基板SUB1の下面(あるいは上面)に折り返される信号入力用のフレキシブル基板FPC2において、突出部分FSLのポリイミドフィルムBFIの端部を折り曲げ線方向に沿って、波状(あるいは鋸歯状等の山部と谷部を有する形状)に形成したので、折り曲げ部のポリイミドフィルムBFIの端部における応力集中を分散させ、折り曲げ部で良好なアールをつけることができ、断線の発生を抑制し、信頼性を向上することができる。   Thus, in this example, in the flexible substrate FPC2 for signal input in which one end is connected to the end of the transparent glass substrate SUB1 of the liquid crystal display element and the other end is folded back to the lower surface (or upper surface) of the substrate SUB1, Since the end of the polyimide film BFI of FSL is formed in a wave shape (or a shape having a crest and a trough such as a sawtooth shape) along the fold line direction, stress concentration at the end of the polyimide film BFI at the fold is performed. It is possible to disperse and provide a good radius at the bent portion, to suppress the occurrence of disconnection, and to improve the reliability.

なお、本例では、ゲート側フレキシブル基板FPC1の導体層は3層で、L1はVdg(10V)、Vsg(5V)、Vss(グランド)用、L2は引き出し配線、クロックCL3、FLM、Vdg(10V)用、L3はVEG(−10〜−7V)、VEE(−14V)、VSG(5V)、コモン電圧Vcom用である。また、フレキシブル基板FPC1の長さは172.3mm、多層配線部分FMLと突出部分FSLを含めた幅は7.25mm、多層配線部分FMLの幅は4.5mm、突出部分FSLの幅は2.75mm、電気的接続手段JN1の幅は5.5mm、長さは9.6mm、突出部分FSLの最外の出力端子TMの中心線間隔は11.5mm、多層の合計厚みは273μmである。 In this example, the gate-side flexible board FPC1 has three conductor layers, L1 is for V dg (10V), V sg (5V), V ss (ground), L2 is a lead wiring, clocks CL3, FLM, V dg (10V) for, L3 is V EG (-10~-7V), V EE (-14V), V SG (5V), which is used for the common voltage V com. The length of the flexible substrate FPC1 is 172.3 mm, the width including the multilayer wiring portion FML and the protruding portion FSL is 7.25 mm, the width of the multilayer wiring portion FML is 4.5 mm, and the width of the protruding portion FSL is 2.75 mm. The width of the electrical connection means JN1 is 5.5 mm, the length is 9.6 mm, the distance between the center lines of the outermost output terminals TM of the protruding portion FSL is 11.5 mm, and the total thickness of the multilayer is 273 μm.

フレキシブル基板上のアラインメントマークALMG(図17(a))、ALMD(図16(a))について説明する。   The alignment marks ALMG (FIG. 17A) and ALMD (FIG. 16A) on the flexible substrate will be described.

図15〜図17に示すフレキシブル基板FPC1、2において、出力端子TMの長さは、接続信頼性確保のため、通常2mm程度に設計する。しかし、フレキシブル基板FPC1、2の長辺が170〜264mmと長いため、わずかな長軸方向の回転を含む位置ずれにより、入力端子配線Tdと出力端子TMとの位置ずれが生じ、接続不良となる可能性がある。液晶表示素子PNLとフレキシブル基板FPC1、2との位置合せは、各基板の両端に開けた開口孔FHLを固定ピンに差し込んだ後、入力端子配線Tdと出力端子TMを数個所で合せて行うことができる。しかし、本例では、さらに合せ精度を向上させるため、アラインメントマークALMG、ALMDを各突出部分FSL毎に2個ずつ設けた。   In the flexible substrates FPC1 and FPC2 shown in FIGS. 15 to 17, the length of the output terminal TM is usually designed to be about 2 mm in order to ensure connection reliability. However, since the long sides of the flexible substrates FPC1 and FPC2 are as long as 170 to 264 mm, misalignment including slight rotation in the long axis direction causes misalignment between the input terminal wiring Td and the output terminal TM, resulting in poor connection. there is a possibility. The alignment between the liquid crystal display element PNL and the flexible substrates FPC1 and FPC2 is performed by inserting the opening holes FHL opened at both ends of each substrate into the fixing pins and then aligning the input terminal wiring Td and the output terminal TM at several places. Can do. However, in this example, in order to further improve the alignment accuracy, two alignment marks ALMG and ALMD are provided for each protruding portion FSL.

ゲートドライバ駆動ICの入力としては、計24本あり、出力端子TMに各々電気接続させる。端子TMのピッチPGは約500μmである。アラインメントマークALMGは、各駆動ICへの前記24本の端子TMの近傍に位置させ、入力端子配線Tdパターンとの位置合せ精度向上および接続後の検査を行う。本例では、接続信頼性を向上させるため、20本の入力用端子TMと隣接した位置にダミー線を設け、さらに、ロの字のアラインメントマークALMGは、前記ダミー線にパターン接続してもうけ、対向する透明基板SUB1上の四角の塗りつぶしパターン(ドレイン側であるが、図19、20のALC参照)が丁度ロの字内に納まる状態に位置合せする。   There are a total of 24 inputs of the gate driver driving IC, and each is electrically connected to the output terminal TM. The pitch PG of the terminals TM is about 500 μm. The alignment mark ALMG is positioned in the vicinity of the 24 terminals TM to each drive IC, and the alignment accuracy with the input terminal wiring Td pattern is improved and inspection after connection is performed. In this example, in order to improve connection reliability, a dummy line is provided at a position adjacent to the 20 input terminals TM, and a square alignment mark ALMG is connected to the dummy line in a pattern. The square fill pattern (on the drain side, but refer to ALC in FIGS. 19 and 20) on the opposing transparent substrate SUB1 is aligned so as to be exactly within the square shape.

ドレインドライバ駆動ICの入力としては、図19、20に示すように、計45本あり、図16(a)に示す出力端子TMの番号1〜45に電気接続させる。端子TMのピッチPDは約410μmである。本例では、図16(a)に示すアラインメントマークALMDは、前記41本の入力用端子TMと隣接して、接続信頼性向上用のダミー線NC(端子番号2および44)を配置する。さらにその外側には、液晶容量Clcの対向電極であり、透明絶縁基板SUB2の内側にある共通透明画素電極COMに電圧Vcomを供給するため、図16(a)に示す端子(番号1および45)が配置される。こうして、コモン電圧は、透明絶縁基板SUB1上の配線Tdパターンを通して、導電性ビーズやペーストから、透明絶縁基板SUB2側の共通透明画素電極COMに供給される。 As shown in FIGS. 19 and 20, there are a total of 45 inputs for the drain driver driving IC, which are electrically connected to numbers 1 to 45 of the output terminal TM shown in FIG. The pitch PD of the terminals TM is about 410 μm. In this example, the alignment mark ALMD shown in FIG. 16A is provided with dummy lines NC (terminal numbers 2 and 44) for improving connection reliability adjacent to the 41 input terminals TM. Further, on the outer side, a terminal (numbers 1 and 45) shown in FIG. 16A is provided to supply a voltage Vcom to the common transparent pixel electrode COM which is a counter electrode of the liquid crystal capacitor Clc and is inside the transparent insulating substrate SUB2. ) Is arranged. Thus, the common voltage is supplied from the conductive beads or paste to the common transparent pixel electrode COM on the transparent insulating substrate SUB2 through the wiring Td pattern on the transparent insulating substrate SUB1.

アラインメントマークALMDは、この電極COMに電気的につながる端子(番号1および45)にパターン接続してもうけ、透明基板SUB1上の四角の塗りつぶしパターンALD(図20参照)と合せる。さらに、本例では、図15(a)ドレインドライバ基板FPC2の下端部にて、ゲートドライバ基板FPC1との接続を行うためのジョイント用パターン(図示省略)を設けている。   The alignment mark ALMD is pattern-connected to terminals (numbers 1 and 45) electrically connected to the electrode COM, and is aligned with the square fill pattern ALD (see FIG. 20) on the transparent substrate SUB1. Further, in this example, a joint pattern (not shown) for connecting to the gate driver substrate FPC1 is provided at the lower end of the drain driver substrate FPC2 in FIG.

次に、2層以下の導体層部分FSLの形状につき説明する。   Next, the shape of the conductor layer portion FSL having two or less layers will be described.

単層あるいは2層の導体配線からなる部分FSLの突出長さは、本例では折り曲げ部(図16(a)参照)を設けたため、約3.7mmとした。ただし、折り曲げない構造では、部分FSLをさらに短くできる。   The protruding length of the portion FSL made of single-layer or two-layer conductor wiring is about 3.7 mm because a bent portion (see FIG. 16A) is provided in this example. However, in the structure which is not bent, the partial FSL can be further shortened.

部分FSLの突出形状は、駆動IC毎に分離した凸状の形状とした。したがって、ヒートツールでの熱圧着時にフレキシブル基板が長軸方向に熱膨張して、端子TMのピッチPおよびPが変化し、接続端子Tdとの剥がれや接続不良が生じる現象を防止できる。すなわち、駆動IC毎に分離した凸状の形状とすることで、端子TMのピッチPおよびPずれを最大でも駆動IC毎の周期の長さに対応する熱膨張量とすることができる。本例では、フレキシブル基板の長軸方向で10分割に分離した凸状の形状とすることにしており、この熱膨張量を約1/10に減少させることができ、端子TMへの応力緩和にも寄与し、熱に対する液晶モジュールMDLの信頼性を向上できる。 The protruding shape of the partial FSL was a convex shape separated for each driving IC. Thus, the thermal expansion flexible substrate in the longitudinal direction at the time of thermocompression bonding of a heat tool, the pitch P G and P D are changed in the terminal TM, it can prevent a phenomenon in which peeling or poor connection occurs between the connection terminals Td. That is, by the convex shape separated for each drive IC, it is possible to the thermal expansion amount corresponding to the length of the pitch P G and P D cycle also each driver IC shift up to the terminal TM. In this example, the convex shape is divided into 10 parts in the major axis direction of the flexible substrate, and this thermal expansion amount can be reduced to about 1/10, and the stress to the terminal TM can be reduced. Contributes to improving the reliability of the liquid crystal module MDL against heat.

以上のように、アラインメントマークALMGおよびALMDを設け、部分FSLの突出形状を駆動IC毎に分離した凸状とすることで、接続配線数や表示データのデータ本数が増加しても精度良く、接続信頼性を確保しながら、周辺駆動回路を縮小できる。   As described above, the alignment marks ALMG and ALMD are provided, and the protruding shape of the partial FSL is a protruding shape separated for each driving IC, so that even if the number of connection wirings or the number of display data increases, the connection can be made accurately. The peripheral drive circuit can be reduced while ensuring reliability.

次に、3層以上の導体層部分FMLについて説明する。   Next, the conductor layer portion FML having three or more layers will be described.

FPC1、2の導体層部分FMLには、チップコンデンサCHG、CHDが実装される。すなわち、ゲート側基板FPC1では、グランド電位Vss(0ボルト)と電源Vdg(10ボルト)の間あるいは、電源Vsg(5ボルト)と電源Vdgの間にチップコンデンサCHGを6個ハンダ付けする。さらに、ドレイン側基板FPC2では、グランド電位Vssと電源Vdd(5ボルトまたは3.3ボルト)の間あるいは、グランド電位Vssと電源Vddの間にチップコンデンサCHDを合計10個ハンダ付けする。これらのコンデンサCHG、CHDは、電源ラインに重畳するノイズを低減するためのものである。   Chip capacitors CHG and CHD are mounted on the conductor layer portions FML of the FPCs 1 and 2. That is, in the gate-side substrate FPC1, six chip capacitors CHG are soldered between the ground potential Vss (0 volt) and the power source Vdg (10 volts) or between the power source Vsg (5 volts) and the power source Vdg. Further, in the drain side substrate FPC2, a total of ten chip capacitors CHD are soldered between the ground potential Vss and the power supply Vdd (5 volts or 3.3 volts) or between the ground potential Vss and the power supply Vdd. These capacitors CHG and CHD are for reducing noise superimposed on the power supply line.

本例では、これらのチップコンデンサCHDを片側の表面導体層L1のみにハンダ付けし、折り曲げ後に透明絶縁基板SUB1の下側に全て位置するように設計した。したがって、液晶モジュールMDLの厚みを一定に保ちながら、電源ノイズの平滑化用コンデンサを基板FPC1、2に搭載可能となった。   In this example, these chip capacitors CHD are designed so as to be soldered only to one surface conductor layer L1 and positioned under the transparent insulating substrate SUB1 after being bent. Therefore, the capacitor for smoothing the power supply noise can be mounted on the substrates FPC1 and FPC2 while keeping the thickness of the liquid crystal module MDL constant.

次に、情報処理装置から発生する高周波ノイズの低減方法につき説明する。   Next, a method for reducing high frequency noise generated from the information processing apparatus will be described.

金属シールドケースSHD側は、液晶モジュールMDLの表面側であり、情報処理機器の正面側であるため、この面からのEMI(エレクトロ マグネティック インタフィアレンス)ノイズの発生は、外部機器に対する使用環境に大きな問題を生じる。   Since the metal shield case SHD side is the front side of the liquid crystal module MDL and is the front side of the information processing equipment, the generation of EMI (Electro Magnetic Interference) noise from this face is large in the usage environment for external equipment. Cause problems.

このため、本例では、導体層部分FMLの表面層L1は、可能な限り直流電源のベタ状あるいはメッシュ状パターンERHで被覆している。図23(a)は、図15(b)の一部分にある多層配線部分FML部分の表面導体層パターン構成を示す平面(正面、上面)図である。メッシュMESHは、表面導体層L1に開けた300μm径程度の多数の穴からなり、このメッシュ状パターンERHは、貫通穴VIAおよびコンデンサ部品CHDの部分は除いて、ほぼ全面を被覆する。   For this reason, in this example, the surface layer L1 of the conductor layer portion FML is covered with a solid or mesh pattern ERH of the DC power source as much as possible. FIG. 23A is a plan (front, top) view showing a surface conductor layer pattern configuration of a multilayer wiring portion FML portion in a part of FIG. 15B. The mesh MESH is composed of a large number of holes having a diameter of about 300 μm formed in the surface conductor layer L1, and the mesh pattern ERH covers almost the entire surface except for the through holes VIA and the capacitor parts CHD.

さらに、パターンERHがソルダレジストSRSから露出したパターンFGPを図15(b)に示すように、ドレイン側基板FPC2に5個所に配置し、後述の金属薄板から成るフレームグランドHS(図1、14)を介して、シールドケースSHDのグランドFGF(図2参照)とハンダ付けを行い、EMIノイズを低減している。すなわち、本例のように、回路基板が複数に分割されている場合、直流的には駆動回路基板のうち少なくとも1箇所がフレームグランドに接続されていれば、電気的な問題は起きないが、高周波領域ではその箇所が少ないと、各駆動回路基板の特性インピーダンスの違い等により電気信号の反射、グランド配線の電位が振られる等が原因で、EMIを引き起こす不要な輻射電波の発生ポテンシャルが高くなる。特に、薄膜トランジスタを用いたアクティブ・マトリクス方式のモジュールMDLでは、高速のクロックを用いるので、EMI対策が難しい。これを防止するために、ドレインドライバ基板FPC2に少なくとも1箇所、本例では5箇所でグランド配線(交流接地電位)をインピーダンスが十分に低い共通のフレーム(すなわち、シールドケースSHD)に接続する。フレームグランドHSを介することにより、高周波領域におけるグランド配線が強化されるので、全体で1箇所だけシールドケースSHDに接続した場合と比較すると、本実施例の5箇所の場合は輻射の電界強度で大幅に改善が見られた。   Further, as shown in FIG. 15B, the pattern FGP in which the pattern ERH is exposed from the solder resist SRS is arranged at five locations on the drain side substrate FPC2, and a frame ground HS made of a metal thin plate described later (FIGS. 1 and 14). The EMI noise is reduced by soldering to the ground FGF (see FIG. 2) of the shield case SHD. That is, as in this example, when the circuit board is divided into a plurality of parts, electrical problems do not occur as long as at least one of the drive circuit boards is connected to the frame ground in terms of direct current. If there are few locations in the high-frequency region, the potential for generating unnecessary radiated radio waves that cause EMI increases due to reflection of electrical signals due to differences in the characteristic impedance of each drive circuit board, and fluctuation of the potential of the ground wiring. . In particular, in an active matrix type module MDL using thin film transistors, it is difficult to take measures against EMI because a high-speed clock is used. In order to prevent this, the ground wiring (AC ground potential) is connected to the common frame (that is, the shield case SHD) having a sufficiently low impedance at at least one location in the drain driver substrate FPC2, in this example, five locations. Since the ground wiring in the high frequency region is strengthened by passing through the frame ground HS, compared to the case where only one place is connected to the shield case SHD as a whole, the case of the five places in this embodiment is greatly increased in the electric field intensity of radiation. There was an improvement.

《フレームグランドHS》
図14(a)は、フレームグランドを取るための金属薄板(以下、フレームグランドと称す)HSの前側面図、(b)は裏面図、(c)は横側面図、(d)は(a)、(b)のA部、B部、C部、D部の拡大詳細図である。
《Frame Ground HS》
14A is a front side view of a thin metal plate (hereinafter referred to as frame ground) HS for taking a frame ground, FIG. 14B is a rear view, FIG. 14C is a side view, and FIG. FIG. 4 is an enlarged detail view of A part, B part, C part, and D part of (b).

なお、フレームグランドHSの構造は図14に示され、フレームグランドHSの他の部材との位置関係は図1に示され、フレームグランドHSの設置後の位置関係は図26、28に示される。   The structure of the frame ground HS is shown in FIG. 14, the positional relationship with other members of the frame ground HS is shown in FIG. 1, and the positional relationship after the installation of the frame ground HS is shown in FIGS.

EMI対策のために、いわゆるフレームグランドを取るためのフレームグランドHSは、シールドケースSHDの厚さより薄い厚さ0.2mmの1枚の細長い金属薄板をその伸張方向に沿って90度に折り曲げた、互いに垂直な細長い第1の金属薄板HSBと第2の金属薄板HSHから成る。金属薄板HSBからは、凸部JTが、該金属薄板HSBと同一平面でかつ下方向に伸びている。凸部JTは、図14(a)に示すように、金属薄板HSHの伸張方向に一定の間隔をあけて5個設けられ、金属製シールドケースSHDのグランドFGF(図2)と半田付けにより、電気的かつ機械的に接続される部分である。HIS2は、ドレイン線駆動用フレキシブル基板FPC2の面上にその伸張方向に一定の間隔をあけて5個設けられたフレームグランドパッドFGP(図15(b)参照)と半田付けにより、電気的かつ機械的に接続される部分で、それに対応して5個設けられている。各半田接続部HIS2に隣接してそれぞれ穴HOLEが設けられている。この穴HOLEの存在により、半田付け時の熱容量を減らすことができ、半田付け部HIS2とフレームグランドパッドFGPとの半田付けを良好に行うことができる。なお、この穴HOLEの代わりに、切り欠きを設けてもよい。HIS1は金属薄板HSH上に貼った絶縁材で、半田付け部HIS2以外は、金属表面を被覆し、他部品との短絡を防止する。半田付け部HIS2および凸部JTの両面は、半田付け可能な面となっており、その他の面はさび止めが塗布されている。さらに、金属薄板HSHには、フレキシブル基板FPC2に実装されたチップ部品(図4、15、22(a)、26のCHD:電源ラインにつなげられ、電源ノイズ除去用チップコンデンサ)が収まる切り欠きDNTが設けられている。   In order to prevent EMI, the frame ground HS for taking a so-called frame ground was obtained by bending a thin thin metal plate having a thickness of 0.2 mm thinner than the thickness of the shield case SHD at 90 degrees along its extension direction. It consists of an elongated first metal sheet HSB and a second metal sheet HSH that are perpendicular to each other. From the metal thin plate HSB, the convex portion JT extends in the same plane as the metal thin plate HSB and in the downward direction. As shown in FIG. 14A, five protrusions JT are provided at regular intervals in the extending direction of the thin metal plate HSH, and soldered to the ground FGF (FIG. 2) of the metal shield case SHD. It is a part that is electrically and mechanically connected. The HIS 2 is electrically and mechanically soldered to the frame ground pad FGP (see FIG. 15B) provided on the surface of the drain line driving flexible substrate FPC2 with a predetermined interval in the extending direction. There are five parts that are connected to each other. A hole HOLE is provided adjacent to each solder connection portion HIS2. Due to the presence of the hole HOLE, the heat capacity during soldering can be reduced, and the soldering portion HIS2 and the frame ground pad FGP can be soldered well. Note that a cutout may be provided instead of the hole HOLE. HIS1 is an insulating material affixed on the thin metal plate HSH, and covers the metal surface except for the soldering portion HIS2 to prevent short circuit with other components. Both surfaces of the soldering portion HIS2 and the convex portion JT are solderable surfaces, and the other surfaces are coated with rust prevention. Further, the metal thin plate HSH is a notch DNT in which a chip component (CHD: chip capacitor for power supply noise removal connected to the power supply line) mounted on the flexible substrate FPC2 is accommodated (FIGS. 4, 15, 22 (a) and 26). Is provided.

図1、26、28に示すように、フレキシブル基板FPC2は、その一端が液晶表示素子PNLの下部透明ガラス基板SUB1の上面端部に接続され、その端辺の外側近傍で中間部が折り返され、他端が下部透明ガラス基板SUB1の端部下面の下側に配置されている。互いに垂直な金属薄板HSBと金属薄板HSHを有するフレームグランドHSは、フレキブル基板FPC2のグランドラインと金属製シールドケースSHDとを電気的に接続するものであり、金属薄板HSHは、下部透明ガラス基板SUB1の端部の下側に配置されたフレキシブル基板FPC2の下側に配置され、金属薄板HSHの半田接続部HIS2がフレキシブル基板FPC2のフレームグランドパッド(図4、6、15、22(a)のFGP)と半田SLD2により電気的かつ機械的に接続される。また、金属薄板HSBは、図26、28に示すように、シールドケースSHDの内側側面に沿って配置され、その凸部JTが該シールドケースのグランドFGF(図2参照)と半田SLD1により電気的かつ機械的に接続される。   As shown in FIGS. 1, 26 and 28, one end of the flexible substrate FPC2 is connected to the upper surface end portion of the lower transparent glass substrate SUB1 of the liquid crystal display element PNL, and the intermediate portion is folded in the vicinity of the outer side of the end side. The other end is disposed below the lower surface of the end portion of the lower transparent glass substrate SUB1. The frame ground HS having the metal thin plate HSB and the metal thin plate HSH perpendicular to each other electrically connects the ground line of the flexible substrate FPC2 and the metal shield case SHD. The metal thin plate HSH is the lower transparent glass substrate SUB1. The solder connection portion HIS2 of the thin metal plate HSH is disposed below the flexible substrate FPC2 disposed on the lower side of the end of the FGP of the frame ground pad of the flexible substrate FPC2 (FIGS. 4, 6, 15, and 22 (a)). And the solder SLD2 are electrically and mechanically connected. Further, as shown in FIGS. 26 and 28, the thin metal plate HSB is disposed along the inner side surface of the shield case SHD, and its convex portion JT is electrically connected by the ground FGF (see FIG. 2) of the shield case and the solder SLD1. And mechanically connected.

本例では、ドレイン線駆動用フレキシブル基板FPC2のグランドラインと、インピーダンスの十分低い金属製シールドケースSHDとを金属製薄板から成るフレームグランドHSを介して電気的に接続したので、前述のように安定したグランドラインを供給することができ、高周波領域におけるグランドラインを強化することができる。したがって、外部から侵入したり、内部で発生するノイズの影響を除くことができるので、安定した表示品質が得られ、また、EMIを引き起こす有害な輻射電波の発生を抑制することができる。また、シールドケースSHDの上面あるいは側面の一部を切り欠いて一体に形成した爪を折り曲げて、回路基板のグランドラインと接続する技術と比べて、接続の作業性がよく、折り曲げ方向の必要なスペースを削減でき、液晶表示モジュールMDLの額縁部と厚さの寸法の縮小化、液晶表示モジュールMDLおよび情報処理装置(図35、36)の薄型化、小型化、大画面化に有利である。なお、本例では、フレームグランドHSを介してシールドケースSHDと電気的に接続する回路基板は、ドレイン線駆動用フレキシブル基板FPC2であり、ゲート線走査駆動用フレキシブル基板FPC1にはフレームグランドを取っていないが、これはドレイン側フレキシブル基板FPC2に入力されるクロックは速く、ノイズが発生し易く、ゲート側フレキシブル基板FPC1に入力されるクロックは遅く、ノイズが発生しにくいためであり、また、フレームグランドパッドFGPをフレキシブル基板FPC2の伸張方向に間隔をあけて複数個設けたことにより、電源、グランドの電位がより安定となるので、シールドケースSHDと1点で接続するよりも、インピーダンスマッチングを良好に取れる。また、回路基板の信号入力側から遠い部分でフレームグランドを取ることは、グランドをより安定でき、かつ、フレキシブル基板のアンテナとしての効果を防ぐことができる。   In this example, the ground line of the flexible substrate FPC2 for driving the drain line and the metal shield case SHD having a sufficiently low impedance are electrically connected via the frame ground HS made of a thin metal plate, so that the stable as described above. The ground line in the high frequency region can be strengthened. Therefore, since it is possible to eliminate the influence of noise that enters from the outside or is generated inside, stable display quality can be obtained, and generation of harmful radiation waves that cause EMI can be suppressed. Also, compared to the technique of bending a claw formed integrally by cutting out a part of the upper surface or side surface of the shield case SHD and connecting it to the ground line of the circuit board, the connection workability is better and the bending direction is required. Space can be reduced, which is advantageous for reducing the frame portion and thickness of the liquid crystal display module MDL, and making the liquid crystal display module MDL and information processing apparatus (FIGS. 35 and 36) thinner, smaller, and larger. In this example, the circuit board electrically connected to the shield case SHD via the frame ground HS is the drain line driving flexible board FPC2, and the gate line scanning driving flexible board FPC1 has a frame ground. However, this is because the clock input to the drain-side flexible board FPC2 is fast and is likely to generate noise, and the clock input to the gate-side flexible board FPC1 is slow and is unlikely to generate noise. By providing a plurality of pads FGP with an interval in the direction of extension of the flexible substrate FPC2, the potential of the power supply and the ground becomes more stable. Therefore, the impedance matching is better than the connection with the shield case SHD at one point. I can take it. In addition, taking the frame ground at a portion far from the signal input side of the circuit board can stabilize the ground more and prevent the effect of the flexible board as an antenna.

《インターフェイス回路基板PCB》
図25(a)は、コントローラ部および電源部の機能を有するインターフェイス回路基板PCBの裏面(下面)図、(b)は搭載したハイブリッド集積回路HIの部分前横側面図と横側面図、(c)はインターフェイス回路基板PCBの正面(上面)図である。
<< Interface circuit board PCB >>
FIG. 25A is a back surface (bottom surface) view of the interface circuit board PCB having the functions of the controller unit and the power supply unit, and FIG. 25B is a partial front side view and a side view of the mounted hybrid integrated circuit HI. ) Is a front (top) view of the interface circuit board PCB.

本例では、基板PCBはガラスエポキシ材からなる6層の多層プリント基板を採用した。多層フレキシブル基板も使用可能であるが、この部分は折り曲げ構造を採用しなかったため、価格が相対的に安い多層プリント基板とした。   In this example, the substrate PCB is a 6-layer multilayer printed circuit board made of a glass epoxy material. Although a multilayer flexible substrate can be used, since this portion does not employ a folding structure, a multilayer printed substrate having a relatively low price is used.

電子部品は全て情報処理装置から見て裏面側である基板PCBの下面側に搭載する。表示制御装置用として、1個の集積回路素子TCONを基板上に配置している。集積回路素子TCONは、パッケージに収納されておらず、プリント基板上に集積回路ICを直接ボールグリッドアレイ(Ball Grid Array)実装して成る。インターフェイスコネクタCT1は、基板のほぼ中央に位置し、さらに複数の抵抗、コンデンサや高周波ノイズ除去用回路部品EMIが搭載されている。   All electronic components are mounted on the lower surface side of the substrate PCB, which is the back surface side when viewed from the information processing apparatus. For the display control device, one integrated circuit element TCON is arranged on the substrate. The integrated circuit element TCON is not housed in a package, and is formed by mounting an integrated circuit IC directly on a printed circuit board in a ball grid array. The interface connector CT1 is located substantially at the center of the substrate, and further includes a plurality of resistors, capacitors, and circuit components EMI for removing high frequency noise.

また、ハイブリッド集積回路HIは、回路の一部をハイブリッド集積化し、小さな回路基板の上面および下面に主に供給電源形成用の複数個の集積回路や電子部品が実装されて構成され、インターフェイス回路基板PCB上に1個実装されている。図に示すように、ハイブリッド集積回路HIのリードを長く形成し、回路基板PCBとハイブリッド集積回路HIとの間の回路基板PCB上にもTCON等を含む電子部品EPが複数個実装されている。   Further, the hybrid integrated circuit HI is configured by integrating a part of the circuit in a hybrid manner and mounting a plurality of integrated circuits and electronic components mainly for forming a power supply on the upper and lower surfaces of a small circuit board. One is mounted on the PCB. As shown in the drawing, the leads of the hybrid integrated circuit HI are formed long, and a plurality of electronic components EP including TCON are mounted on the circuit board PCB between the circuit board PCB and the hybrid integrated circuit HI.

また、ゲートドライバ基板FPC1とインターフェイス回路基板PCBとの電気的接続手段JN1を介する電気接続は、本例では、コネクタCT3を使用している。   In this example, the connector CT3 is used for the electrical connection between the gate driver board FPC1 and the interface circuit board PCB via the electrical connection means JN1.

コネクタCT3を使用した理由は、画素数や表示色数が増えて配線間ピッチが狭くなっても、フレキシブル基板FPC1と信頼性良く電気接続できるためである。   The reason for using the connector CT3 is that it can be electrically connected to the flexible substrate FPC1 with high reliability even when the number of pixels and the number of display colors increase and the pitch between wirings becomes narrow.

基板PCBの上面は、情報処理装置から見て表面側であり、EMIノイズが最も輻射されるポテンシャルが高い方向である。このため、本例では、図25(c)に示すように、多層の表面導体層をほぼ全面にグランドのベタ状あるいは、メッシュ状パターンERHで被覆している。図23(b)は、メッシュ状パターンERHの拡大した上面(正面)図である。ソルダレジストSRSの下に銅導体のメッシュ状パターンERHが貫通穴VIA部分を除いて全面被覆形成されている。このパターンERHは、基板PCBの下面のグランドパターンGNDと電気的に接続することで、EMIノイズ輻射を減少させることができる。なお、グランドパターンGNDは、基板PCBのグランドGNDとシールドケースSHDのグランドFGNとをつなぎ、さらに、コネクタCT1からくるグランドと半田付けすることにより、本体側のグランドに接続される。   The upper surface of the substrate PCB is the surface side when viewed from the information processing apparatus, and is the direction in which the potential at which EMI noise is most radiated is high. For this reason, in this example, as shown in FIG. 25C, the multi-layered surface conductor layer is almost entirely covered with a ground solid or mesh pattern ERH. FIG. 23B is an enlarged top (front) view of the mesh pattern ERH. A copper conductor mesh pattern ERH is formed under the solder resist SRS except for the through-hole VIA portion. The pattern ERH can reduce EMI noise radiation by being electrically connected to the ground pattern GND on the lower surface of the substrate PCB. The ground pattern GND is connected to the ground on the main body side by connecting the ground GND of the substrate PCB and the ground FGN of the shield case SHD and soldering to the ground coming from the connector CT1.

なお、本例では、インターフェイス回路基板PCBの長さは172.3mm、幅は13.1mmである。   In this example, the interface circuit board PCB has a length of 172.3 mm and a width of 13.1 mm.

前述したように、フレキシブル基板FPC1、2も、基板の表面導体層はパターンERHで被覆されており、液晶表示素子PNLの2辺の外周部は、全て直流電位で固定され、効果的に基板内側からのEMIノイズ輻射を減少させることができる。   As described above, in the flexible substrates FPC1 and FPC2, the surface conductor layer of the substrate is covered with the pattern ERH, and the outer peripheral portions of the two sides of the liquid crystal display element PNL are all fixed with a DC potential, effectively EMI noise radiation from the can be reduced.

図27(a)は図2のC−C′切断線における断面図、(b)はD−D′切断線における断面図である。   27A is a cross-sectional view taken along the line CC ′ of FIG. 2, and FIG. 27B is a cross-sectional view taken along the line DD ′.

図27に示すように、透明ガラス基板SUB1、SUB2面と垂直な方向から見た場合、インターフェイス回路基板PCBは、液晶表示素子PNLと重ね合せられ、下部透明絶縁基板SUB1の下面の下側に配置されている。また、ゲートドライバフレキシブル基板FPC1は、その一端部が液晶表示素子PNLの透明ガラス基板SUB1と直接電気的、機械的に接続され、ドレイン側と異なり折り曲げることなく、ほぼその全幅がインターフェイス回路基板PCBの上に重ね合せられている。このように、インターフェイス回路基板PCBを液晶表示素子PNLと一部重ね合わせ、さらに、ゲートドライバ回路基板FPC1をインターフェイス回路基板PCB上に重ね合せて配置することにより、額縁部の幅、面積を縮小でき、液晶表示素子および該液晶表示素子を表示部として組み込んだパソコン、ワープロ等の情報処理装置の外形寸法を縮小できる。なお、インターフェイス回路基板PCBは、図25(c)に示すメッシュ状パターンERHが形成された面が両面テープBATにより、下部透明ガラス基板SUB1の下面に貼り付けられ、固定されている。また、本例のインターフェイス回路基板PCBの長さは172.3mm、幅は13.1mmである。導体層はL1〜L6の6層から成り、L1は部品パッド用、L2は信号とグランド用、L3は信号用、L4、L5はそれぞれ電源用、L6はグランド用で、メッシュ状パターンERHが形成されている。   As shown in FIG. 27, when viewed from the direction perpendicular to the surfaces of the transparent glass substrates SUB1 and SUB2, the interface circuit board PCB is overlaid with the liquid crystal display element PNL and disposed below the lower surface of the lower transparent insulating substrate SUB1. Has been. Further, one end of the gate driver flexible substrate FPC1 is directly and mechanically connected to the transparent glass substrate SUB1 of the liquid crystal display element PNL, and unlike the drain side, the entire width of the gate driver flexible substrate FPC1 is almost the same as that of the interface circuit board PCB. It is overlaid on top. Thus, the width and area of the frame portion can be reduced by partially overlapping the interface circuit board PCB with the liquid crystal display element PNL and further arranging the gate driver circuit board FPC1 on the interface circuit board PCB. The external dimensions of an information processing device such as a liquid crystal display element and a personal computer or a word processor incorporating the liquid crystal display element as a display portion can be reduced. Note that the interface circuit board PCB has a surface on which the mesh pattern ERH shown in FIG. 25C is formed attached to the lower surface of the lower transparent glass substrate SUB1 with a double-sided tape BAT, and is fixed. Further, the interface circuit board PCB of this example has a length of 172.3 mm and a width of 13.1 mm. The conductor layer consists of six layers L1 to L6, L1 is for component pads, L2 is for signals and ground, L3 is for signals, L4 and L5 are for power supply, L6 is for ground, and mesh pattern ERH is formed Has been.

《駆動回路基板付き液晶表示素子ASB》
次に、駆動回路基板付き液晶表示素子ASBについて説明する。
<< Liquid Crystal Display Element ASB with Drive Circuit Board >>
Next, the liquid crystal display element ASB with a drive circuit board will be described.

図26(a)に示すように、透明絶縁基板SUB1のパターン形成面とは反対側の面に、ドレインドライバフレキシブル基板FPC2を折り曲げて接着している。有効画素エリアARのわずか(約1mm)外側に偏光板POL1とPOL2があり、そこから、約1〜2mm離れて基板FPC2のFMLの端部が位置する。透明絶縁基板SUB1の端からFPC2の折れ曲り部の突出の先端までの距離は、わずか約1mmと小さく、コンパクト実装が可能となる。したがって、本例では、有効画素エリアARから基板FPC2の折れ曲り部の突出の先端までの距離は約7.5mmとなった。   As shown in FIG. 26A, the drain driver flexible substrate FPC2 is bent and bonded to the surface opposite to the pattern formation surface of the transparent insulating substrate SUB1. Polarizers POL1 and POL2 are located slightly outside the effective pixel area AR (about 1 mm), and the end of the FML of the substrate FPC2 is located about 1 to 2 mm away therefrom. The distance from the end of the transparent insulating substrate SUB1 to the protruding tip of the bent portion of the FPC 2 is as small as about 1 mm, and compact mounting is possible. Therefore, in this example, the distance from the effective pixel area AR to the protruding tip of the bent portion of the substrate FPC2 is about 7.5 mm.

次に、フレキシブル基板折り曲げ実装方法につき説明する。   Next, a flexible substrate bending mounting method will be described.

図22は、多層フレキシブル基板の折り曲げ実装方法を示す斜視図である。ドレインドライバ基板FPC2とゲートドライバ基板FPC1の接続は、ジョイナーとしてFPC2と一体のフレキシブル基板から成る凸部JT2の先端部に設けたフラットコネクタCT4を使用し、折り曲げて図25(a)に示すインターフェイス基板PCBのコネクタCT2に電気的に接続する。   FIG. 22 is a perspective view showing a method for bending and mounting a multilayer flexible substrate. The drain driver substrate FPC2 and the gate driver substrate FPC1 are connected by using a flat connector CT4 provided at the tip of the convex portion JT2 made of a flexible substrate integral with the FPC2 as a joiner, and bent to form an interface substrate shown in FIG. Electrically connected to the connector CT2 of the PCB.

次に、フレキシブル基板FPC2の導体層部分FMLの部品実装が全くない面に両面テープBAT(図28、26、5参照)を貼り、治具を使用して、導体層部分BNTにて折り曲げる。   Next, a double-sided tape BAT (see FIGS. 28, 26, and 5) is attached to the surface of the flexible substrate FPC2 where the component layer part FML is not mounted at all, and is bent at the conductor layer part BNT using a jig.

使用した両面テープBATの幅は3mmであり、長さ160〜240mmと細長い形状であるが、接着性が確保できれば良く、短い形状のものを数個所で貼付けても良い。また、両面テープBATは、透明絶縁基板SUB1側に予め貼っていても良い。   The width of the used double-sided tape BAT is 3 mm and is a long and narrow shape having a length of 160 to 240 mm. However, it is only necessary to ensure adhesiveness, and a short shape may be attached at several places. Further, the double-sided tape BAT may be previously pasted on the transparent insulating substrate SUB1 side.

以上のように、治具を使用して、多層フレキシブル基板FPC2を精度良く折り曲げ、透明絶縁基板SUB1の表面に接着できる。   As described above, using the jig, the multilayer flexible substrate FPC2 can be bent with high accuracy and bonded to the surface of the transparent insulating substrate SUB1.

《ゴムクッションGC》
ゴムクッションGC1、2は、図1、6、26(b)、27(b)に示される。ゴムクッションGC1、2は、液晶表示素子PNLの下部透明ガラス基板SUB1の額縁周辺の端部下面とバックライトBLを収納する下側ケースMCAとの間に、プリズムシートPRSを介して配置されている。ゴムクッションGC1、2の弾性を利用して、シールドケースSHDを装置内部方向に押し込むことにより固定用フックHKが固定用突起HPにひっかかり、また、固定用爪NLが折り曲げられ、固定用凹部NRに挿入されて、各固定用部材がストッパとして機能し、シールドケースSHDと下側ケースMCAとが固定され、モジュール全体が一体となってしっかりと保持され、他の固定用部材が不要である。したがって、組立が容易で製造コストを低減できる。また、機械的強度が大きく、耐振動衝撃性が高く、装置の信頼性を向上できる。なお、ゴムクッションGC1、GC2には、片側に粘着材が付いており、基板SUB2の所定個所に貼られる。
<< Rubber Cushion GC >>
The rubber cushions GC1 and GC2 are shown in FIGS. 1, 6, 26 (b) and 27 (b). The rubber cushions GC1 and GC2 are disposed via a prism sheet PRS between the lower surface of the periphery of the frame of the lower transparent glass substrate SUB1 of the liquid crystal display element PNL and the lower case MCA that houses the backlight BL. . By using the elasticity of the rubber cushions GC1 and GC2 to push the shield case SHD toward the inside of the apparatus, the fixing hook HK is caught on the fixing protrusion HP, and the fixing claw NL is bent to enter the fixing recess NR. When inserted, each fixing member functions as a stopper, the shield case SHD and the lower case MCA are fixed, the entire module is firmly held together, and no other fixing member is required. Therefore, assembly is easy and manufacturing cost can be reduced. Further, the mechanical strength is high, the vibration shock resistance is high, and the reliability of the apparatus can be improved. The rubber cushions GC1 and GC2 have an adhesive material on one side and are attached to predetermined locations on the substrate SUB2.

《バックライトBL》
図7は、バックライトBLの正面図、図8は、図7のバックライトBLからプリズムシートPRS、拡散シートSRSを取り外したときのバックライトBLの正面図である。図9は、別の構成例を示す図8と同様のバックライトBLの正面図である。
<< Backlight BL >>
7 is a front view of the backlight BL, and FIG. 8 is a front view of the backlight BL when the prism sheet PRS and the diffusion sheet SRS are removed from the backlight BL of FIG. FIG. 9 is a front view of a backlight BL similar to FIG. 8 showing another configuration example.

液晶表示素子PNLを背面から照らすサイドライト方式バックライトBLは、1本の冷陰極蛍光管LP、蛍光管LPのランプケーブルLPC、蛍光管LPおよびランプケーブルLPCを保持する2個のゴムブッシュGB、導光板GLB、導光板GLBの上面全面に接して配置された拡散シートSPS、導光板GLBの下面全面に配置された反射シートRFS、拡散シートSPSの上面全面に接して配置された2枚のプリズムシートPRSから構成される。   The sidelight-type backlight BL that illuminates the liquid crystal display element PNL from the back includes one cold cathode fluorescent tube LP, a lamp cable LPC of the fluorescent tube LP, two rubber bushes GB holding the fluorescent tube LP and the lamp cable LPC, Light guide plate GLB, diffusion sheet SPS disposed in contact with the entire upper surface of light guide plate GLB, reflection sheet RFS disposed over the entire lower surface of light guide plate GLB, and two prisms disposed in contact with the entire upper surface of diffusion sheet SPS It is composed of a sheet PRS.

反射シートLSは、蛍光管LPを反射シートLP上に配置した後、丸めて180度折り曲げ、粘着材を有する両面テープBATによりその端部を導光板GLBの端部下面に接着させる(図26(a)参照)。   The reflection sheet LS is placed on the reflection sheet LP, then rolled and bent 180 degrees, and the reflection sheet LS is bonded to the lower surface of the end of the light guide plate GLB with a double-sided tape BAT having an adhesive (FIG. 26 ( a)).

《拡散シートSPS》
拡散シートSPSは、導光板GLBの上に載置され、導光板GLBの上面から発せられる光を拡散し、液晶表示素子PNLに均一に光を照射する。
<< Diffusion sheet SPS >>
The diffusion sheet SPS is placed on the light guide plate GLB, diffuses light emitted from the upper surface of the light guide plate GLB, and uniformly irradiates the liquid crystal display element PNL with light.

《プリズムシートPRS》
プリズムシートPRSは、拡散シートSPSの上に載置され、下面は平滑面で、上面がプリズム面となっている。プリズム面は、例えば、互いに平行直線状に配列された断面形状がV字状の複数本の溝から成る(言い換えれば、多数本の3角柱状のプリズムを平行に配列して成る)。プリズムシートPRSは、拡散シートSPSから広い角度範囲にわたって拡散される光をプリズムシートPRSの法線方向に集めることにより、バックライトBLの輝度を向上させることができる。したがって、バックライトBLを低消費電力化することができ、その結果、モジュールMDLを小型化、軽量化することができ、製造コストを低減することができる。なお、プリズムシートPRSを2枚使用する場合は、2枚のプリズムシートPRSの各溝の伸張方向が直交するように、2枚重ねて配置される。
<< Prism sheet PRS >>
The prism sheet PRS is placed on the diffusion sheet SPS, the lower surface is a smooth surface, and the upper surface is a prism surface. The prism surface is composed of, for example, a plurality of grooves having a V-shaped cross section arranged in parallel straight lines with each other (in other words, a plurality of triangular prisms are arranged in parallel). The prism sheet PRS can improve the brightness of the backlight BL by collecting light diffused from the diffusion sheet SPS over a wide angular range in the normal direction of the prism sheet PRS. Therefore, the power consumption of the backlight BL can be reduced, and as a result, the module MDL can be reduced in size and weight, and the manufacturing cost can be reduced. When two prism sheets PRS are used, the two prism sheets PRS are arranged so as to overlap each other so that the extending directions of the grooves of the two prism sheets PRS are orthogonal to each other.

《拡散シートSPSとプリズムシートPRSの固定方法》
光学シートである拡散シートSPSと2枚のプリズムシートPRSの各1辺端部に、それぞれシートの設置時に位置が一致する固定用の小穴が2個ずつ設けられている。これに対応して、モールド成型により製造される下側ケースMCAの1辺両端部に、ピン状の凸部MPNが該ケースMCAと一体に設けられている。なお、凸部MPNは、図8に示されるように、下側ケースMCAの該1辺側の、バックライトBLのインバータ収納部MIの上下両側に1個ずつ設けてある。拡散シートSPSとプリズムシートPRSの設置の際は、これらの小穴に凸部MPNをそれぞれ貫通させた後、該凸部MPNの先端部に該凸部が貫通するスリーブSLVをそれぞれはめ込み、拡散シートSPSと2枚のプリズムシートPRSを固定する。スリーブSLVは例えばシリコンゴム等の弾性体から成り、該スリーブSLVの穴の内径が凸部MPNの外径より小さくなっており、これにより、スリーブSLVが脱落しにくいようになっている。
<< Fixing method of diffusion sheet SPS and prism sheet PRS >>
Two fixing small holes whose positions coincide with each other at the time of installation of the sheets are provided in each side edge portion of the diffusion sheet SPS which is an optical sheet and the two prism sheets PRS. Correspondingly, pin-shaped convex portions MPN are provided integrally with the case MCA at both ends of one side of the lower case MCA manufactured by molding. In addition, as shown in FIG. 8, one convex portion MPN is provided on each of the upper and lower sides of the inverter accommodating portion MI of the backlight BL on the one side of the lower case MCA. When installing the diffusion sheet SPS and the prism sheet PRS, the convex portions MPN are respectively inserted through these small holes, and then, the sleeves SLV through which the convex portions pass are fitted into the tip portions of the convex portions MPN, respectively. And two prism sheets PRS are fixed. The sleeve SLV is made of, for example, an elastic body such as silicon rubber, and the inner diameter of the hole of the sleeve SLV is smaller than the outer diameter of the convex portion MPN, thereby making it difficult for the sleeve SLV to fall off.

また、本例では、位置固定の精度をさらに向上させるため、光学シートの別の1辺端部に、少なくとも1個の小穴を設け、前記ケースの別の1辺端部に一体に設けたピン状の凸部に前記小穴を貫通させることにした。図11に、透明絶縁基板SUB1および回路基板PCBとケースMCAとの平面的相対位置関係を示す。バックライトBLとは反対側の辺で、前記ケースの1辺端部に一体に設けたピン状の凸部MPNに、光学シートの追加の1個の小穴を貫通させ、合計3個の小穴で精度良く位置固定を行う。この追加の小穴およびピン状の凸部MPNは、透明絶縁基板SUB1の下側で、さらに、該透明絶縁基板SUB1の外周部の内側に配置させ、液晶モジュール外形を縮小している。ピン状の凸部MPNは、ゲート側フレキシブル基板FPC1下に配置されている回路基板PCBとは、平面的に重ならない位置にあるので、液晶モジュールの厚みを増やすことなく、前記ケースMCAに一体に設けることができる。   Further, in this example, in order to further improve the accuracy of position fixing, at least one small hole is provided in another side edge of the optical sheet, and the pin is provided integrally with the other side edge of the case. The small holes are made to penetrate through the convex portions. FIG. 11 shows a planar relative positional relationship between the transparent insulating substrate SUB1 and the circuit board PCB and the case MCA. On the side opposite to the backlight BL, one additional small hole of the optical sheet is passed through the pin-shaped convex portion MPN provided integrally at one end of the case, and a total of three small holes are provided. The position is fixed with high accuracy. The additional small holes and pin-shaped convex portions MPN are arranged below the transparent insulating substrate SUB1 and further inside the outer peripheral portion of the transparent insulating substrate SUB1, thereby reducing the outer shape of the liquid crystal module. The pin-shaped convex portion MPN is in a position that does not overlap with the circuit board PCB disposed under the gate-side flexible board FPC1, so that it is integrated with the case MCA without increasing the thickness of the liquid crystal module. Can be provided.

このような構成により、バックライトの拡散シートSPSとプリズムシートPRSを設置する際、作業性が良く、また、凸部MPNと小穴との組み合せにより自動的に位置が決まるため、位置決めが正確かつ容易にできる。さらに、所定のシート1枚を容易に脱着することができ、不良シートのみ交換が可能であり、シート類の再生(リペア)が容易にできる。この結果、製造時間が低減でき、作業性が改善でき、原価を低減できる。   With such a configuration, when the backlight diffusion sheet SPS and the prism sheet PRS are installed, the workability is good, and the position is automatically determined by the combination of the convex portion MPN and the small hole, so that the positioning is accurate and easy. Can be. Furthermore, one predetermined sheet can be easily detached, only defective sheets can be replaced, and sheets can be easily reproduced (repaired). As a result, manufacturing time can be reduced, workability can be improved, and cost can be reduced.

《反射シートRFS》
反射シートRFSは、導光板GLBの下に配置され、導光板GLBの下面から発せられる光を液晶表示素子PNLの方へ反射させる。
<< Reflection sheet RFS >>
The reflection sheet RFS is disposed under the light guide plate GLB, and reflects light emitted from the lower surface of the light guide plate GLB toward the liquid crystal display element PNL.

《下側ケースMCA》
図10は、下側ケースMCAの正面図、前側面図、後側面図、右側面図、左側面図、図11は、図10の正面図のA部、B部、C部、D部(すなわち、下側ケースMCAのコーナー部)の拡大詳細図である。
《Lower case MCA》
10 is a front view, a front side view, a rear side view, a right side view, a left side view of the lower case MCA, and FIG. 11 is an A portion, a B portion, a C portion, and a D portion of the front view of FIG. That is, it is an enlarged detailed view of a corner portion of the lower case MCA.

モールド成型により形成した下側ケースMCAは、蛍光管LP、ランプケーブルLPC、導光板GLB等の保持部材、すなわち、バックライト収納ケースであり、合成樹脂で1個の型で一体成型することにより作られる。下側ケースMCAは、金属製シールドケースSHDと、各固定部材と弾性体の作用により、しっかりと合体するので、モジュールMDLの耐振動衝撃性、耐熱衝撃性が向上でき、信頼性を向上できる。   The lower case MCA formed by molding is a holding member such as a fluorescent tube LP, a lamp cable LPC, and a light guide plate GLB, that is, a backlight storage case, and is made by integrally molding a single mold with synthetic resin. It is done. Since the lower case MCA is firmly united by the action of the metal shield case SHD, each fixing member and the elastic body, the vibration impact resistance and thermal shock resistance of the module MDL can be improved, and the reliability can be improved.

下側ケースMCAの底面には、周囲の枠状部分を除く中央の部分に、該面の半分以上の面積を占める大きな開口MOが形成されている。これにより、モジュールMDLの組み立て後、液晶表示素子PNLと、下側ケースMCAとの間のゴムクッションGC1、2(図26(b)、図27(b)参照)の反発力により、下側ケースMCAの底面に上面から下面に向かって垂直方向に加わる力によって、下側ケースMCAの底面がふくらむのを防止でき、最大厚みを抑えることができる。したがって、ふくらみを抑えるために、下側ケースの厚さを厚くしなくて済み、下側ケースの厚さを薄くすることができるので、モジュールMDLを薄型化、軽量化することができる。   On the bottom surface of the lower case MCA, a large opening MO occupying an area of more than half of the surface is formed in the central portion excluding the surrounding frame-like portion. Thereby, after the assembly of the module MDL, the lower case is caused by the repulsive force of the rubber cushions GC1 and GC2 (see FIGS. 26 (b) and 27 (b)) between the liquid crystal display element PNL and the lower case MCA. Due to the force applied to the bottom surface of the MCA in the vertical direction from the top surface to the bottom surface, the bottom surface of the lower case MCA can be prevented from swelling and the maximum thickness can be suppressed. Therefore, in order to suppress swelling, it is not necessary to increase the thickness of the lower case, and the thickness of the lower case can be reduced. Therefore, the module MDL can be reduced in thickness and weight.

図10のMCLは、インターフェイス回路基板PCBの発熱部品、本実施例では、図5、図24(a)、(b)に示したハイブリッドIC化した電源回路(DC−DCコンバータDD)等の実装部に対応する箇所の下側ケースMCAに設けた切欠き(コネクタCT1接続用の切欠きを含む)である。このように、回路基板PCB上の発熱部を下側ケースMCAで覆わずに、切欠きを設けておくことにより、インターフェイス回路基板PCBの発熱部の放熱性を向上することができる。すなわち、現在、薄膜トランジタTFTを用いた液晶表示装置を高性能化し、使い易さを向上するため、多階調化、単一電源化が要求されている。これを実現するための回路は、消費電力が大きく、また、回路手段をコンパクトに実装しようとすると、高密度実装となり、発熱が問題となる。したがって、下側ケースMCAに発熱部に対応して切欠きMCLを設けることにより、回路の高密度実装性、およびコンパクト性を向上することができる。この他にも、表示制御集積回路素子TCONが発熱部品と考えられ、この上の下側ケースMCAを切り欠いてもよい。   The MCL in FIG. 10 is a heat generating component of the interface circuit board PCB, and in this embodiment, the hybrid IC power supply circuit (DC-DC converter DD) shown in FIGS. 5, 24A, and 24B is mounted. This is a notch (including a notch for connecting the connector CT1) provided in the lower case MCA at a location corresponding to the part. In this way, by providing a notch without covering the heat generating part on the circuit board PCB with the lower case MCA, the heat dissipation of the heat generating part of the interface circuit board PCB can be improved. That is, at present, in order to improve the performance of a liquid crystal display device using a thin film transistor TFT and improve the ease of use, there is a demand for multi-gradation and single power supply. A circuit for realizing this consumes a large amount of power, and if circuit means are to be mounted in a compact manner, high-density mounting occurs, and heat generation becomes a problem. Therefore, by providing the lower case MCA with the notch MCL corresponding to the heat generating portion, it is possible to improve the high-density mounting property and compactness of the circuit. In addition, the display control integrated circuit element TCON may be considered as a heat-generating component, and the lower case MCA on the display control integrated circuit element TCON may be cut out.

図10のMHは、当該モジュールMDLをパソコン等の応用装置に取り付けるための4個の取付穴である。金属製シールドケースSHDにも、下側ケースMCAの取付穴MHに一致する取付穴HLDが形成されており、ねじ等を用いて応用製品に固定、実装される。   MH in FIG. 10 is four attachment holes for attaching the module MDL to an application device such as a personal computer. The metal shield case SHD also has a mounting hole HLD that matches the mounting hole MH of the lower case MCA, and is fixed and mounted on the application product using screws or the like.

蛍光管LPとランプケーブルLPCとを保持したゴムブッシュGBは、ゴムブッシュGBがぴったりはまるように形成された収納部MGにはめ込まれ、蛍光管LPは下側ケースMCAと非接触で収納部ML内に収納される。   The rubber bush GB holding the fluorescent tube LP and the lamp cable LPC is fitted into the storage portion MG formed so that the rubber bush GB fits exactly, and the fluorescent tube LP is not in contact with the lower case MCA and is in the storage portion ML. It is stored in.

図10、11のMBは導光板GLBの保持部で、PJ部は、位置決め部である。MLは蛍光管LPの収納部、MGはゴムブッシュGBの収納部である。MC1〜4はランプケーブルLPC1および2の収納部である。   10 and 11, MB is a holding part of the light guide plate GLB, and PJ part is a positioning part. ML is a housing portion for the fluorescent tube LP, and MG is a housing portion for the rubber bush GB. MC1 to MC4 are storage units for the lamp cables LPC1 and LPC2.

《導光板GLBの下側ケースMCAへの収納》
本例では、バックライトの導光板GLBを収納、保持する下側ケースMCAの位置決め部(支持枠)PJの破損を防止するようにした。
<< Storage in the lower case MCA of the light guide plate GLB >>
In this example, the positioning portion (support frame) PJ of the lower case MCA that houses and holds the light guide plate GLB of the backlight is prevented from being damaged.

図12(a)は、導光板GLBと該導光板GLBを収納、保持する下側ケースMCAの位置決め部PJのコーナー部を示す正面図、(b)は従来の導光板GLBによる位置決め部PJのコーナー部におけるランプ側にモジュールMDLを落下したときの力のかかり具合を示す正面図、(c)は本例の導光板GLBによる位置決め部PJのコーナー部における力のかかり具合を示す正面図である。   FIG. 12A is a front view showing the light guide plate GLB and the corner portion of the positioning portion PJ of the lower case MCA that houses and holds the light guide plate GLB, and FIG. 12B shows the positioning portion PJ of the conventional light guide plate GLB. FIG. 5C is a front view showing how force is applied when the module MDL is dropped to the lamp side in the corner portion, and FIG. 5C is a front view showing how force is applied at the corner portion of the positioning portion PJ by the light guide plate GLB of this example. .

図12(a)に示すように、導光板GLBの4個のコーナー部を面取りして直線状の斜め部を設け、この導光板GLBの斜め部に対応して位置決め部PJのコーナー部にも直線状の斜め部を設けてある。従来では(b)に示すように、導光板GLBのコーナー部が直角であり、位置決め部PJのコーナー部も直角だったので、導光板GLBの辺方向(y方向)の力Fに対して弱く、モジュールの構成要素の中で特に重い部材である導光板が振動や衝撃により当該液晶表示モジュール内で移動した場合、位置決め部PJが破損し、さらにランプLPを破壊することがあった。しかし、本例では、導光板GLBと位置決め部PJの各コーナー部に斜め部を設けたので、(c)に示すように、位置決め部PJにかかる力Fが2個の方向成分f、fに分解され、合力としては等しくても2個のx、y成分の力としては軽減でき、したがって、近年、幅や薄さが小さくなる傾向にある下側ケースMCAの位置決め部PJにかかる衝撃が軽減され、位置決め部PJの破損を防止でき、耐衝撃性が向上し、信頼性が向上する。 As shown in FIG. 12 (a), the four corner portions of the light guide plate GLB are chamfered to provide linear oblique portions, and the corner portions of the positioning portions PJ are also provided corresponding to the oblique portions of the light guide plate GLB. Straight diagonal portions are provided. Conventionally, as shown in (b), since the corner portion of the light guide plate GLB is a right angle and the corner portion of the positioning portion PJ is also a right angle, it is weak against the force F in the side direction (y direction) of the light guide plate GLB. When the light guide plate, which is a particularly heavy member among the components of the module, moves in the liquid crystal display module due to vibration or impact, the positioning portion PJ may be damaged and the lamp LP may be destroyed. However, in this example, since the oblique portion is provided at each corner portion of the light guide plate GLB and the positioning portion PJ, the force F applied to the positioning portion PJ becomes two directional components f x and f as shown in (c). Even if the resultant force is equal, the force of the two x and y components can be reduced. Therefore, in recent years, the impact applied to the positioning portion PJ of the lower case MCA that tends to be reduced in width and thickness. Is reduced, damage to the positioning portion PJ can be prevented, impact resistance is improved, and reliability is improved.

《冷陰極蛍光管LPの配置位置》
図26(a)に示すように、モジュールMDL内において、細長い蛍光管LPは、液晶表示素子PNLの長辺の一方に実装されたドレイン側フレキシブル基板FPC2およびドレイン側駆動ICの下のスペース(図26参照)に配置されている。これにより、モジュールMDLの外形寸法を小さくすることができるので、モジュールMDLを小型化、軽量化することができ、製造コストを低減することができる。
《Cold cathode fluorescent tube LP placement position》
As shown in FIG. 26A, in the module MDL, the elongated fluorescent tube LP is a space below the drain-side flexible substrate FPC2 and the drain-side driver IC mounted on one of the long sides of the liquid crystal display element PNL (see FIG. 26). Thereby, since the external dimension of module MDL can be made small, module MDL can be reduced in size and weight, and manufacturing cost can be reduced.

すなわち、図7〜9に示すように、バックライトBLの冷陰極蛍光管LPは、液晶表示モジュールMDLの長辺側で、かつ表示下方側に配置されている。すなわち、図35、図36に示すように、パソコンあるいはワープロ等の情報処理装置に、液晶表示モジュールMDLを表示部として組み込んだとき、冷陰極蛍光管LPが表示部の長辺下方側になるように配置されている。なお、LPC2は約1100Vの高電圧がかかる高圧側のランプケーブル、LPC1はグランド電圧側のランプケーブルである。図7、8に示す例は、インバータIVを表示部内のインバータ収納部MIに配置する場合で、ランプケーブルLPC1は後で詳述するように、液晶表示モジュールMDLの左および上の2辺に沿って配線され、ランプケーブルLPC2は右の1辺に沿って配線され、両ランプケーブルLPC1、2は、右上方から出ている。一方、図9に示す例では、インバータIVを情報処理装置のキーボード部内に配置することもでき、ランプケーブルLPC1は液晶表示モジュールMDLの左、上および右の3辺に沿って配線され、両ランプケーブルLPC1、2は、右下から出ている。   That is, as shown in FIGS. 7 to 9, the cold cathode fluorescent tube LP of the backlight BL is arranged on the long side of the liquid crystal display module MDL and on the display lower side. That is, as shown in FIGS. 35 and 36, when the liquid crystal display module MDL is incorporated as a display unit in an information processing apparatus such as a personal computer or a word processor, the cold cathode fluorescent tube LP is located on the lower side of the long side of the display unit. Is arranged. LPC2 is a high-voltage side lamp cable to which a high voltage of about 1100 V is applied, and LPC1 is a ground voltage side lamp cable. The example shown in FIGS. 7 and 8 is a case where the inverter IV is arranged in the inverter accommodating portion MI in the display portion, and the lamp cable LPC1 is along the two left and upper sides of the liquid crystal display module MDL as will be described in detail later. The lamp cable LPC2 is wired along one right side, and both the lamp cables LPC1 and LPC2 are protruding from the upper right. On the other hand, in the example shown in FIG. 9, the inverter IV can be arranged in the keyboard portion of the information processing apparatus, and the lamp cable LPC1 is wired along the left, top, and right sides of the liquid crystal display module MDL. The cables LPC1 and LPC2 are coming out from the lower right.

このように冷陰極蛍光管LPを液晶表示モジュールMDLの表示下方側に配置したことにより、図36に示すように、情報処理装置のキーボード部にインバータIVを配置する場合でも、冷陰極蛍光管LPの高圧側のランプケーブルLPC2の長さを短くすることができ、ノイズの発生や波形の変化を引き起こすインピーダンスを低減でき、冷陰極蛍光管LPの始動性を向上できる。なお、インバータIVをキーボード部側に配置する場合は、表示部の幅をさらに縮小できる。また、冷陰極蛍光管LPを液晶表示モジュールMDLの表示上方側に配置した場合に比べ、冷陰極蛍光管LPが図35、36の表示部の開閉による衝撃を受けにくく、信頼性が向上する。また、図35、36に示すように、液晶表示素子PNL(表示画面)の中心が、表示部の中心より上方へシフトされるので、使用者がキーボードを打つ手で表示画面の下方が見にくくなるのを防止できる。   By arranging the cold cathode fluorescent tube LP on the lower side of the display of the liquid crystal display module MDL as described above, even when the inverter IV is arranged in the keyboard portion of the information processing apparatus as shown in FIG. The length of the lamp cable LPC2 on the high-pressure side can be reduced, the impedance that causes the generation of noise and the waveform can be reduced, and the startability of the cold cathode fluorescent tube LP can be improved. When the inverter IV is arranged on the keyboard part side, the width of the display part can be further reduced. Further, as compared with the case where the cold cathode fluorescent tube LP is arranged on the upper side of the display of the liquid crystal display module MDL, the cold cathode fluorescent tube LP is less susceptible to an impact due to the opening and closing of the display unit in FIGS. Also, as shown in FIGS. 35 and 36, the center of the liquid crystal display element PNL (display screen) is shifted upward from the center of the display unit, so that it is difficult for the user to hit the keyboard to see the lower part of the display screen. Can be prevented.

また、図9〜図11、図26から明らかなように、表示上方側では、ランプケーブルLPC1は導光板GLBの下を通っているので、縦方向の長さを縮小できる。   As is clear from FIGS. 9 to 11 and FIG. 26, the lamp cable LPC1 passes under the light guide plate GLB on the upper side of the display, so that the length in the vertical direction can be reduced.

《ランプケーブルLPCの下側ケースMCAへの収納》
本例では、コンパクトに実装を行うためと、EMIノイズへの悪影響がないようにランプケーブルLPCの配線を工夫した。
<< Storing the lamp cable LPC in the lower case MCA >>
In this example, the wiring of the lamp cable LPC is devised for compact mounting and so as not to adversely affect the EMI noise.

図26(b)は、図2に示す液晶表示モジュールMDLのB−B′切断線における断面図を示す。   FIG. 26B is a sectional view taken along the line BB ′ of the liquid crystal display module MDL shown in FIG.

すなわち、前述のように、図8では、2本のランプケーブルLPCの内、グランド電圧側のケーブルLPC1は、蛍光管LPの収納部以外の2辺の外形に沿うように、下側ケースMCAに形成された溝から成る収納部MC4、MC2に収納される(図10、図26(b)、図27(a)参照)。高圧側ケーブルLPC2は、インバータ(インバータ電源回路)IVに接続される部分に近いように、短く配線し、下側ケースMCAに形成された溝から成る収納部MC1に収納される(図10、図27(b)参照)。また、図9では、グランド電圧側のケーブルLPC1は、蛍光管LPの収納部以外の3辺の外形に沿うように、下側ケースMCAに形成された溝から成る収納部MC4、MC2、MC1(図10参照)に収納される。高圧側ケーブルLPC2は、インバータIVが内蔵された情報処理装置のキーボード部に近いように、短く配線し、下側ケースMCAに形成された溝から成る収納部MC3に収納される。したがって、グランド電圧配線のみ長い経路をとるので、EMIノイズへの悪影響は、従来と比べ変化ない。したがって、従来のように、2本のランプケーブルLPC1、2を一辺側から取り出す場合に比べ、図26(a)に示すように、蛍光管LP側には、ランプケーブルLPC1がなく、配線エリアを1.5〜2mmだけ減らせる。本例では、図26(b)に示すように、ランプケーブルLPC1を透明絶縁基板SUB1の内側で、導光板GLBの下側に位置するように配置し、コンパクトな設計としている。   That is, as described above, in FIG. 8, among the two lamp cables LPC, the cable LPC1 on the ground voltage side is attached to the lower case MCA so as to follow the outer shape of the two sides other than the storage portion of the fluorescent tube LP. It is accommodated in the accommodating parts MC4 and MC2 formed of the formed grooves (see FIGS. 10, 26 (b), and 27 (a)). The high voltage side cable LPC2 is shortly wired so as to be close to the portion connected to the inverter (inverter power supply circuit) IV, and is accommodated in the accommodating portion MC1 formed of a groove formed in the lower case MCA (FIG. 10, FIG. 27 (b)). In FIG. 9, the cable LPC1 on the ground voltage side includes storage portions MC4, MC2, MC1 (including grooves formed in the lower case MCA so as to follow the outer shape of the three sides other than the storage portion of the fluorescent tube LP. (See FIG. 10). The high voltage side cable LPC2 is shortly wired so as to be close to the keyboard portion of the information processing apparatus incorporating the inverter IV, and is accommodated in the accommodating portion MC3 including a groove formed in the lower case MCA. Therefore, since only the ground voltage wiring takes a long path, the adverse effect on EMI noise does not change compared to the conventional case. Therefore, as compared with the conventional case where the two lamp cables LPC1 and LPC2 are taken out from one side, as shown in FIG. 26A, there is no lamp cable LPC1 on the fluorescent tube LP side, and the wiring area is reduced. It can be reduced by 1.5-2mm. In this example, as shown in FIG. 26 (b), the lamp cable LPC1 is arranged so as to be positioned on the inner side of the transparent insulating substrate SUB1 and below the light guide plate GLB, thereby achieving a compact design.

ランプケーブルLPC1、LPC2の先端部にはインバータIVが接続される。インバータIVは、インバータ収納部MIに収納されるか、パソコンやワープロ等の情報処理装置のキーボード部に収納される。前記のように、モジュールMDLをパソコン等の応用製品に組み込んだ場合、ランプケーブルLPCがモジュールの外側の側面を通ったり、インバータIVがモジュールMDの外側にはみ出ることなく、バックライトBLの蛍光管LP、ランプケーブルLPC、ゴムブッシュGB、インバータIVをコンパクトに収納、実装することができ、モジュールMDLを小型化、軽量化することができ、製造コストを低減することができる。   An inverter IV is connected to the leading ends of the lamp cables LPC1 and LPC2. The inverter IV is stored in the inverter storage part MI or in the keyboard part of an information processing apparatus such as a personal computer or a word processor. As described above, when the module MDL is incorporated into an application product such as a personal computer, the lamp cable LPC does not pass through the outer side surface of the module, and the inverter IV does not protrude outside the module MD. The lamp cable LPC, the rubber bush GB, and the inverter IV can be stored and mounted in a compact manner, and the module MDL can be reduced in size and weight, and the manufacturing cost can be reduced.

なお、蛍光管LPの設置場所は、導光板GLBの短辺側に設置してもよい。   In addition, you may install the installation place of fluorescent tube LP in the short side of the light-guide plate GLB.

以下、本実施例のTFT液晶表示モジュールについて、概要を説明する。   The outline of the TFT liquid crystal display module of this embodiment will be described below.

図30は、TFT液晶表示素子(パネル)とその外周部に配置された回路を示すブロック図である。TFT液晶表示素子(TFT−LCD)の下側のみにドレインドライバ部103が配置され、また、800×3×600画素から構成されるXGA仕様の液晶表示素子(TFT−LCD)の側面部には、ゲートドライバ部104、コントローラ部101、電源部102が配置される。   FIG. 30 is a block diagram showing a TFT liquid crystal display element (panel) and circuits arranged on the outer periphery thereof. The drain driver section 103 is disposed only on the lower side of the TFT liquid crystal display element (TFT-LCD), and the XGA specification liquid crystal display element (TFT-LCD) composed of 800 × 3 × 600 pixels is disposed on the side surface portion. A gate driver unit 104, a controller unit 101, and a power supply unit 102 are arranged.

ドレインドライバ部103は、前述したように、多層フレキシブル基板を折り曲げ実装し、十分コンパクト設計ができた。   As described above, the drain driver unit 103 was formed by folding and mounting a multi-layer flexible substrate and was sufficiently compact.

コントローラ部101および電源部102は、多層プリント基板PCBに実装する。コントローラ部101、電源部102を搭載したインターフェイス基板PCBは、液晶素子PNLの短辺の外周部に配置されたゲートドライバ部104の裏側に配置される。これは、情報処理装置(機器)の横幅の制約があり、可能な限り、表示部であるモジュールMDLの幅も縮小させる必要があるためである。   The controller unit 101 and the power supply unit 102 are mounted on the multilayer printed circuit board PCB. The interface board PCB on which the controller unit 101 and the power supply unit 102 are mounted is disposed on the back side of the gate driver unit 104 disposed on the outer peripheral portion of the short side of the liquid crystal element PNL. This is because there is a restriction on the width of the information processing apparatus (device), and it is necessary to reduce the width of the module MDL as the display unit as much as possible.

図30に示すように、薄膜トランジスタTFTは、隣接する2本のドレイン信号線Dと、隣接する2本のゲート信号線Gとの交差領域内に配置される。   As shown in FIG. 30, the thin film transistor TFT is arranged in an intersection region between two adjacent drain signal lines D and two adjacent gate signal lines G.

薄膜トランジスタTFTのドレイン電極、ゲート電極は、それぞれ、ドレイン信号線D、ゲート信号線Gに接続される。   The drain electrode and the gate electrode of the thin film transistor TFT are connected to the drain signal line D and the gate signal line G, respectively.

薄膜トランジスタTFTのソース電極は画素電極に接続され、画素電極とコモン電極との間に液晶層が設けられるので、薄膜トランジスタTFTのソース電極との間には、液晶容量CLCが等価的に接続される。   Since the source electrode of the thin film transistor TFT is connected to the pixel electrode, and the liquid crystal layer is provided between the pixel electrode and the common electrode, the liquid crystal capacitor CLC is equivalently connected between the source electrode of the thin film transistor TFT.

薄膜トランジスタTFTは、ゲート電極に正のバイアス電圧を印加すると導通し、ゲート電極に負のバイアス電圧を印加すると不導通になる。   The thin film transistor TFT becomes conductive when a positive bias voltage is applied to the gate electrode, and becomes non-conductive when a negative bias voltage is applied to the gate electrode.

また、薄膜トランジスタTFTのソース電極と前ラインのゲート信号線との間には、保持容量Caddが接続される。   In addition, a storage capacitor Cadd is connected between the source electrode of the thin film transistor TFT and the previous gate signal line.

なお、ソース電極、ドレイン電極は本来その間のバイアス極性によって決まるもので、この液晶表示装置の回路ではその極性は動作中反転するので、ソース電極、ドレイン電極は動作中入れ替わると理解されたい。しかし、以下の説明では、便宜上一方をソース電極、他方をドレイン電極と固定して表現する。   It should be understood that the source electrode and the drain electrode are originally determined by the bias polarity between them, and the polarity is inverted during the operation in the circuit of this liquid crystal display device, so that the source electrode and the drain electrode are interchanged during the operation. However, in the following description, for convenience, one is fixed as a source electrode and the other is fixed as a drain electrode.

図33は、本例のTFT液晶表示モジュールの各ドライバ(ドレインドライバ、ゲートドライバ、コモンドライバ)の概略構成と、信号の流れを示すブロック図である。   FIG. 33 is a block diagram showing a schematic configuration of each driver (drain driver, gate driver, common driver) of the TFT liquid crystal display module of this example and a signal flow.

図33において、表示制御装置201、バッファ回路210は図30に示すコントローラ部101に設けられ、ドレインドライバ211は図30に示すドレインドライバ部103に設けられ、ゲートドライバ206は図30に示すゲートドライバ部104に設けられる。   33, the display control device 201 and the buffer circuit 210 are provided in the controller unit 101 shown in FIG. 30, the drain driver 211 is provided in the drain driver unit 103 shown in FIG. 30, and the gate driver 206 is the gate driver shown in FIG. The unit 104 is provided.

ドレインドライバ211は、表示データのデータラッチ部と出力電圧発生回路とから構成される。   The drain driver 211 is composed of a data latch unit for display data and an output voltage generation circuit.

また、階調基準電圧生成部208、マルチプレクサ209、コモン電圧生成部202、コモンドライバ203、レベルシフト回路207、ゲートオン電圧生成部204、ゲートオフ電圧生成部205およびDC−DCコンバータ212は図30に示す電源部102に設けられる。   Further, the gradation reference voltage generation unit 208, the multiplexer 209, the common voltage generation unit 202, the common driver 203, the level shift circuit 207, the gate-on voltage generation unit 204, the gate-off voltage generation unit 205, and the DC-DC converter 212 are shown in FIG. Provided in the power supply unit 102.

図32に、コモン電極に印加されるコモン電圧、ドレインに印加されるドレイン電圧、ゲート電極に印加されるゲート電圧のレベル、および、その波形を示す。なお、ドレイン波形は黒を表示しているときのドレイン波形を示す。   FIG. 32 shows the common voltage applied to the common electrode, the drain voltage applied to the drain, the level of the gate voltage applied to the gate electrode, and the waveform thereof. The drain waveform indicates the drain waveform when black is displayed.

図31は、本例のTFT液晶表示モジュールにおける、ゲートドライバ206、ドレインドライバ211に対する表示用データとクロック信号の流れを示す図である。また、図34は、本体コンピュータから表示制御装置201に入力される表示データおよび表示制御装置201からドレイン、ゲートドライバへ出力される信号を示すタイミングチャートである。   FIG. 31 is a diagram showing the flow of display data and clock signals for the gate driver 206 and the drain driver 211 in the TFT liquid crystal display module of this example. FIG. 34 is a timing chart showing display data input from the main computer to the display control apparatus 201 and signals output from the display control apparatus 201 to the drain and gate drivers.

表示制御装置201は、本体コンピュータからの制御信号(クロック、表示タイミング信号、同期信号)を受けて、ドレインドライバ211への制御信号として、クロックD1(CL1)、シフトクロックD2(CL2)および表示データを生成し、同時に、ゲートドライバ206への制御信号として、フレーム開始指示信号FLM、クロックG(CL3)および表示データを生成する。   The display control device 201 receives a control signal (clock, display timing signal, synchronization signal) from the main body computer, and uses a clock D1 (CL1), a shift clock D2 (CL2), and display data as control signals to the drain driver 211. At the same time, a frame start instruction signal FLM, a clock G (CL3), and display data are generated as control signals to the gate driver 206.

また、ドレインドライバ211の前段のキャリー出力は、そのまま次段のドレインドライバ211のキャリー入力に入力される。   Further, the carry output of the previous stage of the drain driver 211 is directly input to the carry input of the drain driver 211 of the next stage.

図34から明かなように、ドレインドライバのシフト用クロックD2(CL2)は、本体コンピュータから入力されるクロック信号(DCLK)および表示用データの周波数と同じであり、XGA素子では約40MHzの高周波となり、EMI対策が重要となる。   As apparent from FIG. 34, the shift clock D2 (CL2) of the drain driver is the same as the frequency of the clock signal (DCLK) and display data input from the main body computer, and the XGA element has a high frequency of about 40 MHz. EMI countermeasures are important.

《液晶表示モジュールMDLを実装した情報処理》
図35、36は、それぞれ液晶表示モジュールMDLを実装したノートブック型のパソコン、あるいはワープロの斜視図である。図35は、インバータIVを、表示部、すなわち、液晶表示モジュールMDLのインバータ収納部MI(図7、10参照)に配置した場合、図36は、キーボード部に配置した場合を示す。
<< Information processing with LCD module MDL mounted >>
FIGS. 35 and 36 are perspective views of a notebook personal computer or a word processor, respectively, on which the liquid crystal display module MDL is mounted. FIG. 35 shows the case where the inverter IV is arranged in the display unit, that is, the inverter housing part MI (see FIGS. 7 and 10) of the liquid crystal display module MDL, and FIG. 36 shows the case where it is arranged in the keyboard unit.

駆動ICの液晶表示素子PNL上へのCOG実装と外周部のドレインおよびゲートドライバ用周辺回路として多層フレキシブル基板を採用し、ドレインドライバ用回路に折り曲げ実装を採用することで、従来に比べ大幅に外形サイズ縮小ができる。本例では、片側実装されたドレインドライバ用周辺回路を情報機器のヒンジ上方の表示部の上側に配置できるため、コンパクトな実装が可能となった。   Mounting the drive IC on the liquid crystal display element PNL, adopting a multilayer flexible board as the peripheral drain and gate driver peripheral circuit, and bending mounting to the drain driver circuit greatly improves the external shape The size can be reduced. In this example, since the drain driver peripheral circuit mounted on one side can be arranged on the upper side of the display unit above the hinge of the information device, compact mounting is possible.

情報機器からの信号は、まず、図では、左側のインターフェイス基板PCBのほぼ中央に位置するコネクタから表示制御集積回路素子(TCON)へ行き、ここでデータ変換された表示データが、ドレインドライバ用周辺回路へ流れる。このように、フリップチップ方式と多層フレキシブル基板とを使用することで、情報機器の横幅の外形の制約が解消でき、小型で低消費電力の情報機器を提供できた。   First, in the figure, the signal from the information device goes from the connector located at the approximate center of the left interface board PCB to the display control integrated circuit element (TCON), and the display data converted here is the peripheral for the drain driver. It flows to the circuit. As described above, by using the flip chip method and the multilayer flexible substrate, it is possible to eliminate the restriction on the outer width of the information device, and to provide a small-sized information device with low power consumption.

《駆動用ICチップ搭載部近傍の平面および断面構成》
図19は、例えばガラスからなる透明絶縁基板SUB1上に駆動用ICを搭載した様子を示す平面図である。さらに、A−A切断線における断面図を図24に示す。図19において、一方の透明絶縁基板SUB2は、一点鎖線で示すが、透明絶縁基板SUB1の上方に重なって位置し、シールパターンSL(図19参照)により、有効表示部(有効画面エリア)ARを含んで液晶LCを封入している。透明絶縁基板SUB1上の電極COMは、導電ビーズや銀ペースト等を介して、透明絶縁基板SUB2側の共通電極パターンに電気的に接続させる配線である。配線DTM(あるいはGTM)は、駆動用ICからの出力信号を有効表示部AR内の配線に供給するものである。入力配線Tdは、駆動用ICへ入力信号を供給するものである。異方性導電膜ACFは、一列に並んだ複数個の駆動用IC部分に共通して細長い形状となったものACF2と上記複数個の駆動用ICへの入力配線パターン部分に共通して細長い形状となったものACF1を別々に貼り付ける。パッシベーション膜(保護膜)PSV1、PSVは、図24にも示すが、電食防止のため、できる限り配線部を被覆し、露出部分は、異方性導電膜ACF1にて覆うようにする。
<< Plane and cross-sectional configuration in the vicinity of the driving IC chip mounting portion >>
FIG. 19 is a plan view showing a state in which a driving IC is mounted on a transparent insulating substrate SUB1 made of glass, for example. Furthermore, FIG. 24 shows a cross-sectional view taken along the line AA. In FIG. 19, one transparent insulating substrate SUB2 is indicated by a one-dot chain line, and is positioned above the transparent insulating substrate SUB1, and an effective display portion (effective screen area) AR is defined by the seal pattern SL (see FIG. 19). Including liquid crystal LC. The electrode COM on the transparent insulating substrate SUB1 is a wiring that is electrically connected to the common electrode pattern on the transparent insulating substrate SUB2 side through conductive beads, silver paste, or the like. The wiring DTM (or GTM) supplies an output signal from the driving IC to the wiring in the effective display area AR. The input wiring Td supplies an input signal to the driving IC. The anisotropic conductive film ACF has an elongated shape common to a plurality of driving IC portions arranged in a row and has an elongated shape common to ACF2 and input wiring pattern portions to the plurality of driving ICs. ACF1 is pasted separately. Although the passivation films (protective films) PSV1 and PSV are also shown in FIG. 24, the wiring part is covered as much as possible to prevent electrolytic corrosion, and the exposed part is covered with the anisotropic conductive film ACF1.

さらに、駆動用ICの側面周辺は、エポキシ樹脂あるいはシリコーン樹脂SILが充填され(図24参照)、保護が多重化されている。   Further, the periphery of the side surface of the driving IC is filled with epoxy resin or silicone resin SIL (see FIG. 24), and the protection is multiplexed.

図32に、コモン電極に印加されるコモン電圧、ドレインに印加されるドレイン電圧、ゲート電極に印加されるゲート電圧のレベル、および、その波形を示す。なお、ドレイン波形は黒を表示しているときのドレイン波形を示す。   FIG. 32 shows the common voltage applied to the common electrode, the drain voltage applied to the drain, the level of the gate voltage applied to the gate electrode, and the waveform thereof. The drain waveform indicates the drain waveform when black is displayed.

ゲートオンレベル波形(直流)とゲートオフレベル波形は、−9〜−14ボルトの間でレベル変化し、10ボルトでゲートオンする。ドレイン波形(黒表示時)とコモン電圧Vcom波形は、約0〜3ボルトの間でレベル変化する。例えば、黒レベルのドレイン波形を1水平期間(1H)毎に変化させるため、論理処理回路で1ビットずつ論理反転を行い、ドレインドレイバに入力している。ゲートのオフレベル波形は、コモン電圧Vcom波形と略同振幅、同位相で動作する。   The gate on level waveform (DC) and the gate off level waveform change in level between −9 to −14 volts, and gate on at 10 volts. The drain waveform (when black is displayed) and the common voltage Vcom waveform change in level between about 0 to 3 volts. For example, in order to change the drain waveform of the black level every horizontal period (1H), the logic processing circuit performs logic inversion bit by bit and inputs it to the drain driver. The off-level waveform of the gate operates with substantially the same amplitude and phase as the common voltage Vcom waveform.

図31は、本例のTFT液晶表示モジュールにおける、ゲートドライバ104、ドレインドライバ103に対する表示用データとクロック信号の流れを示す図である。   FIG. 31 is a diagram showing the flow of display data and clock signals for the gate driver 104 and the drain driver 103 in the TFT liquid crystal display module of this example.

表示制御装置101は、本体コンピュータからの制御信号(クロック、表示タイミング信号、同期信号)を受けて、ドレインドライバ103への制御信号として、クロックD1(CL1)、シフトクロックD2(CL2)および表示データを生成し、同時に、ゲートドライバ104への制御信号として、フレーム開始指示信号FLM、クロックG(CL3)および表示データを生成する。   The display control device 101 receives a control signal (clock, display timing signal, synchronization signal) from the main body computer, and uses a clock D1 (CL1), a shift clock D2 (CL2), and display data as control signals to the drain driver 103. At the same time, a frame start instruction signal FLM, a clock G (CL3), and display data are generated as control signals to the gate driver 104.

また、ドレインドライバ103の前段のキャリー出力は、そのまま次段のドレインドライバ103のキャリー入力に入力される。   The carry output of the previous stage of the drain driver 103 is input to the carry input of the drain driver 103 of the next stage as it is.

以上本発明を実施例に基づいて具体的に説明したが、本発明は、上記実施例に限定されるものではなく、その要旨を逸脱しない範囲において種々変更可能であることは勿論である。例えば、前記実施例では、アクティブ・マトリクス方式の液晶表示装置に適用した例を示したが、単純マトリクス方式の液晶表示装置にも適用可能である。また、前記実施例では、フリップチップ方式の液晶表示装置に適用した例を示したが、その他の方式の液晶表示装置にも適用可能である。   Although the present invention has been specifically described above based on the embodiments, it is needless to say that the present invention is not limited to the above-described embodiments and can be variously modified without departing from the gist thereof. For example, in the above-described embodiment, an example is shown in which the present invention is applied to an active matrix liquid crystal display device, but the present invention can also be applied to a simple matrix liquid crystal display device. In the above-described embodiment, an example is shown in which the present invention is applied to a flip-chip liquid crystal display device, but the present invention can also be applied to other types of liquid crystal display devices.

本発明が適用可能な液晶表示モジュールの分解斜視図である。It is a disassembled perspective view of the liquid crystal display module which can apply this invention. 液晶表示モジュールの組立て完成後の表示側から見た正面図、前側面図、右側面図、左側面図である。FIG. 3 is a front view, a front side view, a right side view, and a left side view seen from the display side after the assembly of the liquid crystal display module is completed. 液晶表示モジュールの組立て完成後の裏面図である。It is a reverse view after the assembly completion of a liquid crystal display module. 液晶表示素子PNLの外周部に、ゲート側フレキシブル基板FPC1と折り曲げる前のドレイン側フレキシブル基板FPC2を実装した駆動回路付き液晶表示素子の正面図である。It is a front view of the liquid crystal display element with a drive circuit which mounted the drain side flexible substrate FPC2 before bending to the outer peripheral part of the liquid crystal display element PNL and the gate side flexible substrate FPC1. インターフェイス回路基板PCBを実装した図4の駆動回路基板付き液晶表示素子の裏面図である。FIG. 5 is a back view of the liquid crystal display element with a drive circuit board of FIG. 4 on which an interface circuit board PCB is mounted. シールドケースSHDを下に置いて、フレキシブル基板FPC1、2、インターフェイス回路基板PCBを実装した後、フレキシブル基板FPC2を折り曲げ、駆動回路基板付き液晶表示素子PNLをシールドケースSHDに収納した状態の裏面図である。In the back view of the state where the shield case SHD is placed below and the flexible boards FPC1 and 2 and the interface circuit board PCB are mounted, the flexible board FPC2 is bent, and the liquid crystal display element PNL with drive circuit board is housed in the shield case SHD. is there. バックライトBLの正面図と前側面図である。It is the front view and front side view of backlight BL. 図7のバックライトBLからプリズムシートPRS、拡散シートSRSを取り外したときのバックライトBLの正面図と前側面図である。It is the front view and front side view of backlight BL when the prism sheet PRS and the diffusion sheet SRS are removed from the backlight BL of FIG. 別の構成例を示す図8と同様のバックライトBLの正面図と前側面図である。It is the front view and front side view of the backlight BL similar to FIG. 8 which shows another structural example. 下側ケースMCAの正面図、前側面図、後側面図、右側面図、左側面図である。It is a front view, a front side view, a rear side view, a right side view, and a left side view of the lower case MCA. 図10の正面図のA部、B部、C部、D部(すなわち、下側ケースMCAのコーナー部)の拡大詳細図である。FIG. 11 is an enlarged detail view of an A part, a B part, a C part, and a D part (that is, a corner part of the lower case MCA) in the front view of FIG. 10. (a)は、導光板GLBと該導光板GLBを収納、保持する下側ケースMCAの位置決め部PJのコーナー部を示す正面図、(b)は従来の導光板GLBによる位置決め部PJのコーナー部における力のかかり具合を示す正面図、(c)は本例の導光板GLBによる位置決め部PJのコーナー部における力のかかり具合を示す正面図である。(A) is a front view which shows the corner part of positioning part PJ of light guide plate GLB and lower case MCA which accommodates and hold | maintains this light guide plate GLB, (b) is a corner part of positioning part PJ by the conventional light guide plate GLB. (C) is a front view which shows the degree of force application in the corner part of the positioning part PJ by the light guide plate GLB of this example. 反射シートLSを折り曲げる前のバックライトの正面図と側面図である。It is the front view and side view of a backlight before bending reflective sheet LS. (a)は、フレームグランドを取るための金属薄板(以下、フレームグランドと称す)HSの前側面図、(b)は裏面図、(c)は横側面図、(d)は(a)のA部、B部、C部、D部の拡大詳細図である。(A) is a front side view of a thin metal plate (hereinafter referred to as a frame ground) HS for taking a frame ground, (b) is a rear view, (c) is a lateral side view, and (d) is a side view of (a). It is an enlarged detailed view of A part, B part, C part, and D part. (a)はドレインドライバを駆動するための多層フレキシブル基板FPC2の裏面(下面)図、(b)は正面(上面)図である。(A) is the back surface (lower surface) figure of multilayer flexible substrate FPC2 for driving a drain driver, (b) is a front (upper surface) figure. (a)は図15(a)のJ部の拡大詳細図、(b)は多層フレキシブル基板FPC2の実装および折り返し状態を示す側面図である。FIG. 15A is an enlarged detailed view of a portion J in FIG. 15A, and FIG. 15B is a side view showing a mounted and folded state of the multilayer flexible substrate FPC2. (a)はゲートドライバを駆動するための多層フレキシブル基板FPC1の裏面(下面)図、(b)は正面(上面)図である。(A) is the back surface (lower surface) figure of multilayer flexible substrate FPC1 for driving a gate driver, (b) is a front (upper surface) figure. 多層フレキシブル基板FPC内の信号配線と透明絶縁基板SUB1上の駆動用ICへの入力信号との接続関係を示す配線概略図である。It is the wiring schematic diagram which shows the connection relation between the signal wiring in the multilayer flexible substrate FPC and the input signal to the driving IC on the transparent insulating substrate SUB1. 液晶表示素子の透明絶縁基板SUB1上に駆動用ICを搭載した様子を示す平面図である。It is a top view which shows a mode that drive IC was mounted on the transparent insulation board | substrate SUB1 of a liquid crystal display element. 透明絶縁基板SUB1のドレイン駆動用ICの搭載部周辺と、該基板の切断線CT1付近の要部平面図である。It is a principal part top view of the mounting part periphery of the drain drive IC of transparent insulating substrate SUB1, and cutting-line CT1 vicinity of this board | substrate. (a)は図15(a)のA−A′切断線における断面図、(b)はB−B′切断線における断面図、(c)はC−C′切断線における断面図である。15A is a cross-sectional view taken along the line AA ′ of FIG. 15A, FIG. 15B is a cross-sectional view taken along the line BB ′, and FIG. 15C is a cross-sectional view taken along the line CC ′. 折り曲げ可能な多層フレキシブル基板FPC2の折り曲げ実装方法と、多層フレキシブル基板FPC1と2との接続部を示す斜視図である。It is a perspective view which shows the connection method of the bending mounting method of the multilayer flexible board | substrate FPC2 which can be bent, and multilayer flexible board | substrates FPC1 and 2. FIG. (a)は多層フレキシブル基板FPC2の3層以上の部分FMLにおける表面導体層のパターンを示す正面(上面)図、(b)は図25(c)のインターフェイス回路基板PCBの一部拡大詳細正面図で、それぞれ直流電圧に固定されたメッシュ状パターンERHでほぼ全面被覆された状態を示す図である。(A) is a front (upper surface) diagram showing a pattern of a surface conductor layer in a partial FML of three or more layers of the multilayer flexible substrate FPC2, and (b) is a partially enlarged detailed front view of the interface circuit board PCB in FIG. 25 (c). FIG. 6 is a diagram showing a state in which the entire surface is covered with a mesh pattern ERH fixed to a DC voltage. 図19のA−A切断線における断面図である。It is sectional drawing in the AA cut line of FIG. (a)はコントローラ部および電源部の機能を有するインターフェイス回路基板PCBの裏面(下面)図、(b)は搭載したハイブリッド集積回路HIの部分前側面図と横側面図、(c)はインターフェイス回路基板PCBの正面(上面)図である。(A) is a back surface (bottom surface) view of the interface circuit board PCB having functions of a controller unit and a power supply unit, (b) is a partial front side view and a lateral side view of the mounted hybrid integrated circuit HI, and (c) is an interface circuit. It is a front (upper surface) figure of board | substrate PCB. (a)は図2のA−A′切断線における断面図、(b)はB−B′切断線における断面図である。(A) is sectional drawing in the AA 'cutting line of FIG. 2, (b) is sectional drawing in the BB' cutting line. (a)は図2のC−C′切断線における断面図、(b)はD−D′切断線における断面図である。(A) is sectional drawing in CC 'cutting line of FIG. 2, (b) is sectional drawing in DD' cutting line. フレームグランドHSの半田接続状態を示す図26(a)の要部拡大詳細図である。FIG. 27 is an enlarged detail view of a main part of FIG. 26A showing a solder connection state of the frame ground HS. 液晶表示モジュールの液晶表示素子とその周辺に配置された回路を示すブロック図である。It is a block diagram which shows the liquid crystal display element of a liquid crystal display module, and the circuit arrange | positioned around it. TFT液晶表示モジュールの等価回路を示すブロック図である。It is a block diagram which shows the equivalent circuit of a TFT liquid crystal display module. TFT液晶表示モジュールにおける、表示制御装置からゲートおよびドレインドライバへの表示用データとクロック信号の流れを示す図である。It is a figure which shows the flow of the display data and clock signal from a display control apparatus to a gate and drain driver in a TFT liquid crystal display module. TFT液晶表示モジュールにおける、コモン電極に印加されるコモン電圧、ドレイン電極に印加されるドレイン電圧、ゲート電極に印加されるゲート電圧のレベルおよびその波形を示す図である。It is a figure which shows the level of the common voltage applied to a common electrode, the drain voltage applied to a drain electrode, the gate voltage applied to a gate electrode, and its waveform in a TFT liquid crystal display module. TFT液晶表示モジュールの各ドライバの概略構成と、信号の流れを示すブロック図である。It is a block diagram which shows the schematic structure of each driver of a TFT liquid crystal display module, and the flow of a signal. TFT液晶表示モジュールにおける、本体コンピュータから表示制御装置に入力される表示データおよび表示制御装置からゲート、ドレインへ出力される信号のタイミングチャートを示す図である。It is a figure which shows the timing chart of the signal output from the main body computer to a display control apparatus, and the signal output to a gate and a drain from a display control apparatus in a TFT liquid crystal display module. 液晶表示モジュールを実装したノートブック型のパソコン、あるいはワープロの斜視図である。1 is a perspective view of a notebook personal computer or a word processor on which a liquid crystal display module is mounted. 液晶表示モジュールを実装した別のノートブック型のパソコン、あるいはワープロの斜視図である。FIG. 10 is a perspective view of another notebook type personal computer or word processor on which a liquid crystal display module is mounted.

符号の説明Explanation of symbols

BL…バックライト、LP…蛍光管、MDL…液晶表示モジュール。   BL ... back light, LP ... fluorescent tube, MDL ... liquid crystal display module.

Claims (3)

表示部と、キーボード部を有する開閉式の液晶表示装置に用いる液晶モジュールであって、
前記表示部側には、
液晶表示素子と、前記液晶表示素子に光を照射する導光体と、前記導光体の一端面近傍に配置した線状光源とを有する液晶モジュールが配置され、
前記線状光源は、前記導光体の長辺側でかつ前記表示部の下方側に、グランド側が左側に、高圧側が右側になるように配置され、
前記線状光源のグランド側のランプケーブルと高圧側のランプケーブルを、前記液晶モジュールの右下から出すことで、前記キーボード側に配置されている前記線状光源を駆動するインバータと、前記キーボード部の右上において接続できるように構成している液晶表示モジュール。
A liquid crystal module used in an openable liquid crystal display device having a display unit and a keyboard unit,
On the display side,
A liquid crystal module having a liquid crystal display element, a light guide that irradiates light to the liquid crystal display element, and a linear light source disposed near one end surface of the light guide,
The linear light source is disposed on the long side of the light guide and on the lower side of the display unit, with the ground side on the left side and the high voltage side on the right side,
An inverter that drives the linear light source disposed on the keyboard side by taking out a ground side lamp cable and a high voltage side lamp cable of the linear light source from the lower right of the liquid crystal module, and the keyboard unit A liquid crystal display module that can be connected at the top right of the screen.
請求項1において、
前記インバータは、前記キーボード部側であって、前記表示部を開いた状態におけるキーボードの配置位置と前記表示部との間の領域に配置されるものであって、
前記グランド側のランプケーブルと前記高圧側のランプケーブルは、前記インバータと前記表示部を開いた状態における前記キーボードの配置位置と前記表示部との間の領域における右側において接続されている液晶表示装置。
In claim 1,
The inverter is on the keyboard part side, and is arranged in a region between the keyboard and the display part in a state where the display part is opened,
The ground-side lamp cable and the high-voltage-side lamp cable are connected on the right side in a region between the keyboard and the display section when the display section is opened with the inverter. .
請求項1又は2において、
前記グランド側のランプケーブル及び前記高圧側のランプケーブルは、前記キーボード部側に配置されているインバータと接続するコネクタが取り付けられている液晶表示装置。
In claim 1 or 2,
The ground side lamp cable and the high voltage side lamp cable are liquid crystal display devices to which a connector for connecting to an inverter arranged on the keyboard side is attached.
JP2006041944A 2006-02-20 2006-02-20 Liquid crystal display module and liquid crystal display device Expired - Fee Related JP3958341B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006041944A JP3958341B2 (en) 2006-02-20 2006-02-20 Liquid crystal display module and liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006041944A JP3958341B2 (en) 2006-02-20 2006-02-20 Liquid crystal display module and liquid crystal display device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP29723495A Division JP3786992B2 (en) 1995-11-16 1995-11-16 Liquid crystal display

Publications (2)

Publication Number Publication Date
JP2006146275A JP2006146275A (en) 2006-06-08
JP3958341B2 true JP3958341B2 (en) 2007-08-15

Family

ID=36625918

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006041944A Expired - Fee Related JP3958341B2 (en) 2006-02-20 2006-02-20 Liquid crystal display module and liquid crystal display device

Country Status (1)

Country Link
JP (1) JP3958341B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010091686A (en) * 2008-10-06 2010-04-22 Rohm Co Ltd Timing control circuit, display using the same, and electronic device

Also Published As

Publication number Publication date
JP2006146275A (en) 2006-06-08

Similar Documents

Publication Publication Date Title
KR100266356B1 (en) Lcd device assembled by flip technology comprising a folded multi-layered flexible driving circute substrate
KR100304745B1 (en) Liquid crystal display device
US6411359B1 (en) Liquid crystal display device having smaller frame area
KR100255144B1 (en) Lcd device with reduced frame portion surrounding display area
JP3576294B2 (en) Liquid crystal display
US6456344B1 (en) LCD having a pattern for preventing a wavy brightness irregularity at the edges of the screen due to drive elements or tape carrier packages
JPH09138389A (en) Liquid crystal display device
JP3639602B2 (en) Liquid crystal display
KR20080001512A (en) Liquid crystal display device
JP2000047209A (en) Liquid crystal display device
JP3958341B2 (en) Liquid crystal display module and liquid crystal display device
JPH09138405A (en) Liquid crystal display device
JPH09138388A (en) Liquid crystal display device
JPH09189919A (en) Liquid crystal display device
JP3786992B2 (en) Liquid crystal display
JP3429614B2 (en) Liquid crystal display
JPH11305227A (en) Liquid crystal display device
JPH1184355A (en) Liquid crystal display device
JPH11305226A (en) Liquid crystal display device
JPH11305251A (en) Liquid crystal display device
JP2000019560A (en) Liquid crystal display device
JP3288870B2 (en) Liquid crystal display
JP2002196333A (en) Liquid crystal display device
KR20080001511A (en) Liquid crystal display device
JP3541918B2 (en) Liquid crystal display device and integrated circuit device

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A132

Effective date: 20070213

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070412

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070508

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070509

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110518

Year of fee payment: 4

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313121

Free format text: JAPANESE INTERMEDIATE CODE: R313115

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110518

Year of fee payment: 4

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110518

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120518

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130518

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140518

Year of fee payment: 7

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees