JP2007286583A - 走査駆動回路及びこれを利用した有機発光表示装置 - Google Patents
走査駆動回路及びこれを利用した有機発光表示装置 Download PDFInfo
- Publication number
- JP2007286583A JP2007286583A JP2006289875A JP2006289875A JP2007286583A JP 2007286583 A JP2007286583 A JP 2007286583A JP 2006289875 A JP2006289875 A JP 2006289875A JP 2006289875 A JP2006289875 A JP 2006289875A JP 2007286583 A JP2007286583 A JP 2007286583A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- clock
- input
- terminal
- node
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000001934 delay Effects 0.000 claims abstract 3
- 238000011156 evaluation Methods 0.000 claims description 18
- 239000003990 capacitor Substances 0.000 claims description 14
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 33
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 33
- 238000010586 diagram Methods 0.000 description 26
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 25
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 22
- 102100040858 Dual specificity protein kinase CLK4 Human genes 0.000 description 19
- 101000749298 Homo sapiens Dual specificity protein kinase CLK4 Proteins 0.000 description 19
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 17
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 17
- 239000011159 matrix material Substances 0.000 description 6
- 230000007257 malfunction Effects 0.000 description 5
- 230000005540 biological transmission Effects 0.000 description 3
- 238000005401 electroluminescence Methods 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 101100004188 Arabidopsis thaliana BARD1 gene Proteins 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/18—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
- G11C19/182—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
- G11C19/184—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
- Shift Register Type Memory (AREA)
Abstract
【課題】走査駆動回路の出力電圧を、正から負の電源電圧範囲までスイッチングするようにすることが可能な走査駆動回路及びこれを利用した有機発光表示装置を提供する。
【解決手段】順次発生する4個のクロックのうち3個の伝達を受け、入力信号を受けて所定の時間遅延して出力信号を出力し、入力端に以前段のステージの出力端が連結される複数のステージを備え、ステージは、第2クロック端子から入力されるクロックに対応して入力端との連結をオンオフする第1トランジスタと;第1クロック端子から入力されるクロックに対応して第1電圧が出力端に伝達され、第1トランジスタのオンオフ動作によって入力端から入力される入力信号に対応して第1電圧が出力端に伝達されないようにするスイッチ部と;出力端の電圧を所定時間維持して、入力信号に対応して第3クロック端子から伝達されるクロックの電圧を上記出力端に伝達する保存部と;を含む。
【選択図】図5
【解決手段】順次発生する4個のクロックのうち3個の伝達を受け、入力信号を受けて所定の時間遅延して出力信号を出力し、入力端に以前段のステージの出力端が連結される複数のステージを備え、ステージは、第2クロック端子から入力されるクロックに対応して入力端との連結をオンオフする第1トランジスタと;第1クロック端子から入力されるクロックに対応して第1電圧が出力端に伝達され、第1トランジスタのオンオフ動作によって入力端から入力される入力信号に対応して第1電圧が出力端に伝達されないようにするスイッチ部と;出力端の電圧を所定時間維持して、入力信号に対応して第3クロック端子から伝達されるクロックの電圧を上記出力端に伝達する保存部と;を含む。
【選択図】図5
Description
本発明は、走査駆動回路及びこれを利用した有機発光表示装置に関する。
一般に、有機電界発光装置のようなアクティブマトリックス表示装置は、データ線と走査線との交差部にマトリックス形態に配列された画素アレイ(array)を具備する。
ここで、上記走査線は、上記マトリックス画素部の水平ライン(ローライン)を構成して、これは走査駆動回路によって順次所定の信号、すなわち、走査信号を上記マトリックス画素アレイに提供する。
ここで、上記走査線は、上記マトリックス画素部の水平ライン(ローライン)を構成して、これは走査駆動回路によって順次所定の信号、すなわち、走査信号を上記マトリックス画素アレイに提供する。
図1は、一般的な走査駆動回路の構成を示すブロック図である。
図1を参照すれば、一般的な走査駆動回路はスタートパルスSP入力ラインに従属的に接続された複数のステージST1〜STnで構成され、上記複数のステージST1〜STnは、スタートパルスSPをクロック信号Cによって順次シフトさせて出力信号SO1〜SOnを発生する。この場合、第2〜第nステージST2〜STnそれぞれは前段出力信号をスタートパルスに入力してもらい、これをシフトさせるようになる。
これによって、上記ステージは上記スタートパルスが順次シフトされる形態の出力信号SO1〜SOnを発生してこれを上記マトリックス画素アレイに提供するのである。
図2は、図1に示された走査駆動回路で任意ステージの回路図で、図3は図2に示されたステージの入/出力信号波形図である。
図2及び図3を参照すれば、従来の場合走査駆動回路を構成する各ステージは、マスタスレーブ(Master Slave)形態のフリップフロップ(flip/flop)を使用する。このようなフリップフロップは、クロックCLKがローレベルである時入力を継続して受けて、出力は以前の出力を維持する。
反面、上記クロックCLKがハイレベルの場合には、上記クロックCLKがローレベルである時受けた入力INを維持し、これを出力としてこれ以上の入力を受けない。
このような回路において、上記フリップフロップ内部に具備されるインバータの場合、その入力inがローレベルである時スタティック電流(static current)が流れるという問題がある。また、上記フリップフロップ内部でハイレベルの入力inを受けたインバータとローレベル入力inを受けるインバータの数が同じなので、上記フリップフロップ内部のインバータのうち半分では上記スタティック電流が発生され、消費電力が大きくなるという短所がある。
そして、図2の回路において出力電圧OUTのハイレベルは、供給電圧VDDと接地GNDの間を連結する抵抗の比による電圧値で決定されて、出力電圧OUTのローレベルは接地GNDよりトランジスタの閾値電圧ほど高くなる。すなわち、トランジスタの特性偏差によって各ステージごとにハイレベルで受け入れる入力電圧レベルが異なるから、このような回路を採用する場合、出力電圧のハイレベルにも偏差が生じて回路が誤動作することがあるという短所がある。
また、上記出力電圧のローレベル偏差は、図2の回路に具備されたインバータの入力トランジスタT1のオン(on)抵抗の偏差で反映されて、出力電圧のハイレベル偏差を加重させることがあり得る。特に、有機電界発光装置パネルでは特性偏差の大きいトランジスタを使用するので、このような問題がさらに深刻になる。
また、上記インバータは、入力トランジスタT1から電流が流れて出力端outを充電し、ロードトランジスタT2から電流が流れて出力端outを放電するが、上記出力端を充電する場合、上記ロードトランジスタT2のソースゲート電圧がますます減って、放電電流が急激に減少して放電効率が落ちるという問題がある。
特開第2005−166139号公報
特開第2004−185684号公報
このように、従来の走査駆動回路によれば、消費電力が大きい、誤動作しやすい、ハイレベル、ローレベルに偏差がある、放電効率が落ちるという問題がある。
そこで、本発明は、このような問題に鑑みてなされたもので、その目的は、走査駆動回路に伝達されるクロックが誤動作をする場合が発生しても走査信号の波形の変化が大きくないようにすることにある。
上記課題を解決するために、本発明のある観点によれば、順次発生する4個のクロックのうち、3個のクロックの伝達を受けて動作し、入力端から入力信号の入力を受けて所定の時間遅延して出力端から出力信号を出力して、上記入力端に以前段のステージの出力端が連結される複数のステージを備え、上記ステージは、第2クロック端子から入力されるクロックに対応して上記入力端との連結をオンオフする第1トランジスタと;第1クロック端子から入力されるクロックに対応して第1電圧が上記出力端に伝達されるようにして、上記第1トランジスタのオンオフ動作によって上記入力端から上記入力信号の伝達を受けて上記入力信号に対応して上記第1電圧が上記出力端に伝達されないようにするスイッチ部と;上記出力端の電圧を所定時間の間維持して、上記入力信号に対応して第3クロック端子から伝達されるクロックの電圧を上記出力端に伝達する保存部と;を含むことを特徴とする走査駆動回路が提供される。
上記保存部は、上記第1トランジスタに連結されて上記入力信号の伝達を受ける第1ノードの電圧に対応して、上記第3クロック端子から入力されるクロックを第2ノードに伝達する第2トランジスタと;上記第1ノードと上記第2ノードの電圧を維持するキャパシタと;を含んでもよい。
上記スイッチ部は、上記第1クロック端子から入力されるクロックの電圧に対応して第2電圧を第3ノードに伝達する第3トランジスタと;上記入力信号に対応してクロックの電圧を上記第3ノードに伝達する第4トランジスタと;ゲートが上記第3ノードに連結されて上記第3ノードの電圧に対応して上記第1電圧を上記出力端に伝達する第5トランジスタと;を含んでもよい。
また、上記スイッチ部は、ゲートは上記第1クロック端子に連結され、ソースは第2電圧に連結され、ドレインは第3ノードに連結される第3トランジスタと;ゲートは上記出力端に連結され、ソースは上記第1クロック端子に連結されてドレインは上記第3ノードに連結される第4トランジスタと;ゲートは上記第3ノードに連結され、ソースは上記第1電源に連結されてドレインは出力端に連結される第5トランジスタと;を含んでもよい。
上記スイッチ部は、ゲートは上記第1クロック端子に連結され、ソースは第2電圧に連結され、ドレインは第3ノードに連結される第3トランジスタと;ゲートは上記第1トランジスタに連結された第1ノードに連結され、ソースは上記第1電圧の伝達を受けてドレインは上記第3ノードに連結される第4トランジスタと;ゲートは上記第3ノードに連結され、ソースは上記第1電圧に連結され、ドレインは出力端に連結される第5トランジスタと、ゲートは上記第3クロック端子に連結され、ソースは上記第1電圧に連結され、上記第1電圧を上記第4トランジスタのソースに伝達する第6トランジスタと;を含んでもよい。
上記スイッチ部は、ゲートは上記第1クロック端子に連結され、ソースはロー状態の第2電圧に連結され、ドレインは第3ノードに連結される第3トランジスタと;ゲートは上記第3クロック端子に連結され、ソースは上記第1電圧の伝達を受け、ドレインは上記第3ノードに連結される第4トランジスタと;ゲートは上記第3ノードに連結され、ソースは上記第1電圧に連結され、ドレインは出力端に連結される第5トランジスタと;ゲートは上記第1トランジスタに連結された第1ノードに連結され、ソースは上記第1電圧に連結され、上記第1電圧を上記第4トランジスタのソースに伝達する第6トランジスタと;
を含んでもよい。
を含んでもよい。
また、上記複数のステージは、上記保存部を初期化するフリーチャージ期間と;所定の信号の伝達を受けて保存する入力期間と;上記所定の信号に対応して走査信号を出力する評価期間と;上記クロックの入力を受けない休息期間と;に区分されて動作してもよい。
また、上記順次発生する4個のクロックは、同じ周期を持って互いに異なる時間にロー状態になってもよい。
また、上記複数のステージのうち一つのステージは、以前段のステージからロー信号が出力される時、入力期間として動作してもよい。
また、上記第1電圧は、駆動電源の電圧であってもよい。
また、上記第2電圧は、接地電圧であってもよい。
上記課題を解決するために、本発明の別の観点によれば、順次発生する4個のクロックのうち3個のクロックの伝達を受けて動作し、入力端から入力信号の入力を受けて、所定の時間遅延して出力端から出力信号を出力して、上記入力端に以前段のステージの出力端が連結される複数のステージを備え、上記ステージは、第2クロック端子から入力されるクロックに対応して上記入力端との連結をオンオフする第1トランジスタと;第1クロック端子から入力されるクロックに対応して第1電圧と上記出力端がオンまたはオフ状態になるようにするスイッチ部と;上記出力端の電圧を所定時間維持し、上記入力信号に対応して第3クロック端子から入力されるクロックの電圧を上記出力端に伝達する保存部と;
を含むことを特徴とする走査駆動回路が提供される。
を含むことを特徴とする走査駆動回路が提供される。
上記保存部は、上記第1トランジスタに連結されて上記入力信号の伝達を受ける第1ノードに連結されて、上記第1ノードの電圧に対応して上記第3クロックを第2ノードに伝達する第2トランジスタと;上記第1ノードと上記第2ノードの電圧を維持するキャパシタと;を含んでもよい。
また、上記スイッチ部は、ゲートは上記第1クロック端子に連結され、ソースは第2電圧に連結され、ドレインは第3ノードに連結される第3トランジスタと;ゲートは上記出力端に連結され、ソースは上記第1クロック端子に連結され、ドレインは上記第3ノードに連結される第4トランジスタと;ゲートは上記第3ノードに連結され、ソースは上記第1電圧に連結され、ドレインは上記出力端に連結される第5トランジスタと;を含んでもよい。
また、上記スイッチ部は、ゲートとソースが上記第1クロック端子に連結され、ドレインは第3ノードに連結される第3トランジスタと;ゲートは上記出力端に連結され、ソースは上記第1クロック端子に連結され、ドレインは上記第3ノードに連結される第4トランジスタと;ゲートは上記第3ノードに連結され、ソースは上記第1電圧に連結され、ドレインは上記出力端に連結される第5トランジスタと;を含んでもよい。
また、上記複数のステージは、上記保存部を初期化するフリーチャージ期間と;所定の信号の伝達を受けて保存する入力期間と;上記所定の信号に対応して走査信号を出力する評価期間と;上記クロックの入力を受けない休息期間と;に区分されて動作してもよい。
また、上記第1クロック端子、上記第2クロック端子、上記第3クロック端子に伝達されるクロックは、同じ周期を持って互いに異なる時間にロー状態になってもよい。
また、上記複数のステージうち一つのステージは、以前段のステージからロー信号が出力される時入力期間として動作してもよい。
また、上記第1電圧は、駆動電源の電圧であってもよい。
また、上記第2電圧は、接地電圧であってもよい。
上記課題を解決するために、本発明の別の観点によれば、複数の画素によって画像を表現する画素部と;上記画素部に走査信号を伝達する走査駆動回路と;上記画素部にデータ信号を伝達するデータ駆動回路と;を備え、上記走査駆動回路は、順次発生する4個のクロックのうち3個のクロックの伝達を受けて動作して、入力端から入力信号の入力を受けて所定の時間遅延して出力端から出力信号を出力して、上記入力端に以前段のステージの出力端が連結される複数のステージを備え、上記ステージは、第2クロック端子から入力されるクロックに対応して上記入力端との連結をオンオフする第1トランジスタと;第1クロック端子から入力されるクロックに対応して第1電圧が上記出力端に伝達されるようにして、上記第1トランジスタのオンオフ動作によって上記入力端から上記入力信号の伝達を受けて上記入力信号に対応して上記第1電圧が上記出力端に伝達されないようにするスイッチ部と;上記出力端の電圧を所定時間の間維持して、上記入力信号に対応して第3クロック端子から伝達するクロックの電圧を上記出力端に伝達する保存部と;を含むことを特徴とする有機発光表示装置が提供される。
また、上記複数のステージは、上記保存部を初期化してハイ状態の電圧を出力するフリーチャージ期間と;上記ステージに上記入力信号が伝達されて上記ハイ状態の電圧を維持する入力期間と;ロー状態の電圧を出力する評価期間と;に区分されて動作してもよい。
上記課題を解決するために、本発明の別の観点によれば、複数の画素によって画像を表現する画素部と;上記画素部に走査信号を伝達する走査駆動回路と;上記画素部にデータ信号を伝達するデータ駆動部と;を備え、上記走査駆動回路は、順次発生する4個のクロックの中で3個のクロックの伝達を受けて動作して、入力端から入力信号の入力を受けて所定の時間遅延して出力端から出力信号を出力して、上記入力端に以前段のステージの出力端が連結される複数のステージを備え、上記ステージは、第2クロック端子から入力されるクロックに対応して上記入力端との連結をオンオフする第1トランジスタと;第1クロック端子から入力されるクロックに対応して第1電圧と上記出力端がオンまたはオフ状態になるようにするスイッチ部と;上記出力端の電圧を所定時間維持するが、上記入力信号に対応して第3クロック端子から入力されるクロックの電圧を上記出力端に伝達する保存部と;を含むことを特徴とする有機発光表示装置が提供される。
また、上記複数のステージは、上記保存部を初期化してハイ状態の電圧を出力するフリーチャージ期間と;上記ステージに上記入力信号が伝達されて上記ハイ状態の電圧を維持する入力期間と;ロー状態の電圧を出力する評価期間と;に区分されて動作してもよい。
以上説明したように、本発明によれば、走査駆動回路に伝達されるクロックが誤動作をする場合が発生しても走査信号の波形の変化が大きくないようにすることができる。
以下に、添付した図面を参照しながら、本発明の好適な実施の形態について詳細に説明する。なお、本明細書及び図面において、実質的に同一の機能構成を有する発明特定事項については、同一の符号を付することにより重複説明を省略する。
本発明の実施形態は、消費電力を減らすことが可能な走査駆動回路及びこれを利用した有機発光表示装置に関する。
図4は、本発明の第1の実施形態にかかる有機発光表示装置の構造を示す構造図である。図4を参照して説明すれば、有機発光表示装置は走査線S1〜Sn及びデータ線D1〜Dmと接続された複数の画素40を含む画素部30と、走査線S1〜Snを駆動するための走査駆動回路10と、データ線D1〜Dmを駆動するためのデータ駆動回路20と、走査駆動回路10及びデータ駆動回路20を制御するためのタイミング制御部50を具備する。
タイミング制御部50は、外部から供給される同期信号に対応してデータ駆動制御信号DCS及び走査駆動制御信号SCSを生成する。タイミング制御部50から生成されたデータ駆動制御信号DCSは、データ駆動回路20に供給されて、走査駆動制御信号SCSは走査駆動回路10に供給される。そして、タイミング制御部50は外部から供給されるデータをデータ駆動回路20に供給する。
データ駆動回路20は、タイミング制御部50からデータ駆動制御信号DCSの供給を受ける。データ駆動制御信号DCSの供給を受けたデータ駆動回路20はデータ信号を生成して、生成されたデータ信号を走査信号と同期されるようにデータ線D1〜Dmに供給する。
画素部30は、外部から第1電源ELVDD及び第2電源ELVSSの供給を受けてそれぞれの画素40に供給する。第1電源ELVDD及び第2電源ELVSSの供給を受けた画素40の各々はデータ信号に対応して第1電源ELVDDから発光素子を経由して第2電源ELVSSへ流れる電流を制御することでデータ信号に対応される光を生成する。
また、走査駆動回路10はタイミング制御部50から走査駆動制御信号SCSの供給を受ける。走査駆動制御信号SCSの供給を受けた走査駆動回路10は走査信号を生成して、生成された走査信号を走査線S1〜Snに順次供給する。
すなわち、上記走査駆動回路10は、上記複数の画素を駆動するために、順次上記走査信号を生成してこれを画素部30に提供する。
図5は、本発明の第1実施形態にかかる走査駆動回路の構造を示す構造図である。
図5を参照して説明すれば、走査駆動回路はm×n画素アレイ(Pixel Array)を駆動するためにスタートパルス入力ラインに従属接続されたn個のステージを具備する。
これらのn個のステージの出力ラインは、上記画素アレイに含まれたn本のローラインROW1〜ROWnにそれぞれ接続される。第1ステージにはスタートパルスSPが供給されて第1〜第n−1ステージの出力信号はそれぞれ後段のステージにスタートパルスとして供給される。そして、上記各ステージは第1クロック信号CLK1と第2クロック信号CLK2と第3クロック信号CLK3または第2クロック信号と第3クロック信号CLK3と第4クロック信号CLK4または第4クロック信号CLK4と第1クロック信号CLK1と第2クロック信号CLK2の入力を受けて動作し、各ステージは第1クロック端子ck1と第2クロック端子ck2と第3クロック信号CLK3を具備する。
ここで、上記ステージが3k−2番目の場合には、図示されたように上記第1クロック端子ck1に第1クロックCLK1が供給されて、第2クロック端子ck2に第2クロックCLK2が供給され、 第3クロック端子ck3に第3クロックCLK3が供給される。そして、上記ステージが3k−1番目の場合には上記第1クロック端子ck1に第2クロック信号CLK2が供給されて第2クロック端子ck2に第3クロックCLK3が供給され、第3クロック端子ck3に第4クロック信号CLK4が供給される。
そして、上記ステージが3k番目の場合には上記第1クロック端子ck1には第3クロックCLK3が供給されて第2クロック端子ck2に第4クロックCLK4が供給され、 第3クロック端子ck3に第1クロック信号CLK1が供給される。ここで、kは自然数である。すなわち、各ステージは、第1〜第4クロックCLK1〜CLK4の中で三つのクロックの伝達を受けて動作する。各ステージは、残り一つのクロックは伝達を受けない。つまり、残り一つのクロックに対して動作しないようになっている。
そして、第1ステージが第1クロックCLK1と第2クロックCLK2と第3クロックCLK3によって信号を出力する時、第2ステージは第2クロックCLK2と第3クロックCLK3と第4クロックCLK4の伝達を受けて動作をするようになって、第2ステージが第2クロックCLK2と第3クロックCLK3と第4クロックCLK4によって信号を出力する時、第3ステージは第3クロックCLK3と第4クロックCLK4と第1クロックCLK1の伝達を受けて動作をするようになる。すなわち、第1ステージと第2ステージと第3ステージは順次信号を出力するようになって有機発光表示装置の画素部をライン別に順次駆動するようになる。このような走査駆動回路における入力信号、すなわちスタートパルスSP、第1〜第4クロックCLK1〜CLK4と、供給電圧VDDなどは外部制御回路から供給される。
図6は、本発明による走査駆動回路内の任意ステージの第1実施形態を示す回路図で、図7は図6に示されたステージの入/出力信号波形の第1実施形態を示すタイミング図である。
図6に示されたように本発明の実施形態の場合、ステージに含まれたトランジスタがすべてPMOSトランジスタで構成されており、走査駆動回路から順次ローレベルの出力を送り出す。すなわち、本発明による走査駆動回路では有機電界発光装置のようなアクティブマトリックス表示装置の画素部に図6に示されたように大部分の時間の間ハイレベルの信号を出力して多くのステージから順次ローレベルのパルスを出力する。
図6を参照すれば、ステージは、以前段出力電圧siまたは最初スタートパルスSPの入力を受けて第2クロック端子ck2にゲートが接続されて選択的に以前段出力電圧siまたは最初スタートパルスSPを第1ノードN1に伝達する第1PMOSトランジスタM1、ゲートが第1ノードN1に連結されて第3クロック端子ck3と第2ノードN2の間に接続される第2PMOSトランジスタM2、ゲートに第1クロック端子ck1が連結されて基底電圧源(第2電圧)と第3ノードN3の間に連結される第3PMOSトランジスタM3、ゲートに第1ノードN1が連結されて第1クロック端子ck1と第3ノードN3の間に連結される第4PMOSトランジスタM4、ゲートが第3ノードN3に連結されて電源供給線VDD(第1電圧)及び出力ラインOUTの間に接続された第5PMOSトランジスタM5、及び第1ノードN1と第2ノードN2の間に連結されて所定の電圧を維持するキャパシタC1とを含む。これらの素子を機能的に分類すると、第1トランジスタM1はスイッチ、第2トランジスタM2は保存部、第3トランジスタM3、第4トランジスタM4はスイッチ部とすることができる。また、本実施形態における以前段のステージの出力端とは以前段出力電圧siまたは最初スタートパルスSPの入力inを含む。
上記基底電圧源VSSには別途の負の電源または接地GNDされて構成されることも可能で、本発明の実施形態では上記基底電圧源が接地GNDに具現されることが示されている。
以下、図6に示されたステージの中で3k−2番目ステージの回路構成からより具体的にステージの動作を説明する。
図7を参照すれば、上記走査駆動回路の各ステージは第1クロックCLK1、第2クロックCLK2、第3クロックCLK3及び第4クロックCLK4によって一周期をフリーチャージ期間、入力期間、評価期間及び休息期間で区分することができる。
フリーチャージ期間はステージの第1クロック端子ck1にロー信号が入力されて第2クロック端子ck2と第3クロック端子ck3にハイ信号が入力されて、第3、第5PMOSトランジスタがオンすることにより、ステージのキャパシタC1をフリーチャージするようになる。
そして、入力期間は第2クロック端子ck2にロー信号が入力されて第1クロック端子ck1と第3クロック端子ck3にハイ信号が入力されて入力端inからスタートパルスSPまたは以前段の走査信号Siが入力されて保存される。
評価期間は、第3クロック端子ck3にロー信号が入力されて第1クロック端子ck1と第2クロック端子ck2にハイ信号が入力されて所定の期間内でロー信号を出力する。ステージの入力端子からスタートパルスSPまたは以前ステージから出力された走査信号Siが入力されるようにする。
そして、評価期間は第3クロック端子ck3にロー信号が入力されて第1クロック端子ck1と第2クロック端子ck2からハイ信号が入力されてローレベルのパルスの走査信号を所定の時間シフトして出力する動作をする。そして、休憩期間はステージに入力されない第4クロックCLK4がロー信号で動作する時を意味する。
まず、フリーチャージ期間で、第1クロックCLK1がロー信号になれば、第3PMOSトランジスタM3がオン状態になって第3ノードN3の電圧が接地電圧になって第5PMOSトランジスタM5がオン状態になって電源供給線VDDの電圧が出力端子outから出力されて出力端子outにはハイの電圧が出力される。すなわち、走査信号がハイ信号に出力されるようになる。
そして、入力期間では第2クロックCLK2がロー信号になれば、スタートパルスSPまたは以前段の走査信号Siが第1PMOSトランジスタM1から第1ノードN1に伝達されて、キャパシタC1にスタートパルスSPまたは以前段の走査信号Siが保存される。この時、スタートパルスSPまたは以前段の走査信号Siがロー信号なので、第2PMOSトランジスタM2と第4PMOSトランジスタM4がオン状態になる。
そして、第1クロックCLK1がハイ信号になって第3PMOSトランジスタM3はオフ状態になる。第3PMOSトランジスタM3がオフ状態になって第4PMOSトランジスタM4がオン状態になれば、第3ノードN3にハイ信号である第1クロックCLK1が伝達されて第5PMOSトランジスタM5がオフ状態になる。この時、第2PMOSトランジスタM2はオン状態になってハイ信号である第3クロックCLK3によって出力端子はハイ信号を出力する。
そして、評価期間では第3クロックCLK3がロー信号になって第1PMOSトランジスタM1がフローティング状態になってキャパシタC1はロー電圧を維持して第2PMOSトランジスタM2と第4PMOSトランジスタM4はオン状態になる。そして、第3PMOSトランジスタM3及び第5PMOSトランジスタM5はオフ状態になる。したがって、出力端子outからはロー信号の第3クロックCLK3によってロー信号が出力されるようになる。
すなわち、フリーチャージ期間には出力端子outから電源供給線VDDによってハイ電圧が出力されて、入力期間にはキャパシタC1によって出力端子outでハイ電圧を維持するようになる。そして、評価期間にはロー信号の第3クロックCLK3に対応する電圧を出力するようになって、第3クロックCLK3がロー状態になれば出力端outの電圧が落ちるようになって、第3クロックCLK3がハイ状態になれば再度出力端outの電圧はハイ状態になる。したがって、出力端outからは走査信号S1〜Snが出力される。
そして、休息期間には第1クロックCLK1、第2クロックCLK2、第3クロックCLK3はハイ状態として伝達されて、ロー状態として伝達される第4クロックCLK4はステージに伝達されない。よって、ステージがクロックの影響をうけた動作をしなくなる。
そして、それぞれのステージは、入力端inからロー信号が入力されなければ第2トランジスタM2はオフ状態になって、出力端outはハイ信号を維持するようになる。それぞれのステージは、スタートパルスSPまたは以前段のステージから出力されたロー信号の入力を受けた場合のみにロー信号を出力するようになって、走査信号を順次出力することができるようになる。
図8は、本発明による走査駆動回路内の任意ステージの第2実施形態を示す回路図である。図8を参照して説明すれば、ステージは第1PMOSトランジスタM1、第2PMOSトランジスタM2、第3PMOSトランジスタM3、第4PMOSトランジスタM4、第5PMOSトランジスタM5及びキャパシタC1を具備する。
第1PMOSトランジスタM1は、第2クロックCLK2によって入力信号を第1ノードN1に伝達して、第2PMOSトランジスタM2は第1ノードN1の電圧に対応して第3クロックCLK3を第2ノードN2に伝達する。
第3PMOSトランジスタM3は、第1クロックCLK1によって接地電圧を第5PMOSトランジスタM5のゲートに伝達して、第4PMOSトランジスタM4は出力端outがゲートに連結されて出力端outの電圧に対応して第1クロックCLK1を第5PMOSトランジスタM5のゲートに伝達する。
そして、第5PMOSトランジスタM5はゲートの電圧に対応して電源供給線VDDの電圧を出力端に伝達する。そして、キャパシタC1は第1ノードN1と第2ノードN2の間に連結されて所定の電圧を維持する。
上記のように構成されたステージは図7に示されたタイミング図のような第1〜第3クロックCLK1〜CLK3の伝達を受けて動作して、フリーチャージ期間では第1クロックCLK1によって第5PMOSトランジスタM5がオン状態になって電源供給線VDDの電圧によって出力端outにハイ信号が出力され、入力期間では第2クロックCLK2によってキャパシタC1にスタートパルスSPまたは以前段の走査信号Siが保存された後、評価期間ではキャパシタC1に保存された電圧によって第3クロックCLK3の電圧が出力されるようにして出力端outの電圧がローレベルを持つようにする。この時、第4PMOSトランジスタM4は、出力端の電圧がローレベルである時第5PMOSトランジスタM5のゲートにハイ信号を伝達して、電源供給線VDDの電圧が出力端に伝達されることを防止する。
図9は、本発明による走査駆動回路内の任意ステージの第3実施形態を示す回路図である。図9を参照して説明すれば、ステージは図6に示されたステージで第4PMOSトランジスタM4のソースに第6PMOSトランジスタM6が連結されるようにして、第6PMOSトランジスタM6のソースには電源供給線VDDが連結されてゲートには第3クロックCLK3が伝達されるようにする。本実施形態においてスイッチ部は、第3、第4、第5、第6トランジスタに相当する。
したがって、第3クロックCLK3がローレベルを持つ場合、キャパシタC1に保存された電圧によって第4PMOSトランジスタM4がオン状態になって、電源供給線VDDの電圧が第3ノードN3に伝達されるようにして第5PMOSトランジスタM5がオフ状態になるようにする。すなわち、クロックでない電源供給線VDDの電圧が第5PMOSトランジスタM5のゲートに伝達されるようにして、第5PMOSトランジスタM5が確実にオフ状態になるようにする。
したがって、第3クロックCLK3がローレベルの場合、電源供給線の電圧が第5PMOSトランジスタM5から出力端に伝達されることを防止して、第3クロックCLK3がローレベルである時、出力端の電圧が確実にローレベルに落ちるようにする。
図10は、本発明による走査駆動回路内の任意ステージの第4実施形態を示す回路図である。図10を参照して説明すれば、図9に示されたステージとの差異は第4PMOSトランジスタM4のゲートに第3クロックCLK3が伝達されて、第6PMOSトランジスタM6のゲートが第1ノードN1に連結されるようにしたことで、第3クロックCLK3がローレベルである時、第3ノードN3に電源供給線の電圧が伝達されるようにすることは図9と同じである。
図11は、本発明による走査駆動回路内の任意ステージの第5実施形態を示す回路図である。図11を参照して説明すれば、図8に示されたステージと類似な構成をし、その差異は第3PMOSトランジスタM3のソースとゲートが第1クロックCLK1の伝達を受けることである。したがって、第1クロックCLK1がローレベルである時第5PMOSトランジスタM5がオン状態になる。残りの動作は図8に示されたステージと同じ動作をする。
図12は、図6に示されたステージの入/出力信号波形の第2実施形態を示すタイミング図である。図12の波形は図8、図9、図10及び図11に示されたステージにも適用される。そして、第1クロックCLK1、第2クロックCLK2、第3クロックCLK3及び第4クロックCLK4が外部の影響などによって一定部分重なるようになった場合の動作を示す。
図12をよく見れば、第2クロックCLK2と第3クロックCLK3と第4クロックCLK4の誤動作によって第1クロックCLK1と第2クロックCLK2、第2クロックCLK2と第3クロックCLK3、第3クロックCLK3と第4クロックCLK4が重なるようになる。この時、ステージの四つの動作であるフリーチャージ期間、入力期間、評価期間及び休息期間の中で、評価期間で走査信号は第3クロックCLK3の動作に対応して動作する。この時、ステージに第4クロックCLK4による休息期間には第4クロックCLK4がステージに入力されずに第4クロックCLK4はステージの動作に影響を及ぼさない。したがって、ステージから出力される走査信号は第3クロックCLK3の波形について行くようになって各クロックが一定部分重なっても走査信号の波形に歪曲が発生しなくなる。
しかし、第4クロックCLK4による休息期間なしに評価期間が終わった後、再度フリーチャージ期間が来るようになれば、第1クロックCLK1によって駆動電源の電圧が出力端outに伝達されて走査信号の波形が歪曲されるようになるという問題点がある。したがって、評価期間後に発生する休息期間によって走査信号の波形が歪曲されることを防止することができる。
図13は、本発明による走査駆動回路内の任意ステージの第6実施形態を示す回路図で、図14は図13に示されたステージのタイミング図である。
図13と図14を参照して説明すれば、ステージはNMOSトランジスタで構成されており、図6に示されたステージと類似な構成をして各トランジスタは図6と図7に説明した動作と同じ動作を遂行する。
以上、添付図面を参照しながら本発明の好適な実施形態について説明したが、本発明はかかる例に限定されない。当業者であれば、特許請求の範囲に記載された技術的思想の範疇内において、各種の変更例または修正例に想到し得ることは明らかであり、それらについても当然に本発明の技術的範囲に属するものと了解される。
本発明は、走査駆動回路及びこれを利用した有機発光表示装置に適用可能である。
10 走査駆動回路
20 データ駆動回路
30 画素部
40 画素
50 タイミング制御部
20 データ駆動回路
30 画素部
40 画素
50 タイミング制御部
Claims (24)
- 順次発生する4個のクロックのうち、3個のクロックの伝達を受けて動作し、入力端から入力信号の入力を受けて所定の時間遅延して出力端から出力信号を出力して、前記入力端に以前段のステージの出力端が連結される複数のステージを備え、
前記ステージは、
第2クロック端子から入力されるクロックに対応して前記入力端との連結をオンオフする第1トランジスタと;
第1クロック端子から入力されるクロックに対応して第1電圧が前記出力端に伝達されるようにして、前記第1トランジスタのオンオフ動作によって前記入力端から前記入力信号の伝達を受けて、前記入力信号に対応して前記第1電圧が前記出力端に伝達されないようにするスイッチ部と;
前記出力端の電圧を所定時間の間維持して、前記入力信号に対応して第3クロック端子から伝達されるクロックの電圧を前記出力端に伝達する保存部と;
を含むことを特徴とする走査駆動回路。 - 前記保存部は、
前記第1トランジスタに連結されて前記入力信号の伝達を受ける第1ノードの電圧に対応して、前記第3クロック端子から入力されるクロックを第2ノードに伝達する第2トランジスタと;
前記第1ノードと前記第2ノードの電圧を維持するキャパシタと;
を含むことを特徴とする、請求項1に記載の走査駆動回路。 - 前記スイッチ部は、
前記第1クロック端子から入力されるクロックの電圧に対応して第2電圧を第3ノードに伝達する第3トランジスタと;
前記入力信号に対応してクロックの電圧を前記第3ノードに伝達する第4トランジスタと;
ゲートが前記第3ノードに連結されて前記第3ノードの電圧に対応して前記第1電圧を前記出力端に伝達する第5トランジスタと;
を含むことを特徴とする請求項1に記載の走査駆動回路。 - 前記スイッチ部は、
ゲートは前記第1クロック端子に連結され、ソースは第2電圧に連結され、ドレインは第3ノードに連結される第3トランジスタと;
ゲートは前記出力端に連結され、ソースは前記第1クロック端子に連結されてドレインは前記第3ノードに連結される第4トランジスタと;
ゲートは前記第3ノードに連結され、ソースは前記第1電源に連結されてドレインは出力端に連結される第5トランジスタと;
を含むことを特徴とする、請求項1または2に記載の走査駆動回路。 - 前記スイッチ部は、
ゲートは前記第1クロック端子に連結され、ソースは第2電圧に連結され、ドレインは第3ノードに連結される第3トランジスタと;
ゲートは前記第1トランジスタに連結された第1ノードに連結され、ソースは前記第1電圧の伝達を受けてドレインは前記第3ノードに連結される第4トランジスタと;
ゲートは前記第3ノードに連結され、ソースは前記第1電圧に連結され、ドレインは出力端に連結される第5トランジスタと、
ゲートは前記第3クロック端子に連結され、ソースは前記第1電圧に連結され、前記第1電圧を前記第4トランジスタのソースに伝達する第6トランジスタと;
を含むことを特徴とする、請求項1または2に記載の走査駆動回路。 - 前記スイッチ部は、
ゲートは前記第1クロック端子に連結され、ソースはロー状態の第2電圧に連結され、ドレインは第3ノードに連結される第3トランジスタと;
ゲートは前記第3クロック端子に連結され、ソースは前記第1電圧の伝達を受け、ドレインは前記第3ノードに連結される第4トランジスタと;
ゲートは前記第3ノードに連結され、ソースは前記第1電圧に連結され、ドレインは出力端に連結される第5トランジスタと;
ゲートは前記第1トランジスタに連結された第1ノードに連結され、ソースは前記第1電圧に連結され、前記第1電圧を前記第4トランジスタのソースに伝達する第6トランジスタと;
を含むことを特徴とする、請求項1または2に記載の走査駆動回路。 - 前記複数のステージは、
前記保存部を初期化するフリーチャージ期間と;
所定の信号の伝達を受けて保存する入力期間と;
前記所定の信号に対応して走査信号を出力する評価期間と;
前記クロックの入力を受けない休息期間と;
に区分されて動作することを特徴とする、請求項1〜6のいずれかに記載の走査駆動回路。 - 前記順次発生する4個のクロックは、同じ周期を持って互いに異なる時間にロー状態になることを特徴とする、請求項1〜7のいずれかに記載の走査駆動回路。
- 前記複数のステージのうち一つのステージは、以前段のステージからロー信号が出力される時、入力期間として動作することを特徴とする、請求項7または8に記載の走査駆動回路。
- 前記第1電圧は、駆動電源の電圧であることを特徴とする、請求項1〜9のいずれかに記載の走査駆動回路。
- 前記第2電圧は、接地電圧であることを特徴とする、請求項3〜10のいずれかに記載の走査駆動回路。
- 順次発生する4個のクロックのうち3個のクロックの伝達を受けて動作し、入力端から入力信号の入力を受けて、所定の時間遅延して出力端から出力信号を出力して、前記入力端に以前段のステージの出力端が連結される複数のステージを備え、
前記ステージは、
第2クロック端子から入力されるクロックに対応して前記入力端との連結をオンオフする第1トランジスタと;
第1クロック端子から入力されるクロックに対応して第1電圧と前記出力端がオンまたはオフ状態になるようにするスイッチ部と;
前記出力端の電圧を所定時間維持し、前記入力信号に対応して第3クロック端子から入力されるクロックの電圧を前記出力端に伝達する保存部と;
を含むことを特徴とする走査駆動回路。 - 前記保存部は、
前記第1トランジスタに連結されて前記入力信号の伝達を受ける第1ノードに連結されて、前記第1ノードの電圧に対応して前記第3クロックを第2ノードに伝達する第2トランジスタと;
前記第1ノードと前記第2ノードの電圧を維持するキャパシタと;
を含むことを特徴とする、請求項12に記載の走査駆動回路。 - 前記スイッチ部は、
ゲートは前記第1クロック端子に連結され、ソースは第2電圧に連結され、ドレインは第3ノードに連結される第3トランジスタと;
ゲートは前記出力端に連結され、ソースは前記第1クロック端子に連結され、ドレインは前記第3ノードに連結される第4トランジスタと;
ゲートは前記第3ノードに連結され、ソースは前記第1電圧に連結され、ドレインは前記出力端に連結される第5トランジスタと;
を含むことを特徴とする、請求項12または13に記載の走査駆動回路。 - 前記スイッチ部は、
ゲートとソースが前記第1クロック端子に連結され、ドレインは第3ノードに連結される第3トランジスタと;
ゲートは前記出力端に連結され、ソースは前記第1クロック端子に連結され、ドレインは前記第3ノードに連結される第4トランジスタと;
ゲートは前記第3ノードに連結され、ソースは前記第1電圧に連結され、ドレインは前記出力端に連結される第5トランジスタと;
を含むことを特徴とする、請求項12または13に記載の走査駆動回路。 - 前記複数のステージは、
前記保存部を初期化するフリーチャージ期間と;
所定の信号の伝達を受けて保存する入力期間と;
前記所定の信号に対応して走査信号を出力する評価期間と;
前記クロックの入力を受けない休息期間と;
に区分されて動作することを特徴とする、請求項12〜15のいずれかに記載の走査駆動回路。 - 前記第1クロック端子、前記第2クロック端子、前記第3クロック端子に伝達されるクロックは、同じ周期を持って互いに異なる時間にロー状態になることを特徴とする、請求項12〜16のいずれかに記載の走査駆動回路。
- 前記複数のステージうち一つのステージは以前段のステージからロー信号が出力される時入力期間として動作することを特徴とする、請求項12〜17のいずれかに記載の走査駆動回路。
- 前記第1電圧は、駆動電源の電圧であることを特徴とする、請求項12〜18のいずれかに記載の走査駆動回路。
- 前記第2電圧は、接地電圧であることを特徴とする、請求項14〜19のいずれかに記載の走査駆動回路。
- 複数の画素によって画像を表現する画素部と;
前記画素部に走査信号を伝達する走査駆動回路と;
前記画素部にデータ信号を伝達するデータ駆動回路と;
を備え、
前記走査駆動回路は、
順次発生する4個のクロックのうち3個のクロックの伝達を受けて動作して、入力端から入力信号の入力を受けて所定の時間遅延して出力端から出力信号を出力して、前記入力端に以前段のステージの出力端が連結される複数のステージを備え、
前記ステージは、
第2クロック端子から入力されるクロックに対応して前記入力端との連結をオンオフする第1トランジスタと;
第1クロック端子から入力されるクロックに対応して第1電圧が前記出力端に伝達されるようにして、前記第1トランジスタのオンオフ動作によって前記入力端から前記入力信号の伝達を受けて前記入力信号に対応して前記第1電圧が前記出力端に伝達されないようにするスイッチ部と;
前記出力端の電圧を所定時間の間維持して、前記入力信号に対応して第3クロック端子から伝達するクロックの電圧を前記出力端に伝達する保存部と;
を含むことを特徴とする有機発光表示装置。 - 前記複数のステージは、
前記保存部を初期化してハイ状態の電圧を出力するフリーチャージ期間と;
前記ステージに前記入力信号が伝達されて前記ハイ状態の電圧を維持する入力期間と;
ロー状態の電圧を出力する評価期間と;
に区分されて動作することを特徴とする、請求項21に記載の有機発光表示装置。 - 複数の画素によって画像を表現する画素部と;
前記画素部に走査信号を伝達する走査駆動回路と;
前記画素部にデータ信号を伝達するデータ駆動部と;
を備え、
前記走査駆動回路は、
順次発生する4個のクロックの中で3個のクロックの伝達を受けて動作して、入力端から入力信号の入力を受けて所定の時間遅延して出力端から出力信号を出力して、前記入力端に以前段のステージの出力端が連結される複数のステージを備え、
前記ステージは、
第2クロック端子から入力されるクロックに対応して前記入力端との連結をオンオフする第1トランジスタと;
第1クロック端子から入力されるクロックに対応して第1電圧と前記出力端がオンまたはオフ状態になるようにするスイッチ部と;
前記出力端の電圧を所定時間維持するが、前記入力信号に対応して第3クロック端子から入力されるクロックの電圧を前記出力端に伝達する保存部と;
を含むことを特徴とする有機発光表示装置。 - 前記複数のステージは、
前記保存部を初期化してハイ状態の電圧を出力するフリーチャージ期間と;
前記ステージに前記入力信号が伝達されて前記ハイ状態の電圧を維持する入力期間と;
ロー状態の電圧を出力する評価期間と;
に区分されて動作することを特徴とする、請求項23に記載の有機発光表示装置。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060034960A KR100776511B1 (ko) | 2006-04-18 | 2006-04-18 | 주사구동회로 및 이를 이용한 유기발광표시장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2007286583A true JP2007286583A (ja) | 2007-11-01 |
Family
ID=38157787
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006289875A Pending JP2007286583A (ja) | 2006-04-18 | 2006-10-25 | 走査駆動回路及びこれを利用した有機発光表示装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7679597B2 (ja) |
EP (1) | EP1847983B1 (ja) |
JP (1) | JP2007286583A (ja) |
KR (1) | KR100776511B1 (ja) |
CN (1) | CN100565642C (ja) |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100776510B1 (ko) * | 2006-04-18 | 2007-11-16 | 삼성에스디아이 주식회사 | 주사구동회로 및 이를 이용한 유기발광표시장치 |
KR100924143B1 (ko) | 2008-04-02 | 2009-10-28 | 삼성모바일디스플레이주식회사 | 평판표시장치 및 그의 구동 방법 |
KR100986862B1 (ko) | 2009-01-29 | 2010-10-08 | 삼성모바일디스플레이주식회사 | 발광제어선 구동부 및 이를 이용한 유기전계발광 표시장치 |
US8957843B2 (en) | 2010-02-25 | 2015-02-17 | Samsung Display Co., Ltd. | Gate selection circuit of liquid crystal panel, accumulating capacity driving circuit, driving device, and driving method |
KR101108172B1 (ko) | 2010-03-16 | 2012-01-31 | 삼성모바일디스플레이주식회사 | 스캔 드라이버 및 이를 이용한 유기 발광 표시 장치 |
KR101944465B1 (ko) * | 2011-01-06 | 2019-02-07 | 삼성디스플레이 주식회사 | 발광 제어선 구동부 및 이를 이용한 유기전계발광 표시장치 |
CN102646387B (zh) * | 2011-05-19 | 2014-09-17 | 京东方科技集团股份有限公司 | 移位寄存器及行扫描驱动电路 |
KR101891651B1 (ko) * | 2011-11-14 | 2018-08-27 | 삼성디스플레이 주식회사 | 주사 구동 장치 및 그 구동 방법 |
KR101911872B1 (ko) * | 2011-11-18 | 2018-10-26 | 삼성디스플레이 주식회사 | 주사 구동 장치 및 그 구동 방법 |
KR20130055253A (ko) * | 2011-11-18 | 2013-05-28 | 삼성디스플레이 주식회사 | 주사 구동 장치 및 그 구동 방법 |
KR101878374B1 (ko) * | 2012-04-26 | 2018-07-16 | 삼성디스플레이 주식회사 | 주사 구동 장치 및 그 구동 방법 |
CN102682692B (zh) * | 2012-05-21 | 2014-11-05 | 京东方科技集团股份有限公司 | 移位寄存器、驱动装置及显示器 |
KR101879779B1 (ko) * | 2012-06-01 | 2018-07-19 | 삼성디스플레이 주식회사 | 표시 장치, 표시 장치의 검사 방법 및 표시 장치의 구동 방법 |
KR101975864B1 (ko) * | 2012-10-25 | 2019-05-08 | 삼성디스플레이 주식회사 | 주사 구동 장치 및 그 리페어 방법 |
CN103268749B (zh) * | 2012-11-21 | 2015-04-15 | 上海天马微电子有限公司 | 一种反相器、amoled补偿电路和显示面板 |
TWI520117B (zh) * | 2014-02-07 | 2016-02-01 | 友達光電股份有限公司 | 位移控制單元 |
CN104537977B (zh) | 2015-01-20 | 2017-08-11 | 京东方科技集团股份有限公司 | 一种goa单元及驱动方法、goa电路和显示装置 |
CN104700769B (zh) * | 2015-04-09 | 2017-03-15 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动装置以及显示装置 |
US20160365042A1 (en) * | 2015-06-15 | 2016-12-15 | Apple Inc. | Display Driver Circuitry With Gate Line and Data Line Delay Compensation |
CN106057131B (zh) * | 2016-05-27 | 2018-11-23 | 武汉华星光电技术有限公司 | 扫描驱动电路及具有该电路的平面显示装置 |
CN107731151B (zh) * | 2017-11-30 | 2020-12-22 | 信利(惠州)智能显示有限公司 | 阵列基板及显示装置 |
CN110164347B (zh) * | 2018-05-08 | 2020-11-13 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、扫描驱动电路、显示装置 |
CN110164360B (zh) * | 2018-06-14 | 2022-02-11 | 友达光电股份有限公司 | 栅极驱动装置 |
CN110010079B (zh) * | 2018-06-14 | 2020-10-23 | 友达光电股份有限公司 | 栅极驱动装置 |
CN110164381B (zh) * | 2018-06-14 | 2022-01-21 | 友达光电股份有限公司 | 栅极驱动装置 |
CN111243513B (zh) * | 2020-03-13 | 2021-07-20 | Oppo广东移动通信有限公司 | 一种控制电路及控制方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000155550A (ja) * | 1998-10-21 | 2000-06-06 | Lg Philips Lcd Co Ltd | シフトレジスタ |
JP2005251335A (ja) * | 2004-03-05 | 2005-09-15 | Casio Comput Co Ltd | シフトレジスタ回路及びその駆動制御方法並びに駆動制御装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100438525B1 (ko) * | 1999-02-09 | 2004-07-03 | 엘지.필립스 엘시디 주식회사 | 쉬프트 레지스터 회로 |
JP3809750B2 (ja) * | 1999-12-02 | 2006-08-16 | カシオ計算機株式会社 | シフトレジスタ及び電子装置 |
KR100776500B1 (ko) * | 2001-05-07 | 2007-11-16 | 엘지.필립스 엘시디 주식회사 | 시프트 레지스터 회로 |
JP2003101394A (ja) * | 2001-05-29 | 2003-04-04 | Semiconductor Energy Lab Co Ltd | パルス出力回路、シフトレジスタ、および表示装置 |
US7050036B2 (en) * | 2001-12-12 | 2006-05-23 | Lg.Philips Lcd Co., Ltd. | Shift register with a built in level shifter |
JP4460822B2 (ja) | 2002-11-29 | 2010-05-12 | 東芝モバイルディスプレイ株式会社 | 双方向シフトレジスタ、これを用いた駆動回路、平面表示装置 |
KR20040097503A (ko) * | 2003-05-12 | 2004-11-18 | 엘지.필립스 엘시디 주식회사 | 쉬프트 레지스터 |
JP2005166139A (ja) | 2003-12-01 | 2005-06-23 | Seiko Epson Corp | シフトレジスタ及びその駆動方法、駆動回路、電気光学装置並びに電子機器 |
KR101012972B1 (ko) * | 2003-12-30 | 2011-02-10 | 엘지디스플레이 주식회사 | 액티브 매트릭스 표시장치 |
KR101055208B1 (ko) * | 2004-11-11 | 2011-08-08 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
-
2006
- 2006-04-18 KR KR1020060034960A patent/KR100776511B1/ko active IP Right Grant
- 2006-10-25 JP JP2006289875A patent/JP2007286583A/ja active Pending
-
2007
- 2007-01-23 US US11/657,669 patent/US7679597B2/en active Active
- 2007-04-03 EP EP07251479A patent/EP1847983B1/en active Active
- 2007-04-10 CN CNB2007100971725A patent/CN100565642C/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000155550A (ja) * | 1998-10-21 | 2000-06-06 | Lg Philips Lcd Co Ltd | シフトレジスタ |
JP2005251335A (ja) * | 2004-03-05 | 2005-09-15 | Casio Comput Co Ltd | シフトレジスタ回路及びその駆動制御方法並びに駆動制御装置 |
Also Published As
Publication number | Publication date |
---|---|
US20070242000A1 (en) | 2007-10-18 |
CN100565642C (zh) | 2009-12-02 |
US7679597B2 (en) | 2010-03-16 |
EP1847983B1 (en) | 2012-01-25 |
KR20070103183A (ko) | 2007-10-23 |
KR100776511B1 (ko) | 2007-11-16 |
CN101059933A (zh) | 2007-10-24 |
EP1847983A1 (en) | 2007-10-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2007286583A (ja) | 走査駆動回路及びこれを利用した有機発光表示装置 | |
JP4612581B2 (ja) | 走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置 | |
EP1783739B1 (en) | Data driving circuit and electroluminescent display using the same | |
JP5128102B2 (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
JP4612580B2 (ja) | 走査駆動回路 | |
KR100796137B1 (ko) | 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치 | |
CN110176217B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
KR20200135633A (ko) | 스캔 구동부 및 이를 포함하는 표시 장치 | |
US7639217B2 (en) | Scan driving circuit and organic light emitting display device using the same | |
US8836631B2 (en) | Scan driving circuit with a shift register and electroluminescent display using the same | |
JP2007286582A (ja) | 走査駆動回路及びこれを利用した有機発光表示装置 | |
CN103559913A (zh) | 一种移位寄存器 | |
WO2023216086A1 (en) | Method of driving scan circuit, scan circuit, and display apparatus | |
KR100940401B1 (ko) | 시프트 레지스터 및 이를 이용하는 주사구동장치 | |
KR100658270B1 (ko) | 주사 구동회로와 이를 이용한 유기 전계발광 장치 | |
KR100662983B1 (ko) | 주사 구동회로와 이를 이용한 유기 전계발광 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20081209 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100202 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20100914 |