CN113678190A - 像素和用于驱动像素的方法 - Google Patents
像素和用于驱动像素的方法 Download PDFInfo
- Publication number
- CN113678190A CN113678190A CN202080026800.4A CN202080026800A CN113678190A CN 113678190 A CN113678190 A CN 113678190A CN 202080026800 A CN202080026800 A CN 202080026800A CN 113678190 A CN113678190 A CN 113678190A
- Authority
- CN
- China
- Prior art keywords
- electrode coupled
- node
- transistor
- pixel
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims description 44
- 239000003990 capacitor Substances 0.000 claims abstract description 50
- 230000005540 biological transmission Effects 0.000 claims description 20
- 230000008878 coupling Effects 0.000 claims description 12
- 238000010168 coupling process Methods 0.000 claims description 12
- 238000005859 coupling reaction Methods 0.000 claims description 12
- 238000010586 diagram Methods 0.000 description 28
- 230000015556 catabolic process Effects 0.000 description 6
- 238000006731 degradation reaction Methods 0.000 description 6
- 230000008901 benefit Effects 0.000 description 5
- 230000008859 change Effects 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 3
- 238000010276 construction Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000002096 quantum dot Substances 0.000 description 1
- 238000009877 rendering Methods 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0262—The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
- G09G2330/045—Protection against panel overheating
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明的像素包括:发光二极管,发光二极管包括联接到第一节点的阳极;第一电容器,第一电容器包括联接到第一节点的第一电极以及联接到第二节点的第二电极;第一晶体管,第一晶体管包括联接到第二节点的栅电极、联接到第三节点的第一电极以及联接到第四节点的第二电极;以及第二晶体管,第二晶体管包括联接到第一扫描线的栅电极、联接到数据线的第一电极以及联接到第三节点的第二电极。
Description
技术领域
本公开的各种实施方式涉及像素和驱动像素的方法。
背景技术
随着信息技术的发展,作为用户与信息之间的连接介质的显示装置的重要性已突显。由于显示装置的重要性,诸如液晶显示装置、有机发光显示装置和等离子体显示装置的各种显示装置的使用已增加。
显示装置的每个像素可包括至少一个发光二极管。随着使用的时段增加,发光二极管可能劣化。劣化的发光二极管可能需要更多的驱动电流来呈现相同的亮度。
发明内容
技术问题
要解决的目的在于提供能够对发光二极管的劣化进行自补偿的像素以及驱动像素的方法。
此外,要解决的目的在于提供能够通过减少漏电流来改善黑色表现、实现低频驱动并且降低功耗的像素和驱动像素的方法。
技术方案
根据本公开的实施方式的像素可包括发光二极管、第一电容器、第一晶体管和第二晶体管,所述发光二极管包括联接到第一节点的阳极,所述第一电容器包括联接到所述第一节点的第一电极以及联接到第二节点的第二电极,所述第一晶体管包括联接到所述第二节点的栅电极、联接到第三节点的第一电极以及联接到第四节点的第二电极,所述第二晶体管包括联接到第一扫描线的栅电极、联接到数据线的第一电极以及联接到所述第三节点的第二电极。
所述像素还可包括第三晶体管,所述第三晶体管包括联接到第二扫描线的栅电极、联接到初始化线的第一电极以及联接到所述第一节点的第二电极。
所述像素还可包括第四晶体管,所述第四晶体管包括联接到发射线的栅电极、联接到所述第四节点的第一电极以及联接到所述第一节点的第二电极。
所述像素还可包括第五晶体管,所述第五晶体管包括联接到所述发射线的栅电极、联接到第一电源线的第一电极以及联接到所述第三节点的第二电极。
所述像素还可包括第六晶体管,所述第六晶体管包括联接到第三扫描线的栅电极、联接到所述第四节点的第一电极以及联接到所述初始化线的第二电极。
所述像素还可包括第七晶体管,所述第七晶体管包括联接到所述第一扫描线的栅电极、联接到所述第二节点的第一电极以及联接到所述第四节点的第二电极。
所述像素还可包括第二电容器,所述第二电容器包括联接到所述第一电源线的第一电极以及联接到所述第二节点的第二电极。
所述像素还可包括第八晶体管,所述第八晶体管包括联接到所述第三扫描线的栅电极、联接到所述第二节点的第一电极以及联接到所述第四节点的第二电极。
所述像素还可包括第七晶体管和第八晶体管,所述第七晶体管包括联接到所述第一扫描线的栅电极、第一电极以及联接到所述第四节点的第二电极,所述第八晶体管包括联接到所述第一扫描线的栅电极、联接到所述第七晶体管的所述第一电极的第一电极以及联接到所述第二节点的第二电极。
所述像素还可包括第二电容器,所述第二电容器包括联接到所述第一电源线的第一电极以及联接到所述第二节点的第二电极。
所述像素还可包括第六晶体管,所述第六晶体管包括联接到所述第一扫描线的栅电极、联接到所述初始化线的第一电极以及联接到所述第四节点的第二电极。
所述像素还可包括第七晶体管和第八晶体管,所述第七晶体管包括联接到所述第一扫描线的栅电极、联接到所述第二节点的第一电极以及联接到所述初始化线的第二电极,所述第八晶体管包括联接到所述第三扫描线的栅电极、联接到所述第二节点的第一电极以及联接到所述初始化线的第二电极。
所述像素还可包括第六晶体管、第七晶体管和第八晶体管,所述第六晶体管包括联接到第三扫描线的栅电极、第一电极以及联接到所述初始化线的第二电极,所述第七晶体管包括联接到所述第一扫描线的栅电极、联接到所述第二节点的第一电极以及联接到所述第六晶体管的所述第一电极的第二电极,所述第八晶体管包括联接到所述第一扫描线的栅电极、联接到所述第六晶体管的所述第一电极的第一电极以及联接到所述第四节点的第二电极。
所述像素还可包括第二电容器,所述第二电容器包括联接到所述第一电源线的第一电极以及联接到所述第二节点的第二电极。
提供了根据本公开的实施方式的像素的驱动方法,其中,在驱动所述像素的方法中,其中,所述像素可包括发光二极管、第一电容器、第一晶体管和第二晶体管,所述发光二极管包括联接到第一节点的阳极,所述第一电容器包括联接到所述第一节点的第一电极以及联接到第二节点的第二电极,所述第一晶体管包括联接到所述第二节点的栅电极、联接到第三节点的第一电极以及联接到第四节点的第二电极,所述第二晶体管包括联接到第一扫描线的栅电极、联接到数据线的第一电极以及联接到所述第三节点的第二电极,并且所述驱动方法可包括:将所述第二节点联接到初始化线,并且导通所述第二晶体管的步骤;在所述第二晶体管导通的状态下将所述第二节点与所述初始化线断开的步骤;关断所述第二晶体管的步骤;以及在所述第二晶体管关断的状态下将所述第一节点联接到所述初始化线的步骤。
所述像素还可包括第三晶体管,所述第三晶体管包括联接到第二扫描线的栅电极、联接到所述初始化线的第一电极以及联接到所述第一节点的第二电极,并且在将所述第一节点联接到所述初始化线的步骤中,所述第三晶体管可导通。
所述像素还可包括第四晶体管和第五晶体管,所述第四晶体管包括联接到发射线的栅电极、联接到所述第四节点的第一电极以及联接到所述第一节点的第二电极,所述第五晶体管包括联接到所述发射线的栅电极、联接到第一电源线的第一电极以及联接到所述第三节点的第二电极,并且所述驱动方法还可包括:关断所述第三晶体管的步骤;以及在所述第三晶体管关断的状态下导通所述第四晶体管和所述第五晶体管的步骤。
提供了根据本公开的实施方式的像素的驱动方法,其中,在驱动所述像素的方法中,所述像素可包括发光二极管、第一电容器、第一晶体管和第二晶体管,所述发光二极管包括联接到第一节点的阳极,所述第一电容器包括联接到所述第一节点的第一电极以及联接到第二节点的第二电极,所述第一晶体管包括联接到所述第二节点的栅电极、联接到第三节点的第一电极以及联接到第四节点的第二电极,所述第二晶体管包括联接到第一扫描线的栅电极、联接到数据线的第一电极以及联接到所述第三节点的第二电极,并且所述驱动方法可包括:在所述第二晶体管关断的状态下将所述第二节点联接到初始化线的步骤;将所述第二节点与所述初始化线断开的步骤;在所述第二节点与所述初始化线断开的状态下导通所述第二晶体管的步骤;关断所述第二晶体管的步骤;以及在所述第二晶体管关断的状态下将所述第一节点联接到所述初始化线的步骤。
所述像素还可包括第三晶体管,所述第三晶体管包括联接到第二扫描线的栅电极、联接到所述初始化线的第一电极以及联接到所述第一节点的第二电极,并且在将所述第一节点联接到所述初始化线的步骤中,所述第三晶体管可导通。
所述像素还可包括第四晶体管和第五晶体管,所述第四晶体管包括联接到发射线的栅电极、联接到所述第四节点的第一电极以及联接到所述第一节点的第二电极,所述第五晶体管包括联接到所述发射线的栅电极、联接到第一电源线的第一电极以及联接到所述第三节点的第二电极,并且所述驱动方法还可包括:关断所述第三晶体管的步骤;以及在所述第三晶体管关断的状态下导通所述第四晶体管和所述第五晶体管的步骤。
有益效果
根据本公开的像素和驱动像素的方法能够对发光二极管的劣化进行自补偿。
此外,根据本公开的像素和驱动像素的方法能够通过减少漏电流来改善黑色表现、实现低频驱动并且降低功耗。
附图说明
图1是示出根据本公开的实施方式的显示装置的图。
图2是示出根据本公开的实施方式的扫描驱动器的图。
图3是示出根据本公开的第一实施方式的像素的图。
图4至图11是用于描述驱动图2的像素的方法的实例的图。
图12是示出根据本公开的第二实施方式的像素的图。
图13是示出根据本公开的第三实施方式的像素的图。
图14是示出根据本公开的第四实施方式的像素的图。
图15是用于描述根据本公开的实施方式的驱动方法的图。
图16是示出根据本公开的第五实施方式的像素的图。
图17是示出根据本公开的第六实施方式的像素的图。
图18是示出根据本公开的第七实施方式的像素的图。
图19是示出根据本公开的第八实施方式的像素的图。
图20是示出根据本公开的第九实施方式的像素的图。
图21是示出根据本公开的第十实施方式的像素的图。
具体实施方式
在下文中,将参照附图对本公开的实施方式进行详细描述,以使得本领域技术人员能够容易地实现本公开。本公开可以各种不同的形式来实施,而不限于本文中描述的实施方式。
在附图中,将省略与本公开不相关的部分,以更清楚地解释本公开。应对附图进行参照,在附图中,遍及不同的附图使用相似的附图标记来指代相似的部件。因此,在其它附图中可使用前述的附图标记。
作为参考,为了解释起见,每个部件的尺寸和示出部件的线的粗细被任意地表示,并且本公开不限于附图中所示的那些。在附图中,部件的厚度可被夸大以清楚地表示若干层和区域。
图1是示出根据本公开的实施方式的显示装置的图,并且图2是示出根据本公开的实施方式的扫描驱动器的图。
参照图1,根据本公开的实施方式的显示装置10可包括时序控制器11、数据驱动器12、扫描驱动器13、发射驱动器14和像素电路15。
时序控制器11可从外部处理器接收用于图像帧的灰度值和控制信号。时序控制器11可响应于显示装置10的规格来渲染灰度值。例如,外部处理器可对每个单位点提供红色灰度值、绿色灰度值和蓝色灰度值。然而,例如,在像素电路15具有pentile结构的情况下,由于相邻的单位点可共享像素,因此像素可不一一对应于相应的灰度值。在这种情况下,需要渲染灰度值。如果像素与相应的灰度值一一对应,则可不需要渲染灰度值的操作。已渲染或未渲染的灰度值可提供给数据驱动器12。此外,时序控制器11可向数据驱动器12、扫描驱动器13、发射驱动器14等提供适合于相应的部件的规格的控制信号以表示图像帧。
数据驱动器12可使用灰度值和控制信号来生成待提供给数据线D1、D2、D3和Dn的数据电压。例如,数据驱动器12可使用时钟信号对灰度值进行采样,并且以像素行为基础向数据线D1至Dn施加与灰度值对应的数据电压。此处,n可为大于0的整数。
扫描驱动器13可从时序控制器11接收时钟信号、扫描起始信号等,并且生成待提供给扫描线S1、S2、S3和Sm的扫描信号。此处,m可为大于0的整数。
进一步参照图2,扫描线S1至Sm可包括第一扫描线GW1、GW2和GWm、第二扫描线GB1、GB2和GBm、以及第三扫描线GI1、GI2和GIm。
在实施方式中,扫描驱动器13可包括配置成将各自具有导通电平脉冲的第一扫描信号顺序地供给到第一扫描线GW1、GW2和GWm的第一扫描驱动器131、配置成将各自具有导通电平脉冲的第二扫描信号顺序地供给到第二扫描线GB1、GB2和GBm的第二扫描驱动器132、以及配置成将各自具有导通电平脉冲的第三扫描信号顺序地供给到第三扫描线GI1、GI2和GIm的第三扫描驱动器133。第一扫描驱动器131、第二扫描驱动器132和第三扫描驱动器133中的每个可包括以移位寄存器的形式配置的扫描级电路。第一扫描驱动器131、第二扫描驱动器132和第三扫描驱动器133可各自通过在时钟信号的控制下将具有导通电平脉冲的形式的扫描起始信号顺序地传输到下一扫描级电路来生成扫描信号。
在实施方式中,取决于驱动像素的方法,第一扫描驱动器131、第二扫描驱动器132和第三扫描驱动器133中的至少一些可一体地形成。例如,如在图4的驱动方法中,当第二扫描信号和第三扫描信号的导通电平脉冲在长度上相等而仅在相位上不同时,第二扫描驱动器132和第三扫描驱动器133可一体地形成。另一方面,如在图15的驱动方法中,当第一扫描信号至第三扫描信号的导通电平脉冲在长度上相等而仅在相位上不同时,第一扫描驱动器131、第二扫描驱动器132和第三扫描驱动器133可一体地形成。
发射驱动器14可从时序控制器11接收时钟信号、发射停止信号等,并且生成待提供给发射线E1、E2、E3和Eo的发射信号。例如,发射驱动器14可将各自具有关断电平脉冲的发射信号顺序地提供给发射线E1至Eo。例如,发射驱动器14的每个发射级电路可以移位寄存器的形式制作,并且可以在时钟信号的控制下将关断电平脉冲的形式的发射停止信号顺序地传输到下一发射级电路的这种方式生成发射信号。o可为大于0的整数。
像素电路15包括像素。每个像素PXij可联接到对应的数据线、对应的扫描线和对应的发射线。此外,像素PXij可联接到公共的第一电源线和第二电源线。此处,i和j可为自然数。像素PXij可是指其扫描晶体管联接到第i扫描线和第j数据线的像素。
图3是示出根据本公开的第一实施方式的像素的图。
参照图3,根据本公开的第一实施方式的像素PXija包括晶体管T1a至T7a、电容器C1a和C2a以及发光二极管LDa。
在本实施方式中,虽然晶体管被示出为P型晶体管(例如,PMOS),但是本领域技术人员将形成具有与N型晶体管(例如,NMOS)相同的功能的像素电路。此外,本领域技术人员可通过组合P型晶体管和N型晶体管来形成具有相同功能的像素电路。在下文中,假设晶体管由P型晶体管形成。
发光二极管LDa可包括与第一节点N1a联接的阳极、以及与第二电源线ELVSS联接的阴极。发光二极管LDa可为有机发光二极管、无机发光二极管、量子点发光二极管等。此外,在本实施方式中示出了像素PXija包括一个发光二极管LDa,但是在另一个实施方式中示出了像素PXija包括两个或更多个发光二极管LDa。两个或更多个发光二极管LDa可彼此并联或串联联接。在下面的实施方式中,假设像素包括一个发光二极管。
第一电容器C1a可包括与第一节点N1a联接的第一电极、以及与第二节点N2a联接的第二电极。
第一晶体管T1a可包括与第二节点N2a联接的栅电极、与第三节点N3a联接的第一电极、以及与第四节点N4a联接的第二电极。第一晶体管T1a可被称为“驱动晶体管”。
第二晶体管T2a可包括与第一扫描线GWi联接的栅电极、与数据线Dj联接的第一电极、以及与第三节点N3a联接的第二电极。第二晶体管T2a可被称为“扫描晶体管”或“开关晶体管”。
第三晶体管T3a可包括与第二扫描线GBi联接的栅电极、与初始化线INTL联接的第一电极、以及与第一节点N1a联接的第二电极。第三晶体管T3a可被称为“阳极初始化晶体管”。
第四晶体管T4a可包括与发射线Ei联接的栅电极、与第四节点N4a联接的第一电极、以及与第一节点N1a联接的第二电极。第四晶体管T4a可被称为“发射晶体管”。
第五晶体管T5a可包括与发射线Ei联接的栅电极、与第一电源线ELVDDL联接的第一电极、以及与第三节点N3a联接的第二电极。第五晶体管T5a可被称为“发射晶体管”。图3中示出了相同的发射线Ei联接到第四晶体管T4a的栅电极和第五晶体管T5a的栅电极。然而,根据实施方式,不同的发射线可联接到第四晶体管T4a的栅电极和第五晶体管T5a的栅电极。
第六晶体管T6a可包括与第三扫描线GIi联接的栅电极、与第四节点N4a联接的第一电极、以及与初始化线INTL联接的第二电极。第六晶体管T6a可被称为“栅极初始化晶体管”。
第七晶体管T7a可包括与第一扫描线GWi联接的栅电极、与第二节点N2a联接的第一电极、以及与第四节点N4a联接的第二电极。第七晶体管T7a可被称为“二极管连接晶体管”。
第二电容器C2a可包括与第一电源线ELVDDL联接的第一电极、以及与第二节点N2a联接的第二电极。
第一电源线ELVDDL可施加有第一电源电压。第二电源线ELVSSL可施加有第二电源电压。第一电源电压的大小和第二电源电压的大小可依据驱动方法而变化。例如,在像素PXija的发射时段P14(参见图10)中,第一电源电压的大小可大于第二电源电压的大小。在下文中,将省略对第一电源电压和第二电源电压的大小的重复描述。
初始化线INTL可施加有初始化电压。初始化电压的大小可依据驱动方法而变化。例如,像素PXija的栅极初始化时段P11(参见图4)中的初始化电压的大小可为足够小的,以使得第一晶体管T1a在像素PXija的阈值电压补偿时段P12(参见图6)的至少一部分中被导通。例如,像素PXija的栅极初始化时段P11(参见图4)中的初始化电压的大小可小于在像素PXija的阈值电压补偿时段P12(参见图6)中供给的数据电压DTij(参见图6)。此外,例如,像素PXija的阳极初始化时段P13(参见图8)中的初始化电压的大小可等于或小于第二电源电压的大小。另一方面,像素PXija的阳极初始化时段P13(参见图8)中的初始化电压可大于第二电源电压。然而,在这种情况下,初始化电压可小于发光二极管LDa的发射阈值电压和第二电源电压的和。在下文中,将省略初始化电压的重复描述。
图4至图11是用于描述驱动图2的像素的方法的实例的图。
参照图4和图5,在第一时段P11中,可将具有导通电平(例如,逻辑低电平)的第一扫描信号施加到第一扫描线GWi。在这种情况下,可将具有导通电平的第三扫描信号施加到第三扫描线GIi。在这种情况下,可将具有关断电平(例如,逻辑高电平)的第二扫描信号施加到第二扫描线GBi。在这种情况下,可将具有关断电平的发射信号施加到发射线Ei。在这种情况下,可将用于前一像素行的数据电压DT(i-1)j施加到数据线Dj。前一像素行可意味着第i-1第一扫描线联接到扫描晶体管的栅电极的像素。
因此,在第一时段P11中,晶体管T1a、T2a、T6a和T7a可导通,并且晶体管T3a、T4a和T5a可关断。
数据线Dj可通过晶体管T2a、T1a和T7a联接到第二节点N2a。此外,初始化线INTL可通过晶体管T6a和T7a联接到第二节点N2a。在这种情况下,由于数据线Dj与初始化线INTL之间的负载的差异,第二节点N2a的电压可变成初始化电压。第一时段P11可被称为栅极初始化时段。
参照图6和图7,在第二时段P12中,可将具有导通电平的第一扫描信号施加到第一扫描线GWi。在这种情况下,可将具有关断电平的第三扫描信号施加到第三扫描线GIi。在这种情况下,可将具有关断电平的第二扫描信号施加到第二扫描线GBi。在这种情况下,可将具有关断电平的发射信号施加到发射线Ei。在这种情况下,可将用于像素PXija的数据电压DTij施加到数据线Dj。
因此,在第二时段P12中,晶体管T1a、T2a和T7a可导通,并且晶体管T3a、T4a、T5a和T6a可关断。
数据线Dj可通过晶体管T2a、T1a和T7a联接到第二节点N2a。因此,第二节点N2a的电压可变成通过从数据电压DTij减去第一晶体管T1a的阈值电压而获得的补偿电压(参照等式1)。
[等式1]
VN2a=DTij-Vtrth
此处,VN2a表示第二节点N2a的电压,DTij表示数据电压DTij,并且Vtrth表示第一晶体管T1a的阈值电压。
由于工艺偏差或劣化,像素PXija的第一晶体管T1a的阈值电压可彼此不同。通过第二时段P12,彼此不同的第一晶体管T1a的阈值电压可被单独补偿。第二时段P12可被称为阈值电压补偿时段。
在第二时段P12中,第一节点N1a的电压可为如下(参照等式2)。
[等式2]
VN1a=ELVSS+Vldth
此处,VN1a表示第一节点N1a的电压,ELVSS表示第二电源线ELVSSL的电压,并且Vldth表示发光二极管LDa的发射阈值电压。
此时,发光二极管LDa因为其未被供给有驱动电流而处于非发射状态,但是发光二极管LDa由于从前一帧供给的驱动电流而被充电有发射阈值电压。
由于工艺偏差或劣化,像素PXija的发光二极管LDa的发射阈值电压可彼此不同。在充电了发射阈值电压之后,发光二极管LDa可发射光。
参照图8和图9,在第三时段P13中,可将具有关断电平的第一扫描信号施加到第一扫描线GWi。在这种情况下,可将具有关断电平的第三扫描信号施加到第三扫描线GIi。在这种情况下,可将具有导通电平的第二扫描信号施加到第二扫描线GBi。在这种情况下,可将具有关断电平的发射信号施加到发射线Ei。在这种情况下,可将用于下一像素行的数据电压DT(i+1)j施加到数据线Dj。下一像素行可意味着第i+1第一扫描线联接到扫描晶体管的栅电极的像素。
因此,在第三时段P13中,晶体管T1a和T3a可导通,并且晶体管T2a、T4a、T5a、T6a和T7a可关断。
由于第一节点N1a通过第三晶体管T3a联接到初始化线INTL,因此第一节点N1a的电压变成初始化电压。在实施方式中,如果初始化电压具有与第二电源电压相同的大小,则在发光二极管LDa中充电的电压被初始化为0V。在实施方式中,如果初始化电压大于第二电源电压,则发光二极管LDa可被预充电有预定电压。在实施方式中,如果初始化电压小于第二电源电压,则可向发光二极管LDa施加反向偏置电压,因此延长发光二极管LDa的使用寿命。第三时段P13可被称为阳极初始化时段。
此处,第一节点N1a的电压变化为如下等式3。
[等式3]
dVN1a=VINT-(ELVSS+Vldth)
此处,dVN1a表示第一节点N1a的电压变化,VINT表示初始化线INTL的初始化电压,ELVSS表示第二电源线ELVSSL的电压,并且Vldth表示发光二极管LDa的发射阈值电压。
在这种情况下,基于第一节点N1a的电压变化以及第一电容器C1a和第二电容器C2a的电容比来改变第二节点N2a的电压(参照等式4)。
[等式4]
此处,dVN2a表示第二节点N2a的电压变化,CC1a表示第一电容器C1a的电容,CC2a表示第二电容器C2a的电容,并且dVN1a表示第一节点N1a的电压变化。
因此,第二节点N2a的电压可由以下等式5表示。
[等式5]
VN2a=DTij-Vtrth+dVN2a
此处,VN2a表示第二节点N2a的电压,DTij表示数据电压DTij,Vtrth表示第一晶体管T1a的阈值电压,并且dVN2a表示第二节点N2a的电压变化。
参照图10和图11,在第四时段P14中,可将具有关断电平的第一扫描信号施加到第一扫描线GWi。在这种情况下,可将具有关断电平的第三扫描信号施加到第三扫描线GIi。在这种情况下,可将具有关断电平的第二扫描信号施加到第二扫描线GBi。在这种情况下,可将具有导通电平的发射信号施加到发射线Ei。
因此,在第四时段P14中,晶体管T1a、T4a和T5a可导通,并且晶体管T2a、T3a、T6a和T7a可关断。
因此,可形成驱动电流按照第一电源线ELVDDL、第五晶体管T5a、第一晶体管T1a、第四晶体管T4a、发光二极管LDa和第二电源线ELVSSL的顺序流动的路径。发光二极管LDa可依据驱动电流而发射光。第四时段P14可被称为发射时段。
驱动电流的大小可根据第二节点N2a与第三节点N3a之间的电压差来确定。第三节点N3a的电压可与第一电源电压实质上相同。
[等式6]
此处,Ids表示在第一晶体管T1a的漏电极和源电极之间流动的驱动电流,up表示第一晶体管T1a的迁移率,Cox表示由第一晶体管T1a的沟道、绝缘层和栅电极形成的电容,W表示第一晶体管T1a的沟道的宽度,L表示第一晶体管T1a的沟道的长度,ELVDD表示第一电源电压,VN2a表示第二节点N2a的电压,并且Vtrth表示第一晶体管T1a的阈值电压。
进一步参照等式4和等式5,等式6可如下面的等式7中那样表示。
[等式7]
由于已描述了等式7中的所有变量和常数,因此将不再重复描述它们。
随着发光二极管LDa劣化,发射阈值电压Vldth增加。换言之,为了使劣化后的发光二极管LDa与劣化前的发光二极管以相同的亮度发射光,劣化后的发光二极管比劣化前的发光二极管需要更大的驱动电流。参照等式7,能够看出驱动电流Ids随着Vldth增加而增加。如果需要,可依据像素PXij通过调节第一电容器C1a和第二电容器C2a的电容比来调节驱动电流Ids的增加量。因此,根据本实施方式,发光二极管LDa的劣化可由像素本身来补偿。
此外,像素PXija包括位于从第二节点N2a到初始化线INTL的第一漏电流路径中的两个晶体管T7a和T6a。像素PXija具有在与传统的7T1C像素保持相同数量的晶体管的同时有效地减少第一漏电流的优点。当漏电流减少时,能够增强黑色表现,实现低频驱动并且降低功耗。
图12是示出根据本公开的第二实施方式的像素的图。
参照图12,根据本公开的第二实施方式的像素PXijb包括晶体管T1b、T2b、T3b、T4b、T5b、T6b、T7b和T8b、电容器C1b和C2b以及发光二极管LDb。
由于除了第七晶体管T7b和第八晶体管T8b以外,像素PXijb具有与图3的像素PXija实质上相同的部件,因此将省略其重复描述。
第七晶体管T7b可包括与第一扫描线GWi联接的栅电极、第一电极、以及与第四节点N4b联接的第二电极。
第八晶体管T8b可包括与第一扫描线GWi联接的栅电极、与第七晶体管T7b的第一电极联接的第一电极、以及与第二节点N2b联接的第二电极。
由于像素PXijb包括位于从第二节点N2b到初始化线INTL的第一漏电流路径中的三个晶体管T6b、T7b和T8b,因此能够有效地阻断第一漏电流路径。
图13是示出根据本公开的第三实施方式的像素的图。
参照图13,根据本公开的第三实施方式的像素PXijc包括晶体管T1c、T2c、T3c、T4c、T5c、T6c、T7c和T8c、电容器C1c和C2c以及发光二极管LDc。
由于除了第六晶体管T6c、第七晶体管T7c和第八晶体管T8c以外,像素PXijc具有与图3的像素PXija实质上相同的部件,因此将省略其重复描述。
第六晶体管T6c可包括与第三扫描线GIi联接的栅电极、第一电极、以及与初始化线INTL联接的第二电极。
第七晶体管T7c可包括与第一扫描线GWi联接的栅电极、与第二节点N2c联接的第一电极、以及与第六晶体管T6c的第一电极联接的第二电极。
第八晶体管T8c可包括与第一扫描线GWi联接的栅电极、与第六晶体管T6c的第一电极联接的第一电极、以及与第四节点N4c联接的第二电极。
由于像素PXijc包括位于从第二节点N2c到第二电源线ELVSSL的第二漏电流路径中的三个晶体管T4c、T7c和T8c,因此能够有效地阻断第二漏电流路径。
图14是示出根据本公开的第四实施方式的像素的图,并且图15是用于描述根据本公开的实施方式的驱动方法的图。
参照图14,根据本公开的第四实施方式的像素PXijd包括晶体管T1d、T2d、T3d、T4d、T5d、T6d、T7d和T8d、电容器C1d和C2d以及发光二极管LDd。
由于除了第八晶体管T8d以外,像素PXijd具有与图3的像素PXija实质上相同的部件,因此将省略其重复描述。
第八晶体管T8d可包括与第三扫描线GIi联接的栅电极、与第二节点N2d联接的第一电极、以及与第四节点N4d联接的第二电极。
像素PXijd可根据图15的驱动方法驱动。根据图15的驱动方法,第一扫描信号至第三扫描信号的导通电平脉冲可具有相同的长度和不同的相位。因此,如上所述,由于第一扫描驱动器131、第二扫描驱动器132和第三扫描驱动器133可一体地形成,由扫描驱动器13占据的面积及其构造成本可减少。
除了施加到第一扫描线GWi的第一扫描信号在第一时段P21中具有关断电平以外,图15的驱动方法与图4至图11的驱动方法实质上相同。因此,将省略图15的驱动方法的重复描述。
作为参考,像素PXijd可根据上述图4至图11的驱动方法来驱动。
图16是示出根据本公开的第五实施方式的像素的图。
参照图16,根据本公开的第五实施方式的像素PXije包括晶体管T1e、T2e、T3e、T4e、T5e、T6e、T7e和T8e、第一电容器C1e和发光二极管LDe。
由于除了第七晶体管T7e、第八晶体管T8e和电容器以外,像素PXije具有与图3的像素PXija实质上相同的部件,因此将省略其重复描述。
第七晶体管T7e可包括与第一扫描线GWi联接的栅电极、第一电极、以及与第四节点N4e联接的第二电极。
第八晶体管T8e可包括与第一扫描线GWi联接的栅电极、与第七晶体管T7e的第一电极联接的第一电极、以及与第二节点N2e联接的第二电极。
由于像素PXije包括位于从第二节点N2e到初始化线INTL的第一漏电流路径中的三个晶体管T6e、T7e和T8e,因此能够有效地阻断第一漏电流路径。
此外,像素PXije不包括第二电容器。第一电容器C1e执行第二节点N2e的电压保持功能。因此,由于可从现有像素去除一个电容器,所以像素PXije的优点在于与其他实施方式相比由像素PXije占据的面积可减少。
图17是示出根据本公开的第六实施方式的像素的图。
参照图17,根据本公开的第六实施方式的像素PXijf包括晶体管T1f、T2f、T3f、T4f、T5f、T6f、T7f和T8f、第一电容器C1f和发光二极管LDf。
由于除了第六晶体管T6f、第七晶体管T7f、第八晶体管T8f和电容器以外,像素PXijf具有与图3的像素PXija实质上相同的部件,因此将省略其重复描述。
第六晶体管T6f可包括与第一扫描线GWi联接的栅电极、与初始化线INTL联接的第一电极、以及与第四节点N4f联接的第二电极。
第七晶体管T7f可包括与第一扫描线GWi联接的栅电极、与第二节点N2f联接的第一电极、以及与初始化线INTL联接的第二电极。
第八晶体管T8f可包括与第三扫描线GIi联接的栅电极、与第二节点N2f联接的第一电极、以及与初始化线INTL联接的第二电极。
由于像素PXijf包括位于从第二节点N2f到第二电源线ELVSSL的第二漏电流路径中的三个晶体管T4f、T6f、T7f或T8f,因此能够有效地阻断第二漏电流路径。
此外,像素PXijf不包括第二电容器。第一电容器C1f执行第二节点N2f的电压保持功能。因此,由于可从现有像素去除一个电容器,所以像素PXijf的优点在于与其他实施方式相比由像素PXijf占据的面积可减少。
此外,像素PXijf可根据图15的驱动方法来驱动。根据图15的驱动方法,第一扫描信号至第三扫描信号的导通电平脉冲可具有相同的长度和不同的相位。因此,如上所述,由于第一扫描驱动器131、第二扫描驱动器132和第三扫描驱动器133可一体地形成,由扫描驱动器13占据的面积及其构造成本可减少。
图18是示出根据本公开的第七实施方式的像素的图。
图18的像素PXija'被成形为使得第二电容器C2a从图3的像素PXija排除。
即使像素PXija'不包括第二电容器,第一电容器C1a也执行第二节点N2a的电压保持功能。因此,由于可从现有像素去除一个电容器,所以像素PXija'的优点在于与其他实施方式相比由像素PXija'占据的面积可减少。
图19是示出根据本公开的第八实施方式的像素的图。
图19的像素PXijc'被成形为使得第二电容器C2c从图13的像素PXijc排除。
即使像素PXijc'不包括第二电容器,第一电容器C1c也执行第二节点N2c的电压保持功能。因此,由于可从现有像素去除一个电容器,所以像素PXijc'的优点在于与其他实施方式相比由像素PXijc'占据的面积可减少。
图20是示出根据本公开的第九实施方式的像素的图。
图20的像素PXijd'被成形为使得第二电容器C2d从图14的像素PXijd排除。
即使像素PXijd'不包括第二电容器,第一电容器C1d也执行第二节点N2d的电压保持功能。因此,由于可从现有像素去除一个电容器,所以像素PXijd'的优点在于与其他实施方式相比由像素PXijd'占据的面积可减少。
图21是示出根据本公开的第十实施方式的像素的图。
图21的像素PXijf'被成形为使得第二电容器C2f'添加到图17的像素PXijf。
当将添加第二电容器C2f'的情况与仅提供第一电容器C1f的情况进行比较时,前者能够更牢固地(无失真地)保持在阈值电压补偿时段中记录的第二节点N2f的补偿电压。
参照附图描述的本公开的详细描述仅为说明性的,其仅用于描述本公开的目的,并且不用于限制如所附权利要求书所限定的本公开的含义或范围。因此,本领域技术人员将理解,其各种修改和等同物是可能的。相应地,本公开的界限和范围应由随附的权利要求书的技术精神来确定。
Claims (20)
1.一种像素,包括:
发光二极管,所述发光二极管包括联接到第一节点的阳极;
第一电容器,所述第一电容器包括联接到所述第一节点的第一电极以及联接到第二节点的第二电极;
第一晶体管,所述第一晶体管包括联接到所述第二节点的栅电极、联接到第三节点的第一电极以及联接到第四节点的第二电极;以及
第二晶体管,所述第二晶体管包括联接到第一扫描线的栅电极、联接到数据线的第一电极以及联接到所述第三节点的第二电极。
2.根据权利要求1所述的像素,还包括:
第三晶体管,所述第三晶体管包括联接到第二扫描线的栅电极、联接到初始化线的第一电极以及联接到所述第一节点的第二电极。
3.根据权利要求2所述的像素,还包括:
第四晶体管,所述第四晶体管包括联接到发射线的栅电极、联接到所述第四节点的第一电极以及联接到所述第一节点的第二电极。
4.根据权利要求3所述的像素,还包括:
第五晶体管,所述第五晶体管包括联接到所述发射线的栅电极、联接到第一电源线的第一电极以及联接到所述第三节点的第二电极。
5.根据权利要求4所述的像素,还包括:
第六晶体管,所述第六晶体管包括联接到第三扫描线的栅电极、联接到所述第四节点的第一电极以及联接到所述初始化线的第二电极。
6.根据权利要求5所述的像素,还包括:
第七晶体管,所述第七晶体管包括联接到所述第一扫描线的栅电极、联接到所述第二节点的第一电极以及联接到所述第四节点的第二电极。
7.根据权利要求6所述的像素,还包括:
第二电容器,所述第二电容器包括联接到所述第一电源线的第一电极以及联接到所述第二节点的第二电极。
8.根据权利要求7所述的像素,还包括:
第八晶体管,所述第八晶体管包括联接到所述第三扫描线的栅电极、联接到所述第二节点的第一电极以及联接到所述第四节点的第二电极。
9.根据权利要求5所述的像素,还包括:
第七晶体管,所述第七晶体管包括联接到所述第一扫描线的栅电极、第一电极以及联接到所述第四节点的第二电极;以及
第八晶体管,所述第八晶体管包括联接到所述第一扫描线的栅电极、联接到所述第七晶体管的所述第一电极的第一电极以及联接到所述第二节点的第二电极。
10.根据权利要求9所述的像素,还包括:
第二电容器,所述第二电容器包括联接到所述第一电源线的第一电极以及联接到所述第二节点的第二电极。
11.根据权利要求4所述的像素,还包括:
第六晶体管,所述第六晶体管包括联接到所述第一扫描线的栅电极、联接到所述初始化线的第一电极以及联接到所述第四节点的第二电极。
12.根据权利要求11所述的像素,还包括:
第七晶体管,所述第七晶体管包括联接到所述第一扫描线的栅电极、联接到所述第二节点的第一电极以及联接到所述初始化线的第二电极;以及
第八晶体管,所述第八晶体管包括联接到所述第三扫描线的栅电极、联接到所述第二节点的第一电极以及联接到所述初始化线的第二电极。
13.根据权利要求4所述的像素,还包括:
第六晶体管,所述第六晶体管包括联接到第三扫描线的栅电极、第一电极以及联接到所述初始化线的第二电极;
第七晶体管,所述第七晶体管包括联接到所述第一扫描线的栅电极、联接到所述第二节点的第一电极以及联接到所述第六晶体管的所述第一电极的第二电极;以及
第八晶体管,所述第八晶体管包括联接到所述第一扫描线的栅电极、联接到所述第六晶体管的所述第一电极的第一电极以及联接到所述第四节点的第二电极。
14.根据权利要求13所述的像素,还包括:
第二电容器,所述第二电容器包括联接到所述第一电源线的第一电极以及联接到所述第二节点的第二电极。
15.一种像素的驱动方法,其中:
所述像素包括:
发光二极管,所述发光二极管包括联接到第一节点的阳极;
第一电容器,所述第一电容器包括联接到所述第一节点的第一电极以及联接到第二节点的第二电极;
第一晶体管,所述第一晶体管包括联接到所述第二节点的栅电极、联接到第三节点的第一电极以及联接到第四节点的第二电极;以及
第二晶体管,所述第二晶体管包括联接到第一扫描线的栅电极、联接到数据线的第一电极以及联接到所述第三节点的第二电极,并且
所述驱动方法包括:
将所述第二节点联接到初始化线,并且导通所述第二晶体管的步骤;
在所述第二晶体管导通的状态下将所述第二节点与所述初始化线断开的步骤;
关断所述第二晶体管的步骤;以及
在所述第二晶体管关断的状态下将所述第一节点联接到所述初始化线的步骤。
16.根据权利要求15所述的驱动方法,其中:
所述像素还包括第三晶体管,所述第三晶体管包括联接到第二扫描线的栅电极、联接到所述初始化线的第一电极以及联接到所述第一节点的第二电极,并且
在将所述第一节点联接到所述初始化线的步骤中,所述第三晶体管导通。
17.根据权利要求16所述的驱动方法,其中:
所述像素还包括:
第四晶体管,所述第四晶体管包括联接到发射线的栅电极、联接到所述第四节点的第一电极以及联接到所述第一节点的第二电极;以及
第五晶体管,所述第五晶体管包括联接到所述发射线的栅电极、联接到第一电源线的第一电极以及联接到所述第三节点的第二电极,并且
所述驱动方法还包括:
关断所述第三晶体管的步骤;以及
在所述第三晶体管关断的状态下导通所述第四晶体管和所述第五晶体管的步骤。
18.一种像素的驱动方法,其中:
所述像素包括:
发光二极管,所述发光二极管包括联接到第一节点的阳极;
第一电容器,所述第一电容器包括联接到所述第一节点的第一电极以及联接到第二节点的第二电极;
第一晶体管,所述第一晶体管包括联接到所述第二节点的栅电极、联接到第三节点的第一电极以及联接到第四节点的第二电极;以及
第二晶体管,所述第二晶体管包括联接到第一扫描线的栅电极、联接到数据线的第一电极以及联接到所述第三节点的第二电极,并且
所述驱动方法包括:
在所述第二晶体管关断的状态下将所述第二节点联接到初始化线的步骤;
将所述第二节点与所述初始化线断开的步骤;
在所述第二节点与所述初始化线断开的状态下导通所述第二晶体管的步骤;
关断所述第二晶体管的步骤;以及
在所述第二晶体管关断的状态下将所述第一节点联接到所述初始化线的步骤。
19.根据权利要求18所述的驱动方法,其中:
所述像素还包括第三晶体管,所述第三晶体管包括联接到第二扫描线的栅电极、联接到所述初始化线的第一电极以及联接到所述第一节点的第二电极,并且
在将所述第一节点联接到所述初始化线的步骤中,所述第三晶体管导通。
20.根据权利要求19所述的驱动方法,其中:
所述像素还包括:
第四晶体管,所述第四晶体管包括联接到发射线的栅电极、联接到所述第四节点的第一电极以及联接到所述第一节点的第二电极;以及
第五晶体管,所述第五晶体管包括联接到所述发射线的栅电极、联接到第一电源线的第一电极以及联接到所述第三节点的第二电极,并且
所述驱动方法还包括:
关断所述第三晶体管的步骤;以及
在所述第三晶体管关断的状态下导通所述第四晶体管和所述第五晶体管的步骤。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020190057346A KR102724648B1 (ko) | 2019-05-16 | 2019-05-16 | 화소 및 화소의 구동 방법 |
KR10-2019-0057346 | 2019-05-16 | ||
PCT/KR2020/095008 WO2020231241A1 (ko) | 2019-05-16 | 2020-02-20 | 화소 및 화소의 구동 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113678190A true CN113678190A (zh) | 2021-11-19 |
CN113678190B CN113678190B (zh) | 2025-02-25 |
Family
ID=73289706
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202080026800.4A Active CN113678190B (zh) | 2019-05-16 | 2020-02-20 | 像素和用于驱动像素的方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11587502B2 (zh) |
EP (1) | EP3971876B1 (zh) |
KR (1) | KR102724648B1 (zh) |
CN (1) | CN113678190B (zh) |
WO (1) | WO2020231241A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023201470A1 (zh) * | 2022-04-18 | 2023-10-26 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板、显示装置 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112992055B (zh) * | 2021-04-27 | 2021-07-27 | 武汉华星光电半导体显示技术有限公司 | 像素电路及显示面板 |
US12340749B2 (en) * | 2021-11-05 | 2025-06-24 | Sharp Display Technology Corporation | Display device including a plurality of pixel circuits and luminance driving method therefor |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080211397A1 (en) * | 2007-03-02 | 2008-09-04 | Sang-Moo Choi | Pixel, organic light emitting display using the same, and driving method thereof |
US20090225011A1 (en) * | 2008-03-10 | 2009-09-10 | Sang-Moo Choi | Pixel and organic light emitting display using the same |
US20100141564A1 (en) * | 2008-12-05 | 2010-06-10 | Sang-Moo Choi | Pixel and organic light emitting display device using the same |
CN104112422A (zh) * | 2013-04-17 | 2014-10-22 | 三星显示有限公司 | 像素和有机发光显示装置 |
US20160124491A1 (en) * | 2014-10-29 | 2016-05-05 | Samsung Display Co., Ltd. | Display apparatus and method of driving the same |
CN106205480A (zh) * | 2014-12-02 | 2016-12-07 | 三星显示有限公司 | 有机发光显示器及其驱动方法 |
CN107016959A (zh) * | 2016-01-28 | 2017-08-04 | 三星显示有限公司 | 显示设备 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100673759B1 (ko) | 2004-08-30 | 2007-01-24 | 삼성에스디아이 주식회사 | 발광 표시장치 |
KR100844770B1 (ko) | 2006-12-19 | 2008-07-07 | 삼성에스디아이 주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 및 그의구동방법 |
JP4887203B2 (ja) | 2006-11-14 | 2012-02-29 | 三星モバイルディスプレイ株式會社 | 画素、有機電界発光表示装置、および有機電界発光表示装置の駆動方法 |
KR101760090B1 (ko) | 2010-08-11 | 2017-07-21 | 삼성디스플레이 주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
KR102457757B1 (ko) | 2015-10-28 | 2022-10-24 | 삼성디스플레이 주식회사 | 화소 회로 및 이를 포함하는 유기 발광 표시 장치 |
KR102616580B1 (ko) | 2015-11-23 | 2023-12-22 | 삼성디스플레이 주식회사 | 유기발광 디스플레이 장치 및 그 제조방법 |
KR102305442B1 (ko) * | 2017-03-30 | 2021-09-28 | 삼성디스플레이 주식회사 | 화소 및 이를 포함하는 유기 발광 표시 장치 |
KR102348669B1 (ko) | 2017-07-20 | 2022-01-06 | 엘지디스플레이 주식회사 | 유기발광 표시장치와 그의 구동방법 |
KR102447018B1 (ko) | 2017-09-22 | 2022-09-27 | 삼성디스플레이 주식회사 | 타이밍 제어부 및 이를 포함하는 표시 장치 |
KR102706311B1 (ko) | 2019-05-08 | 2024-09-19 | 삼성디스플레이 주식회사 | 화소, 화소를 포함하는 표시 장치 및 그의 구동 방법 |
-
2019
- 2019-05-16 KR KR1020190057346A patent/KR102724648B1/ko active Active
-
2020
- 2020-02-20 EP EP20804986.6A patent/EP3971876B1/en active Active
- 2020-02-20 US US17/602,466 patent/US11587502B2/en active Active
- 2020-02-20 CN CN202080026800.4A patent/CN113678190B/zh active Active
- 2020-02-20 WO PCT/KR2020/095008 patent/WO2020231241A1/ko active IP Right Grant
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080211397A1 (en) * | 2007-03-02 | 2008-09-04 | Sang-Moo Choi | Pixel, organic light emitting display using the same, and driving method thereof |
US20090225011A1 (en) * | 2008-03-10 | 2009-09-10 | Sang-Moo Choi | Pixel and organic light emitting display using the same |
US20100141564A1 (en) * | 2008-12-05 | 2010-06-10 | Sang-Moo Choi | Pixel and organic light emitting display device using the same |
CN104112422A (zh) * | 2013-04-17 | 2014-10-22 | 三星显示有限公司 | 像素和有机发光显示装置 |
US20160124491A1 (en) * | 2014-10-29 | 2016-05-05 | Samsung Display Co., Ltd. | Display apparatus and method of driving the same |
CN106205480A (zh) * | 2014-12-02 | 2016-12-07 | 三星显示有限公司 | 有机发光显示器及其驱动方法 |
CN107016959A (zh) * | 2016-01-28 | 2017-08-04 | 三星显示有限公司 | 显示设备 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023201470A1 (zh) * | 2022-04-18 | 2023-10-26 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板、显示装置 |
US12236870B2 (en) | 2022-04-18 | 2025-02-25 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Pixel circuit and drive method thereof, display panel, and display apparatus |
Also Published As
Publication number | Publication date |
---|---|
EP3971876A1 (en) | 2022-03-23 |
WO2020231241A1 (ko) | 2020-11-19 |
KR20200133077A (ko) | 2020-11-26 |
KR102724648B1 (ko) | 2024-11-04 |
CN113678190B (zh) | 2025-02-25 |
EP3971876B1 (en) | 2025-06-18 |
US20220208084A1 (en) | 2022-06-30 |
EP3971876A4 (en) | 2023-01-18 |
US11587502B2 (en) | 2023-02-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111724745B (zh) | 像素电路及其驱动方法、显示装置 | |
CN111261086B (zh) | 扫描驱动器 | |
US11545092B2 (en) | Display device | |
CN1744774B (zh) | 有机发光显示器 | |
CN112753065B (zh) | 显示装置 | |
CN113678190B (zh) | 像素和用于驱动像素的方法 | |
TWI869672B (zh) | 驅動顯示裝置的方法 | |
CN113096605A (zh) | 发射驱动器和显示装置 | |
CN113096587B (zh) | 显示设备和驱动显示设备的方法 | |
US11315479B2 (en) | Array substrate and method for driving the same, display panel | |
US11348519B2 (en) | Display device displaying frames at different driving frequencies utilizing first and second gamma voltage generators and a gap controller | |
US11922886B2 (en) | Scan driver | |
KR102701054B1 (ko) | 표시장치 구동방법 및 이에 의해 작동하는 표시장치 | |
KR102536629B1 (ko) | 화소회로, 그를 포함하는 유기발광표시장치 및 구동방법 | |
CN109509434B (zh) | 一种像素驱动电路、显示装置及驱动方法 | |
KR100638768B1 (ko) | 표시 장치 | |
KR20230102885A (ko) | 발광표시장치 및 이의 구동방법 | |
CN104919516B (zh) | 显示装置、显示驱动装置、驱动方法以及电子设备 | |
KR20230016775A (ko) | 표시 장치 | |
US12272316B2 (en) | Scan signal generation circuit and display device including the same | |
KR20220138706A (ko) | Pwm 발광 방식을 이용하여 led를 발광시키는 화소 회로 | |
Im et al. | P‐23: Micro Light‐Emitting Diode Pixel Circuit Based on IGZO TFTs using a Stepwise Control Signal | |
KR102696836B1 (ko) | 발광 제어 신호 발생부 및 이를 포함하는 발광 표시 장치 | |
KR100595101B1 (ko) | 데이터 집적회로 및 이를 이용한 발광 표시장치 | |
KR102568163B1 (ko) | 발광신호 발생회로부 및 이를 포함하는 발광표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |